[发明专利]一种基于金属隧穿结的可栅控开关器件的实现方法在审

专利信息
申请号: 202210360109.0 申请日: 2022-04-07
公开(公告)号: CN116936624A 公开(公告)日: 2023-10-24
发明(设计)人: 田仲政;于达程;任中阳;田姣姣;任黎明;傅云义 申请(专利权)人: 北京大学
主分类号: H01L29/66 分类号: H01L29/66
代理公司: 北京万象新悦知识产权代理有限公司 11360 代理人: 贾晓玲
地址: 100871*** 国省代码: 北京;11
权利要求书: 暂无信息 说明书: 暂无信息
摘要: 发明公布了一种基于金属隧穿结的可栅控开关器件的实现方法,属于纳米或原子尺度器件领域。该方法在隧穿结结构之外,引入一个开关控制电极,开关控制电极经由介质或空气与隧穿结隔开,实现电绝缘。在开关控制电极上施加电压,则开关控制电极与隧穿结之间也会形成电场。因开关控制电极电场的引入,改变了隧穿结表面的电场分布,产生了垂直于沟道方向的电场分量。垂直沟道方向的电场分量,对隧穿结表面的原子同样也有库仑力作用,可使原子沿垂直于沟道方向迁移,使得原本停留在隧穿电极对尖端的原子,将会向两侧移动,而离开尖端位置,从而实现了通过开关控制电极控制隧穿结电流大小的目的,实现了可栅控开关。
搜索关键词: 一种 基于 金属 隧穿结 可栅控 开关 器件 实现 方法
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京大学,未经北京大学许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202210360109.0/,转载请声明来源钻瓜专利网。

同类专利
  • 一种多量子点结构的制备方法-202210360115.6
  • 田仲政;于达程;任中阳;田姣姣;任黎明;傅云义 - 北京大学
  • 2022-04-07 - 2023-10-24 - H01L29/66
  • 本发明公布了一种多量子点结构的制备方法,属于纳米或原子尺度器件领域。该方法通过对金属纳米带的几何形状进行设计,控制电迁移主要发生的位置,再利用电流焦耳热驱动的电迁移,调整电迁移过程中的电压、电流等电学参数,使发生迁移的一部分原子与既有结构断开连接,并且控制其平均原子量,从而制备出多量子点结构。本发明可以在一次制备过程中,形成彼此间距离仅数埃至数纳米的多量子点结构,量子点的直径从数埃至数纳米,因量子尺寸限域效应,量子点的能级会分裂而存在能隙。
  • 一种基于金属隧穿结的可栅控开关器件的实现方法-202210360109.0
  • 田仲政;于达程;任中阳;田姣姣;任黎明;傅云义 - 北京大学
  • 2022-04-07 - 2023-10-24 - H01L29/66
  • 本发明公布了一种基于金属隧穿结的可栅控开关器件的实现方法,属于纳米或原子尺度器件领域。该方法在隧穿结结构之外,引入一个开关控制电极,开关控制电极经由介质或空气与隧穿结隔开,实现电绝缘。在开关控制电极上施加电压,则开关控制电极与隧穿结之间也会形成电场。因开关控制电极电场的引入,改变了隧穿结表面的电场分布,产生了垂直于沟道方向的电场分量。垂直沟道方向的电场分量,对隧穿结表面的原子同样也有库仑力作用,可使原子沿垂直于沟道方向迁移,使得原本停留在隧穿电极对尖端的原子,将会向两侧移动,而离开尖端位置,从而实现了通过开关控制电极控制隧穿结电流大小的目的,实现了可栅控开关。
  • 低粗糙度薄膜晶体管-202180081952.9
  • 肖恩·威廉·缪尔 - 非结晶公司
  • 2021-10-06 - 2023-09-19 - H01L29/66
  • 一种薄膜晶体管包括形成在非导电衬底上的栅电极。栅电极的顶面具有小于2nm的RMS粗糙度。厚度小于25nm的栅极绝缘体形成在栅电极上。厚度小于50nm的半导体材料形成在栅极绝缘体上。栅极绝缘体的平滑顶面促进半导体材料的平滑表面。
  • 分布式RC端接-201880047819.X
  • 尼古拉斯·诺尔芒;斯特凡·布维耶 - 株式会社村田制作所
  • 2018-07-16 - 2023-09-19 - H01L29/66
  • 公开了一种集成电阻器‑电容器(RC)结构(400)。该集成RC结构包括竖直电容器(302,402,306)以及设置在电容器上方的电阻元件(308,310)。该集成RC结构使用低欧姆衬底(302)以确保电容器的良好的接地返回路径。此外,衬底的电阻率被配置成使得电容器的顶板(306)提供在预限定频率以上的参考地。电阻元件(308,310)的阻抗相对于参考地被匹配至预定电阻。这样,能够控制电阻元件(308,310)的电阻以提供在工作频率范围内阻抗受控的RC结构。
  • 混合半导体器件-202180087763.2
  • 克里斯托弗·博古斯拉·科措恩;亨利·利茨曼·爱德华兹 - 德州仪器公司
  • 2021-12-28 - 2023-09-15 - H01L29/66
  • 一种半导体器件,包括开关元件(120),该开关元件具有表面以及第一区和第二区(121,122),并且包括具有带隙的第一半导体材料。开关元件(120)的第一区(121)耦合到源极触点(110)。浮置电极(130)具有第一端和第二端(131,132)。浮置电极(130)的第一端(131)耦合到开关元件(120)的第二区(122)。电压支持结构(140)包括具有比第一半导体材料的带隙大的带隙的第二半导体材料。电压支持结构与浮置电极(140)的第二端(132)相接触。漏极触点(150)耦合到电压支持结构(140)。
  • 一种半导体结构的制备方法及半导体结构-202310559678.2
  • 于业笑 - 长鑫存储技术有限公司
  • 2023-05-16 - 2023-09-12 - H01L29/66
  • 本公开实施例提供了一种半导体结构的制备方法及半导体结构,其中,制备方法包括:提供衬底,在衬底上形成栅极结构,形成第一侧墙材料层,第一侧墙材料层至少覆盖栅极结构的侧壁及位于栅极结构之间的衬底的表面。执行第一掺杂工艺,以在位于栅极结构的两侧的衬底中形成第一掺杂区和第二掺杂区。形成第二侧墙材料层,第二侧墙材料层覆盖第一侧墙材料层,执行刻蚀工艺,去除第一侧墙材料层及第二侧墙材料层覆盖衬底表面的部分,剩余的第一侧墙材料层及第二侧墙材料层分别构成第一侧墙层和第二侧墙层。
  • 基于量子点的单电子自旋过滤器及单电子自旋过滤方法-201610907225.4
  • 方靖岳;李永强;李欣幸;秦华;常胜利;秦石乔 - 中国人民解放军国防科学技术大学
  • 2016-10-19 - 2023-09-12 - H01L29/66
  • 一种基于量子点的单电子自旋过滤器及单电子自旋过滤方法,主要组成部分是单电子晶体管,单电子晶体管具有库仑岛、源极、漏极和栅极,量子点作为单电子晶体管的库仑岛,库仑岛与源极和漏极以隧穿势垒连接,库仑岛与栅极以电容形式耦合;单电子晶体管置于垂直磁场中,单电子晶体管的漏极输出端连接自旋电子读出电路,自旋电子读出电路置于水平非均匀磁场中。本发明采用外部调控的方法,使自旋非极化的电子经过单电子晶体管后,变为自旋极化的电子,而且能对电子的自旋方向进行判定和计数,有利于数据处理快、功耗低、稳定性好的自旋电子器件的设计应用。
  • 一种铁电晶体管、存储阵列、存储器及制备方法-202180085762.4
  • 黄凯亮;景蔚亮;冯君校;王正波 - 华为技术有限公司
  • 2021-03-09 - 2023-09-05 - H01L29/66
  • 一种铁电晶体管、存储阵列、存储器及制备方法,用以降低铁电晶体管的占用面积。铁电晶体管包括依次层叠的栅极金属层、铁电介质层和沟道层,以及分别接触沟道层的漏极金属层和源极金属层,其中,栅极金属层、漏极金属层和源极金属层呈上下重叠排布且互不接触。通过部分重叠或全部重叠铁电晶体管中的各电极区域,能有效降低单个铁电晶体管的占用面积,有助于在固定面积的存储阵列中布局更多的铁电晶体管,有效提高存储阵列的存储密度。
  • 一种晶体管装置-202180083276.9
  • 大卫·萨默兰;罗杰·莱特;卢克·奈特 - 寻找未来有限公司
  • 2021-12-09 - 2023-09-01 - H01L29/66
  • 一种晶体管装置,其为具有半导体结构的双极晶体管,所述结构包括与集极区及射极区相同的半导体类型的通道。所述通道比与之相交界的基极区更为浅薄。本发明结构能够改善电流增益,其亦能使晶体管装置在开启时,有选择地通过控制贯穿射极端子与集极端子间的电压,来实现单极传导或实现双极传导的工作模式。
  • 具有偶极衬里的弱垂直传输场效应晶体管-202180086125.9
  • A·雷兹尼彻;苗欣;李忠贤;张婧芸 - 国际商业机器公司
  • 2021-11-12 - 2023-08-29 - H01L29/66
  • 一种半导体结构可以包括底部源漏、顶部源漏、栅极堆叠。顶部源漏在栅极堆叠上方,而底部源漏在栅极堆叠下方。半导体结构还可以包括底部隔离物和顶部隔离物。栅极堆叠在底部隔离物和顶部隔离物之间。底部隔离物和顶部隔离物各自包括偶极衬里。偶极衬里包括第一层和第二层。第二层可以与第一层直接接触。第二层可以由与第一层不同的材料制成。第一层可以由氧化硅制成。第二层可以由氮化硅或氧化铝制成。第一层可以与栅极堆叠、顶部源漏和底部源漏直接接触。
  • 空穴型半导体电控量子点器件,其制备及使用方法-201710498737.4
  • 李海欧;袁龙;王柯;张鑫;郭光灿;郭国平 - 中国科学技术大学
  • 2017-06-26 - 2023-08-29 - H01L29/66
  • 本发明公开了空穴型半导体电控量子点器件、其制备和使用方法。其包含非掺杂GaAs衬底(101)、非掺杂AlGaAs层(102)和表面非掺杂GaAs盖帽层(103);欧姆接触源极(201)和漏极(204),依次穿过表面非掺杂GaAs盖帽层(103)和非掺杂AlGaAs层(102),进入非掺杂GaAs衬底(101)至少5nm;至少两个量子点小电极(402),位于欧姆接触源极(201)和漏极(204)之间,处于表面非掺杂GaAs盖帽层上(103);绝缘层(500),覆盖表面非掺杂GaAs盖帽层(103)、量子点小电极(402)、以及欧姆接触源极(201)和漏极(204)的至少一部分;和栅极纳米条带(602),设置在绝缘层(500)上,并且水平投影与欧姆接触源极(201)、漏极(204)以及量子点小电极(402)均有交叠。还公开了一种量子点装置。
  • 碲基半导体器件的制造方法、由此制造的碲基半导体器件以及薄膜晶体管-202180049892.2
  • 郑在景;金兑圭 - 汉阳大学校产学协力团
  • 2021-07-06 - 2023-08-22 - H01L29/66
  • 本发明涉及一种碲基半导体器件的制造方法,本发明的制造方法,包括:准备基板的步骤;在所述基板上沉积包括碲和氧化碲的碲基半导体材料,来形成碲基半导体层的步骤;以及在所述碲基半导体层上形成钝化层的步骤。根据本发明的制造方法,由于不需要高温热处理或极低温条件,因此,可以通过实用性工艺制造半导体器件。此外,由于在制造过程中,碲基半导体层的结晶度得以提高,因此,可以提供电场迁移率和开关电流比等的电特性优异的p型半导体器件。
  • 碳化硅功率器件及其制造方法-202180085616.1
  • L·克诺尔;S·沃思 - 日立能源瑞士股份公司
  • 2021-12-02 - 2023-08-18 - H01L29/66
  • 提供了一种具有低的导通电阻Ron的碳化硅功率器件(100)及其制造方法。碳化硅功率器件(100)包括第一导电型衬底(20)、多个碳化硅层堆叠(30)、连续绝缘层(40)和栅电极层(45)。每个碳化硅层堆叠(30)包括堆叠在衬底(20)上的以下各层:第一导电型漏极层(35)、第二导电型沟道层(37)和第一导电型源极层(36)。多个第一绝缘层部分(42)横向地覆盖和包围每个碳化硅层堆叠(30)的至少漏极层(35)和沟道层(37)。每个沟道层(37)的每个点横向地夹在栅电极层(45)的两个相对部分之间,其中,这两个相对部分沿着延伸穿过该沟道层(37)的该点的直线具有小于2μm的距离(d)。
  • 自旋场效应晶体管及其制备方法、异质结的制备方法-202310227566.7
  • 李煦;吴启鹏;吴雅苹;吴志明;康俊勇 - 厦门大学
  • 2023-03-10 - 2023-08-08 - H01L29/66
  • 本发明提供了自旋场效应晶体管及其制备方法,晶体管的沟道材料使用由二维过渡金属硫族化合物与低自旋轨道耦合(SOC)的半导体材料构成的II型半导体异质结。晶体管的源极采用非磁性金属形成欧姆接触,漏极采用铁磁金属/超薄介质材料构成磁性隧穿电极,而栅极采用包含非磁金属/栅绝缘层的金属‑氧化物‑半导体结构。通过圆偏振光照射半导体沟道,在TMDC导带中产生高自旋极化率的电子,并通过异质结界面迁移到低SOC半导体层中。在自旋输运过程中,自旋极化方向受到栅极电压的调制,并通过漏极检测自旋方向,使器件呈现不同的电阻状态。本发明还提供了上述异质结的制备方法。
  • 半导体结构及其形成方法-202310339295.4
  • 赖蓓盈;许家玮;林宗达;徐志安 - 台湾积体电路制造股份有限公司
  • 2023-03-31 - 2023-08-08 - H01L29/66
  • 一种半导体结构及其形成方法,此方法包含形成第一鳍结构于基底的第一区之上以及第二鳍结构于基底的第二区之上,形成第一栅极介电层围绕第一鳍结构和第二栅极介电层围绕第二鳍结构,形成阻挡层于第一栅极介电层之上,用第一含氟气体处理基底,在用第一含氟气体处理基底之后,形成功函数层于第二栅极介电层之上,以及在形成功函数层于第二栅极介电层之上之后,用第二含氟气体处理基底。
  • 一种含镁高电子迁移率电子自旋晶体管的外延结构、制备方法和晶体管-202310238532.8
  • 张珂 - 成都海威华芯科技有限公司
  • 2023-03-13 - 2023-08-08 - H01L29/66
  • 本发明公开了一种含镁高电子迁移率电子自旋晶体管的外延结构、制备方法和晶体管,外延结构包括由下至上依次设置的:GaAs衬底、ZnTe缓冲层、p‑Zn70%Mg30%Te薄膜层、ZnTe阻止层、(Zn90%,Cr10%)Te磁性层、AlN绝缘层、Au电压引出层,所述p‑Zn70%Mg30%Te薄膜层的掺杂元素为N原子。本发明在p‑Zn70%Mg30%Te薄膜层之上的ZnTe阻止层的作用是防止p‑Zn70%Mg30%Te薄膜层的N原子向(Zn90%,Cr10%)Te磁性层进行扩散,从而改变(Zn90%,Cr10%)Te磁性层的物理特性,并进一步提高器件的有效工作温度。
  • 分布式LC滤波器结构-201880049558.5
  • 弗雷德里克·瓦龙;穆罕默德·迈赫迪·贾特劳伊 - 株式会社村田制作所
  • 2018-06-29 - 2023-08-08 - H01L29/66
  • 公开了分布式LC滤波器结构。分布式LC滤波器结构在同一结构中同时提供分布式电感和分布式电容。因此,消除了分立无源元件,并且实现了高度的同构集成。调整分布式电感与分布式电容之间的互连,以利用分布式电容的寄生电感来增加分布式LC滤波器结构的整体电感。类似地,调整互连,以利用由分布式电感产生的寄生电容来与分布式电容相加,从而增加该结构的整体电容。
  • 量子点拉比频率调整装置及半导体量子芯片-202310388447.X
  • 李红珍;张新;李辰;姜金哲;徐哲 - 苏州浪潮智能科技有限公司
  • 2023-04-12 - 2023-08-01 - H01L29/66
  • 本发明公开一种量子点拉比频率调节装置及半导体量子芯片,涉及量子计算技术领域。装置包括:微磁体,微磁体于量子点器件表面的正投影图形包括空隙区域,量子点器件的量子点于量子点器件表面的正投影位置位于空隙区域内;天线,用于根据流过天线的电流产生相应的磁场,与微磁体磁化后产生的磁场进行耦合,以调节量子点器件的拉比频率。通过实施本申请实施例公开的量子点拉比频率调整装置及半导体量子芯片,可以精确、高效控制量子点拉比频率,进而高效地执行半导体量子计算;同时,避免额外引入微波器件,简化芯片设计。
  • 用于缩放垂直传输场效应晶体管的埋入式电源轨-202180075474.0
  • 谢瑞龙;王俊利;李忠贤;A·雷茨尼采克 - 国际商业机器公司
  • 2021-10-28 - 2023-08-01 - H01L29/66
  • 一种半导体结构可以包括在垂直晶体管的底部源极漏极下方的埋入式电源轨和在底部源极漏极下方的电介质双层。电介质双层可以在埋入式电源轨和底部源极漏极之间。半导体结构可以包括在底部源极漏极下方的硅锗双层,硅锗双层可以与埋入式电源轨相邻。半导体结构可以包括埋入式电源轨触点。埋入式电源轨触点可以将底部源极漏极连接至埋入式电源轨。所述电介质双层可以包括第一电介质层和电介质衬垫。第一电介质层可以与底部源极漏极直接触。电介质衬垫可以围绕埋入式电源轨。硅锗双层可以包括第一半导体层和在第一半导体层下方的第二半导体层。
  • 具有过热保护结构的SiC功率器件制备方法和SiC功率器件-202310268185.3
  • 王珩宇;邵泽伟;盛况;任娜 - 浙江大学
  • 2023-03-20 - 2023-07-25 - H01L29/66
  • 本发明涉及半导体技术领域中的一种具有过热保护结构的SiC功率器件制备方法和SiC功率器件,包括以下步骤:通过热氧化方法在SiC衬底层上生长SiO2薄膜栅介质层;在SiO2薄膜栅介质层上高温生长单斜相VO2层,且高温生长的气体氛围为氧化性气体;在单斜相VO2层上生成第一电极层,在SiC衬底层上沉积第二电极层;其中,第一电极层为低熔点金属材料,突破了传统SiC功率器件的栅氧结构在使用过程中因漏电流引发器件过热从而导致可靠性下降的瓶颈。
  • 量子传送带和量子传送带的制造方法-202310041711.2
  • W·朗海因里希;C·达尔 - 英飞凌科技奥地利有限公司
  • 2023-01-12 - 2023-07-21 - H01L29/66
  • 一种制造量子传送带的方法,包括:形成在半导体衬底中或上的、并且在第一固定量子点和第二固定量子点之间延伸的一对屏蔽栅电极,一对屏蔽栅电极被配置为对第一固定量子点和第二固定量子点之间的可移动量子点的通道划定界限;经由光刻工艺形成在半导体衬底上方的、并且横向于可移动量子点的通道延伸的多个第一平面传递电极;以及经由自对准镶嵌工艺形成与第一平面传递电极横向交替的多个第二平面传递电极,其中,第一平面传递电极和第二平面传递电极被配置为通过可移动量子点的通道在第一固定量子点和第二固定量子点之间传递量子信息。
  • 用于处理基板的方法与设备-202180078233.1
  • S·巴特拉;徐源辉 - 应用材料公司
  • 2021-10-19 - 2023-07-21 - H01L29/66
  • 本文提供用于处理基板的方法与设备。例如,方法可包含:在基板上沉积第一金属层并且蚀刻第一金属层以形成栅极电极,在栅极电极顶上沉积介电层,在介电层顶上沉积半导体氧化物层以覆盖栅极电极的一部分,从栅极电极的未被半导体氧化物层覆盖的一部分蚀刻介电层以形成栅极接入过孔,以及在介电层及半导体氧化物层顶上并且在栅极接入过孔内沉积第二金属层。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top