[实用新型]一种校验多通道高速脉冲计数模件精度的装置有效

专利信息
申请号: 202120954925.5 申请日: 2021-05-07
公开(公告)号: CN215682256U 公开(公告)日: 2022-01-28
发明(设计)人: 许天骄;吴胜华;牟爱政;段元光;甄玉波;马伟东;王丹麟;张楠桢 申请(专利权)人: 南京国电南自维美德自动化有限公司
主分类号: H03K21/40 分类号: H03K21/40
代理公司: 南京纵横知识产权代理有限公司 32224 代理人: 史俊军
地址: 江苏省南京*** 国省代码: 江苏;32
权利要求书: 查看更多 说明书: 查看更多
摘要: 实用新型公开了一种校验多通道高速脉冲计数模件精度的装置,包括可调驱动源和达林顿管阵,达林顿管阵包括与待校验模件通道数量一致的达林顿管,所有达林顿管的输入端均连接可调驱动源正极,所有达林顿管的输出端分别连接待校验模件各通道的负极,可调驱动源、所有达林顿管以及待校验模件共地。本实用新型不仅可以实现从低频到高频信号精度的测量校验,而且可以实现多通道的同时测试,大大提高了模件的生产效率。
搜索关键词: 一种 校验 通道 高速 脉冲 计数 模件 精度 装置
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于南京国电南自维美德自动化有限公司,未经南京国电南自维美德自动化有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202120954925.5/,转载请声明来源钻瓜专利网。

同类专利
  • 一种用于天文望远镜增量编码器的计数方法-202310576637.4
  • 赵金标;周小军;韩宇;朱福建 - 中科院南京天文仪器有限公司
  • 2023-05-19 - 2023-08-18 - H03K21/40
  • 本发明公开了一种用于天文望远镜增量编码器的计数方法。安装于伺服电机末端转动轴上的增量编码器与转动轴同步旋转,固定于电机不动轴的第一读数头及第二读数头均匀安装在增量编码器的两侧,主控板通过硬件及软件组合方式来处理读数头输出脉冲信号,能实时判断望远镜实际工作状态下计数系统的准确性,以确保获取真实有效位置数据。本发明简单易操作,成本低廉,减少机械器具造成人为的误差,有效解决了望远镜工作状态下计数是否正常的问题,能实时分析判断出望远镜增量编码器信号计数的准确性,从而有效地保证位置数据的有效性。本发明使系统的复杂性得以简化,降低了计数系统的成本,提高了计数系统的稳定性,操作简单且容易实现。
  • 一种掉电时间监测电路和方法-201910411628.3
  • 王光春;曾为民;李向宏 - 山东华翼微电子技术股份有限公司
  • 2019-05-17 - 2023-08-04 - H03K21/40
  • 一种掉电时间监测电路,其特征在于,该电路包括:保持电容C0和充放电控制电路构成的核心电路、负责将电容电压转换为时间输出的模数转换或电压检测电路、以及负责后续处理的时间显示或执行电路。本发明在没有电源供电的情况下实现对掉电时间进行持续监测,提供了一种新的电源监控方法,对芯片下电‑上电间隔是否超过一定范围进行监测,具有低功耗、低成本的优势。本发明可应用于电源监测、安全保护、货物清点,以及其它需要在掉电后规定时间内保持信息的场合,如拒绝访问、允许访问等情形。因此应用本发明后可以节省备用电池或储能电容的开销,提高掉电监测系统的灵活性和可靠性,为开创新的安防、监控应用创造条件。
  • 时序检测及时序纠错系统-202310171974.5
  • 赵慧冬;刘纪良;李智;乔树山 - 中国科学院微电子研究所
  • 2023-02-16 - 2023-06-06 - H03K21/40
  • 本公开提供了一种时序检测及时序纠错系统,包括:跳变检测单元,用于在检测到的时钟高电平期的时序变化存在异常的情况下,产生错误脉冲信号;正锁存器,用于响应于错误脉冲信号,根据高电平期间的穿通性输出正确数据,实现时序纠错;时钟门控单元,用于响应于错误脉冲信号,对时钟进行门控,实现时钟周期频率的单周期降频;电压调控单元,用于响应于错误脉冲信号,根据时序错误出现的频率进行电压调节。本公开基于跳变检测单元,可以实时检测时序变化,并且利用正锁存器高电平期间的穿通性,对电源电压和时钟频率进行动态调整,实现时序纠错,减少电路面积的开销,同时,本公开实施例结构简单,适用于所有数字电路芯片。
  • 边沿触发器亚稳态观测系统及其观测方法-201910282713.4
  • 侯凤妹 - 侯凤妹
  • 2019-04-10 - 2023-03-28 - H03K21/40
  • 本发明提供了一种边沿触发器亚稳态观测系统及其观测方法,包括:一种边沿触发器亚稳态观测系统,包括:脉冲信号源、延迟器A、延迟器B、触发器、NRZ/RZ变换器、误码测试单元和示波器;在触发器的D端和CP端分别接入了延迟器A和延迟器B,用示波器读出延迟器A和延迟器B的输入延迟间隔τ01。NRZ/RZ变换器设于触发器Q端和误码测试单元之间;用误码测试单元对触发器Q端脉冲上跳沿和CP端脉冲上升沿分别进行计数。本发明优点在于:该观测系统简单易行、可靠性高,对从事边沿触发器亚稳态特性研究的工程技术人员和教学人员具有重要的参考价值。
  • 一种信号沿检测延时电路、电器及信号沿检测延时装置-201911072877.0
  • 柳婧;王文情;罗硕;陈刚 - 比亚迪半导体股份有限公司
  • 2019-11-05 - 2023-03-14 - H03K21/40
  • 本申请公开了一种信号沿检测延时电路、电器及信号沿检测延时装置,该信号沿检测延时电路包括顺次连接的沿触发单元、沿延时单元和波形处理单元,其中沿触发单元用于对输入数字信号的上升沿和下降沿分别触发以生成沿信号,沿延时单元用于对沿信号进行相同延时,而波形处理单元用于将经过延时的沿信号整合为新的数字信号并输出。本申请实施例将输入数字信号的上升沿和下降沿都统一处理为沿信号,再通过只有一路电流源的延时电路进行延时,避免了采用电流镜结构的两路电流源不一致而造成上下沿延时不同。
  • 一种正交编码脉冲信号的零位检测方法及系统-201911114801.X
  • 张海金;崔媛媛;李红桥;刘思源 - 西安微电子技术研究所
  • 2019-11-14 - 2023-02-07 - H03K21/40
  • 本发明公开了一种正交编码脉冲信号的零位检测方法及系统,通过将输入信号转换为计数方向信号、计数脉冲信号和零位脉冲信号,根据检测到的第一个零位脉冲信号确定初始零位,将初始零位发生时的正交编码脉脉冲信号的沿变信息、位置计数值和计数方向信号生成历史记录表,根据发生反向变化时的位置计数值进行反向预测得到预测零位信号信息,如果反向后的正交编码脉冲信号的零位信号信息与预测零位信号信息一致,则反向后的零位点;如果反向后的正交编码脉冲信号的零位信号信息与预测零位信号信息不一致,则以反向后的正交编码脉冲信号的零位信号信息为初始零位,本发明能够实现正交脉冲信号的自适应零位检测,有效提高电机控制系统的控制精度。
  • 一种用于高温气冷堆燃料循环计数器判断漏计的方法-202211411013.9
  • 李涛;王远磊;曹诗瑞;于德亮;郭猛 - 华能山东石岛湾核电有限公司
  • 2022-11-11 - 2023-01-31 - H03K21/40
  • 本发明提供一种用于高温气冷堆燃料循环计数器判断漏计的方法,包括如下步骤:在同一管路的第一位置和第二位置分别设置第一计数器和第二计数器;燃料元件在管路中移动时依次经过第一位置和第二位置,且燃料元件由第一位置移动至第二位置的时间形成预设时间段;在所述第一计数器计数后的预设时间段内,若所述第二计数器未计数,则发出所述第二计数器的漏计信号;在所述第二计数器计数时,检测所述第二计数器计数前的预设时间段内所述第一计数器是否计数,若所述第一计数器未计数,则发出所述第一计数器的漏计信号。本发明的一个技术效果在于,设计合理,能准确且有效地判断计数器是否漏计,便于后续快速对计数器进行校正,有效地节约校正时间。
  • 一种带边沿检测的低延迟异步时钟分频电路-202211140479.X
  • 吴旭凡;董业民;张振伟 - 上海芯炽科技集团有限公司
  • 2022-09-20 - 2022-12-06 - H03K21/40
  • 本发明公开一种带边沿检测的低延迟异步时钟分频电路,属于电子电路领域。在分频电路的基础上进行设计,对复位信号进行同步处理,能够显著降低分频电路中亚稳态情况产生的概率,避免信号传输中的毛刺和不稳定现象;并通过适当的逻辑电路产生各个触发器的复位信号,对整体分频电路的时序进行合理控制,该结构能够有效地提高系统的稳定性和可靠性。本发明相较于传统的双触发器同步电路具有更低的延迟时间。经分析,传统电路结构的延迟时间至少2个时钟周期。该电路同时在时钟的上升沿和下降沿做同步检测,能够实现延迟时间最大不超过1个时钟周期。
  • 计数装置-202110546056.7
  • 林哲民 - 华邦电子股份有限公司
  • 2021-05-19 - 2022-11-22 - H03K21/40
  • 本发明提供一种可提升工作速度的计数装置。计数装置包括多个计数电路级以及第一逻辑运算电路。计数电路级依序串联耦接。第一级的计数电路级根据第一时钟信号执行计数动作,并产生第一级计数结果。第二级的计数电路级至第N级的计数电路级根据第二时钟信号以进行计数动作,N为大于2的正整数。第一逻辑运算电路根据指示信号以提供第一级计数结果以作为第二时钟信号。
  • 自诊断计数器-202111656820.2
  • S·G·戈特加尔卡;P·维斯瓦纳坦皮莱;M·J·贾拉苏特拉姆 - 德克萨斯仪器股份有限公司
  • 2021-12-30 - 2022-07-01 - H03K21/40
  • 本申请题为“自诊断计数器”。在所描述的示例中,计数器系统200包括计数器202、奇偶校验检测器208、反转触发器214和比较器226。计数器202响应于时钟信号204而使计数206迭代通过一组二进制状态,使得计数206的单个位的二进制值在每次迭代时改变。奇偶校验检测器208检测计数206的奇偶校验。反转触发器输出216耦接到反转触发器214输入。反转触发器214输出二进制触发器值。二进制触发器值响应于反转触发器输入和时钟信号204而在零和一之间切换。比较器226比较计数206的奇偶校验和反转触发器输出216,并且如果计数206的奇偶校验和反转触发器输出216相同,则输出第一比较器值,并且如果计数206的奇偶校验和反转触发器输出216不同,则输出第二比较器值。
  • 一种具有自刷新功能的抗单粒子翻转效应异步分频电路-201810574786.6
  • 李海松;尹飞;高利军;周凤;杨博;吴龙胜 - 西安微电子技术研究所
  • 2018-06-05 - 2022-02-11 - H03K21/40
  • 本发明一种具有自刷新功能的抗单粒子翻转效应异步分频电路,包括多数表决电路和并联的三级计数分频模块,计数分频模块包括分频数配置电路和计数器电路。采用冗余结构、多数表决电路和自刷新方法大幅提升异步分频电路的抗单粒子翻转效应;通过冗余表决方式抑制单个分频电路中发生的单粒子翻转事件,且利用多数表决后输出频率信号对三个计数分频模块进行实时刷新控制,确保三个计数分频模块工作状态一致,消除了单粒子翻转效应在计数分频模块中的时序错误状态累积,大幅降低了异步分频电路的单粒子翻转概率,提高了集成电路在空间应用环境的可靠性。
  • 触发器电路、控制电路及芯片-202010260922.1
  • 张琼;石瑞恺 - 龙芯中科技术股份有限公司
  • 2020-04-03 - 2021-10-12 - H03K21/40
  • 本发明实施例提供一种触发器电路、控制电路及芯片,包括脉冲触发器和时钟产生单元,脉冲触发器包括延时单元、第一锁存器、第二锁存器和比较单元,其中,延时单元与第一锁存器连接,比较单元分别与第一锁存器和第二锁存器连接,第一锁存器和第二锁存器连接,时钟产生单元分别与第一锁存器和第二锁存器连接;时钟产生单元用于,在触发器电路的模式为功能模式时,控制第一锁存器处于锁存状态;比较单元用于,在触发器电路的模式为时序检测模式时,根据第一锁存器和第二锁存器的输出确定时序检测结果,从而降低了触发器电路的功耗。
  • 一种自校准分频器-202010144875.4
  • 杨峰;谢阔;陈东坡;丁万新;董佩伟;沈国平 - 川土微电子(深圳)有限公司
  • 2020-03-04 - 2021-09-07 - H03K21/40
  • 本发明提供一种自校准分频器,包括:分频模块、第一校准模块、第二校准模块及第三校准模块;所述分频模块包括多个一一对应的分频单元及控制逻辑单元;所述第一校准模块包括判断单元、选择输出单元及信号输出单元;输入信号接入所述分频模块,所述分频模块分别与所述第一校准模块及所述第二校准模块连接;所述第一校准模块及所述第二校准模块的校准信号输出端均与所述第三校准模块连接,所述第三校准模块的输出端作为所述分频器的输出端。本发明通过两次校准,能够在1GHz的频率范围内实现1~1023的连续整数分频比,且无论是偶数分频还是奇数分频后的输出信号都具有50%的占空比,且所有电路均采用标准数字逻辑,简单易用,性能优越。
  • 占空比校准电路及半导体存储器-201711394391.X
  • 赖荣钦 - 长鑫存储技术有限公司
  • 2017-12-21 - 2021-08-24 - H03K21/40
  • 本发明提出一种占空比校准电路,时间数字转换器用于接收时钟信号并对所述时钟信号的电平脉冲宽度进行计算;逻辑控制器用于接收所述时间数字转换器的计算结果;所述逻辑控制器根据所述计算结果生成第一校准码和第二校准码,并将生成的第一校准码和第二校准码发送至占空比校准单元;占空比校准单元用于接收所述时钟信号、所述第一校准码和所述第二校准码,并根据所述第一校准码和第二校准码校准所述时钟信号。通过采用时间数字转换器计算时钟信号的电平的脉冲宽度,然后通过逻辑控制器比较电平脉冲宽度与设定值的大小,然后再通过占空比校准单元一次性完成校准,提高了校准的效率。
  • 脉冲信号边沿转换电路-202023196697.4
  • 刘东峰 - 深圳市新力川电气有限公司
  • 2020-12-25 - 2021-07-20 - H03K21/40
  • 本实用新型涉及一种脉冲信号边沿转换电路。该脉冲信号边沿转换电路应用于步进驱动器领域,包括恒流电路、光耦隔离电路、整形滤波电路、沿边切换电路和MCU电路,其中,MCU电路采用TMS320F28035控制芯片U1;恒流电路包括三极管Q1~Q2、二极管D1、电容C1和电阻R1~R2;光耦隔离电路采用EL0631光耦芯片U2;整形滤波电路包括非门U11B、电容C2和电阻R3~R4;沿边切换电路包括异或门芯片U3和开关SW1。本申请提供的脉冲信号边沿转换电路可实现通过切换脉冲沿边计数的方式,解决某些运动控制卡控制步进驱动器时出现脉冲累计误差的问题;在达到避免脉冲累计误差问题的同时,只使用了一个异或门芯片U3,成本低且体积小,性价比极高。
  • 探测器模块及其信号计数校正方法-201911237701.6
  • 吴宗桂;张丽;李波;杜迎帅;刘小桦;李伟宸;邓智;高乐 - 同方威视技术股份有限公司;清华大学
  • 2019-12-05 - 2021-06-08 - H03K21/40
  • 本申请提供了一种探测器模块及其计数率校正方法,所述探测器模块,包括:探测器;以及读出电路,用于读出所述探测器的电信号并对所述电信号进行计数,所述读出电路包括电荷灵敏前放CSA电路、成形电路、甄别器和计数器,其中,所述读出电路还包括信号堆积校正电路,所述信号堆积校正电路连接在所述甄别器和所述计数器之间,以用于在由所述成形电路输出的信号堆积的情况下,基于所述信号堆积校正电路的预定窗口时间对所述甄别器的信号的脉冲宽度进行分割以进行堆积信号校正,以使所述计数器对经校正的信号进行计数。
  • 一种基于AD8310芯片的脉冲检波电路-202021733385.X
  • 郝术兴;齐铁东;梁朝辉 - 保定中创电子科技有限公司
  • 2020-08-15 - 2021-03-16 - H03K21/40
  • 本实用新型公开了一种基于AD8310芯片的脉冲检波电路,包括AD8310芯片工作电路和放大器峰值检波电路,所述AD8310芯片工作电路的输出端与放大器峰值检波电路的输入端相连,AD8310芯片工作电路的输入端接有滤波电路。本基于AD8310芯片的脉冲检波电路,针对脉冲信号,设置多级检波电路可以有效起到降频作用,并将信号峰值保持在一定时间内,以保证单片机自带A/D功能进行正常采样分析处理,且脉冲检波电路反应灵敏,能够有效识别脉冲信号变化。
  • 确保计数器正确计数的故障安全计数器评估器-201880095484.9
  • 史蒂芬·佩里·帕菲特;史蒂芬·M·豪斯曼 - 西门子工业公司
  • 2018-07-11 - 2021-03-02 - H03K21/40
  • 本申请提供了一种故障安全计数器评估器(200),以确保故障安全计数器的正确计数操作。故障安全计数器评估器包括第一微处理器(205‑1)、第一计数器(212‑1)、第二计数器(212‑2)、第二微处理器(205‑2)和测试通道(210‑2,210‑4)。第一计数器(212‑1)被配置为在操作中的计数器并且被设置在第一微处理器中以接收外部生成的计数脉冲(210‑1)。第二计数器(212‑2)被设置在第一微处理器中并且被配置为进行测试(210‑2:测试通道)。测试通道(210‑2)被配置为基于来自第二微处理器的测试脉冲(215‑4:有效测试脉冲)向第二计数器发送输入测试信号。使第一微处理器和第二微处理器同步(217)以协调测试的开始和结束。在发送测试脉冲后对第二计数器评估以确定第二计数器是否正常操作。
  • 一种锁相环输出时钟信号稳定度的检测方法及设备-201711164145.5
  • 张威龙;邓廷;钟书鹏;李鹏 - 南京凌鸥创芯电子有限公司
  • 2017-11-21 - 2021-01-29 - H03K21/40
  • 本发明涉及一种锁相环输出时钟信号稳定度的检测方法及设备,该方法包括:对进入第一时钟域的时钟信号检测,若出现上升沿,则得到采样信号,将其从第一时钟域内传输到第二时钟域,计数器对采样信号的脉冲计数;将其反馈回所述第一时钟域,生成停止计数信号,并从第一时钟域向第二时钟域发送停止计数信号,控制计数器停止计数,并将获取到的计数值存储到计数器中;通过数值比较器对获取到的相邻的两次计数值进行比较,直到两次计数值的差值小于预设定值。通过两次同步计数,若两次计数的差值小于预设值,则表明锁相环信号输出频率稳定,避免了时钟频率的频繁切换,进而解决了集成电路中锁相环时钟信号输出不稳定的问题。
  • 分频器-201910816242.0
  • 康毓轩;李政隆 - 聚睿电子股份有限公司
  • 2019-08-30 - 2020-11-24 - H03K21/40
  • 本发明的实施例公开一种分频器,此分频器包含一涟波计数单元,一重新载入信号输出单元和一状态延展单元。涟波计数单元配置为用以根据时脉信号输出多个分频信号。重新载入信号输出单元耦接至涟波计数单元,且配置为用以判断涟波计数单元是否处于终止状态,并依据分频信号和遮罩信号输出重新载入信号。状态延展单元耦接至涟波计数单元和重新载入信号输出单元,且配置为用以依据重新载入信号发送遮罩信号。
  • 频率信号变换电路与电子装置-202020662247.0
  • 高孝涛;胡卓敏;杨春雷;韩莉勤;吴平 - 大陆汽车车身电子系统(芜湖)有限公司
  • 2020-04-27 - 2020-11-24 - H03K21/40
  • 本实用新型提供一种频率信号变换电路,包括输入端与输出端,输入端用于输入第一频率信号,输出端用于输出变换后的第二频率信号,输出端与地之间设置有第一分压电路,频率信号变换电路还包括可控开关与去耦电容,可控开关设置于第一分压电路的分压点与去耦电容的第一端之间,去耦电容的第二端接地,输入端与可控开关的控制端连接,去耦电容的第一端为测量采集点。本实用新型还提供一种电子装置。本实用新型提供的频率信号变换电路与电子装置,设置可控开关,消除了频率信号的每个周期的低电平段对频率信号检测的影响;设置延时电路,消除了频率信号上升沿出现的超调或者干扰对频率信号检测的影响,从而保证了频率信号的检测精度。
  • 一种带隔离的脉冲宽度调制信号检测装置-201922008822.5
  • 汤平;纪龙治;邓秉杰;熊刚;张晓鹏 - 福建星云电子股份有限公司
  • 2019-11-20 - 2020-07-10 - H03K21/40
  • 本实用新型提供了脉冲宽度调制信号检测技术领域的一种带隔离的脉冲宽度调制信号检测装置,包括一MCU、一信号隔离电路、一通讯隔离电路以及一PWM信号输入模块;所述PWM信号输入模块包括一电压转换电路、一信号衰减电路以及一高速ADC采集电路;所述信号隔离电路的输入端与电压转换电路的输出端连接,输出端与所述MCU连接;所述通讯隔离电路的一端与高速ADC采集电路连接,另一端与所述MCU连接;所述信号衰减电路与高速ADC采集电路连接。本实用新型的优点在于:实现同时对脉冲宽度调制信号的频率、占空比以及脉冲幅度进行检测,且提升了检测精度以及电压范围。
  • 检测电路、方法、芯片及设备-201880001249.0
  • 申艾麟;韦健 - 深圳市汇顶科技股份有限公司
  • 2018-08-21 - 2020-04-28 - H03K21/40
  • 本申请提供一种检测电路、方法、芯片及设备,该电路包括同步模块和与该同步电路连接的检测模块;该同步模块将使能信号的时钟域同步,将每路时钟信号的时钟域对应的使能信号传输至检测模块;检测模块在使能信号的作用下对每路时钟信号进行检测,得到每路时钟信号的频率。本申请可准确检测时钟信号的频率,保证信息安全。
  • 一种带隔离的脉冲宽度调制信号检测装置及方法-201911139425.X
  • 汤平;纪龙治;邓秉杰;熊刚;张晓鹏 - 福建星云电子股份有限公司
  • 2019-11-20 - 2020-03-31 - H03K21/40
  • 本发明提供了脉冲宽度调制信号检测技术领域的一种带隔离的脉冲宽度调制信号检测装置,包括一MCU、一信号隔离电路、一通讯隔离电路以及一PWM信号输入模块;所述PWM信号输入模块包括一电压转换电路、一信号衰减电路以及一高速ADC采集电路;所述信号隔离电路的输入端与电压转换电路的输出端连接,输出端与所述MCU连接;所述通讯隔离电路的一端与高速ADC采集电路连接,另一端与所述MCU连接;所述信号衰减电路与高速ADC采集电路连接;本发明还提供了一种带隔离的脉冲宽度调制信号检测方法。本发明的优点在于:实现同时对脉冲宽度调制信号的频率、占空比以及脉冲幅度进行检测,且提升了检测精度以及电压范围。
  • 时间校正电路以及其时间校正方法-201910585489.6
  • 叶仲文;杨绍圣 - 奕力科技股份有限公司
  • 2019-07-01 - 2019-08-30 - H03K21/40
  • 本发明提供一种时间校正电路以及其时间校正方法。时间校正电路包括除频器、时间计数器以及运算电路。除频器接收时脉信号以及除频值,依据除频值以产生除频时脉信号。时间计数器依据除频时脉信号以进行计数动作,并藉以产生输出时间。运算电路依据输出时间以及系统时间的时间差值,来调整除频值。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top