专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果62个,建议您升级VIP下载更多相关专利
  • [实用新型]一种低功耗高速预分频器电路-CN202320412135.3有效
  • 武彦雄;张沅沅;王娜 - 西安柏信晟电子科技有限公司
  • 2023-03-07 - 2023-10-13 - H03K21/02
  • 本实用新型公开了一种低功耗高速预分频器电路,包括:集成传输门的反相器结构、第一集成传输门的反相器结构、第二集成传输门的反相器结构、第一集成复位的反相器结构、第二集成复位的反相器结构、复位结构、MOS管传输门、传输门T1、传输门T2、驱动模块。本实用新型能够降低信号通路的延迟,提高2分频电路的工作频率,从而实现高速预分频电路的设计。由于2分频电路中都为反相器结构,因此几乎没有静态功耗,从而实现低功耗的目的。通过反相器结构、复位结构实现2分频电路整个信号传输通路的关断以及输出拉至低电平的复位功能,以及通过传输门T1、传输门T2的导通和关断,实现输入信号直通或2分频的选通输出的功能。
  • 一种功耗高速分频器电路
  • [实用新型]一种电信号无损分频电路-CN202320221039.0有效
  • 黎健宽 - 佛山市宏音行音响有限公司
  • 2023-02-15 - 2023-09-22 - H03K21/02
  • 一种电信号无损分频电路,涉及一种分频技术领域,包括串接的频段范围为F1的电感L、频段范围为F2的电容C,靠近信号输入端的电感L或者电容C上并接差分放大器U1;或者,包括与电阻R串接的频段范围为F1的电感L或者频段范围为F2的电容C,靠近信号输入端的电感L或者电容C上并接差分放大器U,F为信号的全频段范围。本实用新型与已有技术相比,具有能平衡阻抗与电感间关系,以使分频频段足够大的优点。
  • 一种电信号无损分频电路
  • [发明专利]高速异步双模预分频器及其控制方法、电子设备-CN202311061943.0在审
  • 张文通 - 芯潮流(珠海)科技有限公司
  • 2023-08-23 - 2023-09-19 - H03K21/02
  • 本发明提供一种高速异步双模预分频器及其控制方法、电子设备,该分频器包括第一触发器,其控制信号输入端接收第一与门输出的信号;第二触发器,其控制信号输入端接收第二与门输出的信号,第二与门接收第一触发器、第二触发器输出的信号;第三触发器,其信号输入端接收自身的输出信号;并且,第一触发器与第二触发器均接收基准时钟信号,第三触发器的时钟信号输入端接收第二触发器输出的信号;第一与门接收第二触发器、第三触发器输出的信号,并且接收分频比控制信号。本发明还提供上述高速异步双模预分频器的控制方法。该电子设备具有上述的高速异步双模预分频器。本发明所使用的电子器件数量较少,能减少电路的面积,对电源电压的要求较低。
  • 高速异步双模分频器及其控制方法电子设备
  • [发明专利]一种电机纹波计数系统、有刷电机及计数方法-CN202310780643.1在审
  • 黄钧 - 北京紫光芯能科技有限公司
  • 2023-06-28 - 2023-09-01 - H03K21/02
  • 本申请实施例公开了一种电机纹波计数系统、有刷电机及计数方法,系统包括:信号采集电路、计数器和至少三个快速比较器;所述信号采集电路,用于采集有刷电机的电流信号;所述至少三个快速比较器的第一输入端均连接所述信号采集电路的输出端;所述至少三个快速比较器的第二输入端分别连接不同的电压参考值;所述计数器,用于在所述电流信号的每个周期,读取M次所述至少三个快速比较器的输出信号,根据所述至少三个快速比较器的输出信号对所述电流信号的正弦波进行计数,所述M大于等于2。该技术方案不必利用模数转换器,而且也不需要复杂的算法便可以获得纹波的个数。
  • 一种电机计数系统方法
  • [发明专利]一种高温气冷堆计数器的逻辑组态结构和方法-CN202310530401.7在审
  • 王琛 - 华能山东石岛湾核电有限公司
  • 2023-05-09 - 2023-08-04 - H03K21/02
  • 本发明提供一种高温气冷堆计数器的逻辑组态结构和方法,高温气冷堆计数器的逻辑组态结构,包括第一模拟量选择功能块、第二模拟量选择功能块、上升沿检测功能块和延时功能块;计数器正常计数时,当所述上升沿检测功能块检测到上升沿后触发第一模拟量选择功能块;在计数器计数值加1时,所述延时功能块在延时预设时间后触发所述第二模拟量选择功能块;当计数器在延时预设时间内多记时,所述延时功能块未达到延时预设时间,则触发所述第二模拟量选择功能块保持输出上一次的计数器计数值赋值。本发明的一个技术效果在于,设计合理,当计数器受到干扰导致多记时,其能够对计数器多记的次数进行滤波处理,保证计数器计数的准确性。
  • 一种高温气冷计数器逻辑组态结构方法
  • [实用新型]一种改进的分频电路-CN202320259509.2有效
  • 黎健宽 - 佛山市宏音行音响有限公司
  • 2023-02-20 - 2023-07-28 - H03K21/02
  • 一种改进的分频电路,涉及一种分频技术领域,包括音频频段范围为F1的变压器T、音频频段范围为F2的电容C,变压器T的初级线圈与电容C串联后与原始音频输入信号F连接,变压器T的次级线圈输出音频范围为F1的高频音频信号,电容C输出音频范围为F2的低频音频信号。本实用新型与已有技术相比,具有能平衡阻抗与电感间关系,以使分频频段足够大的优点。
  • 一种改进分频电路
  • [发明专利]一种电信号无损分频电路-CN202310117019.3在审
  • 黎健宽 - 佛山市宏音行音响有限公司
  • 2023-02-15 - 2023-07-07 - H03K21/02
  • 一种电信号无损分频电路,涉及一种分频技术领域,包括串接的频段范围为F1的电感L、频段范围为F2的电容C,靠近信号输入端的电感L或者电容C上并接差分放大器U1;或者,包括与电阻R串接的频段范围为F1的电感L或者频段范围为F2的电容C,靠近信号输入端的电感L或者电容C上并接差分放大器U,F为信号的全频段范围。本发明与已有技术相比,具有能平衡阻抗与电感间关系,以使分频频段足够大的优点。
  • 一种电信号无损分频电路
  • [发明专利]一种改进的分频电路-CN202310137981.3在审
  • 黎健宽 - 佛山市宏音行音响有限公司
  • 2023-02-20 - 2023-06-23 - H03K21/02
  • 一种改进的分频电路,涉及一种分频技术领域,包括音频频段范围为F1的变压器T、音频频段范围为F2的电容C,变压器T的初级线圈与电容C串联后与原始音频输入信号F连接,变压器T的次级线圈输出音频范围为F1的高频音频信号,电容C输出音频范围为F2的低频音频信号。本发明与已有技术相比,具有能平衡阻抗与电感间关系,以使分频频段足够大的优点。
  • 一种改进分频电路
  • [实用新型]一种振荡计数电路、振荡计数芯片以及电子设备-CN202223040233.3有效
  • 肖义俊 - 源创星电子(深圳)有限公司
  • 2022-11-14 - 2023-05-05 - H03K21/02
  • 本实用新型提供了一种振荡计数电路、振荡计数芯片以及电子设备,其中,振荡计数电路包括:振荡信号生成电路、信号放大电路、计数电路、电源以及第一开关;振荡信号生成电路、信号放大电路、计数电路的一端均电性连接于电源,另一端均接地;振荡信号生成电路的输出端与信号放大电路的输入端电性连接;信号放大电路的输出端与计数电路的输入端电性连接;第一开关的一端与计数电路的电性连接,另一端电性连接于电源;振荡信号生成电路连接于计数电路与电源的公共连接端;振荡信号生成电路包括第一集成电路芯片;计数电路包括第二集成电路芯片、扬声器。本实用新型能够有效提高计数精确性,且电路设计简单、器件易购,整体成本低。
  • 一种振荡计数电路芯片以及电子设备
  • [发明专利]一种二点五小数分频器-CN202211457007.7在审
  • 李宇根;纪宣胜;王志华 - 清华大学
  • 2022-11-21 - 2023-04-04 - H03K21/02
  • 本发明提供了一种二点五小数分频器,包括:分频模块;所述分频模块包括:第一CML锁存器、第二CML锁存器、第三CML锁存器、第四CML锁存器、第五CML锁存器、第六CML锁存器和逻辑门;所述逻辑门是与门,或者,所述逻辑门是或门。通过本发明实施例提供的二点五小数分频器,不需要设置延时单元和数字校准电路,可有效降低电源电压、温度变化等影响,对电源电压、温度变化的鲁棒性较强,具有较高的稳定性;该分频模块主要由CML电路构建而成,结构简单,成本较低,且可以工作在较高的频率。
  • 一种二点五小数分频器
  • [发明专利]一种基于CPLD的编码器分频输出方法-CN202211425510.4在审
  • 成文;秦伟 - 万维电气(惠州)有限公司
  • 2022-11-15 - 2023-01-17 - H03K21/02
  • 一种基于CPLD的编码器分频输出方法,输出方法包括如下步骤;CPLD的通信模块接收主控MCU的分频数,并识别编码器位数;CPLD的计算模块实时计算分频比K以及循环周期数,并基于电机AB两相的90度相位差确定脉冲方向;CPLD的相位累加器实现与AB相正交脉冲输出;基于分频比K=N/M,N是输入脉冲数,M是输出脉冲数,在累加器设置M倍频,N为累加器的模。分频器每接收到一个脉冲,M倍频累加器就加M;已接收N个脉冲,输出M个脉冲为一个周期,无数个周期叠加,在整个时间周期内,就可以得到一个总体上均匀,频率固定的分数分频结果。
  • 一种基于cpld编码器分频输出方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top