[发明专利]半导体器件及其制造方法有效

专利信息
申请号: 201080003115.6 申请日: 2010-07-09
公开(公告)号: CN102203936A 公开(公告)日: 2011-09-28
发明(设计)人: 冈田政也;木山诚;八重樫诚司;中田健 申请(专利权)人: 住友电气工业株式会社;住友电工光电子器件创新株式会社
主分类号: H01L21/8232 分类号: H01L21/8232;H01L21/28;H01L21/338;H01L21/76;H01L21/822;H01L21/8234;H01L27/04;H01L27/06;H01L27/095;H01L29/12;H01L29/47;H01L29/778;H01L29/
代理公司: 中原信达知识产权代理有限责任公司 11219 代理人: 孙志湧;穆德骏
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种半导体器件,该半导体器件包括对抗浪涌电压等的旁路保护单元,实现了良好的耐压特性和低的导通电阻(低导通状态电压),具有简单结构并且用于大电流目的。在本发明中,半导体器件包括:n+型GaN衬底1,其具有与支撑衬底欧姆接触的GaN层;FET,其在第一区域R1中具有n-型GaN漂移层2;以及SBD,其具有第二区域R2中的阳极电极,阳极电极与n-型GaN漂移层2形成肖特基接触。FET和SBD并联布置。FET的漏电极D和SBD的阴极电极C形成在n+型GaN衬底1的背面上。
搜索关键词: 半导体器件 及其 制造 方法
【主权项】:
一种半导体器件,包括:场效应晶体管(FET),所述场效应晶体管(FET)包括第一导电类型的漂移层,并且在具有与支撑衬底形成欧姆接触的GaN层的衬底的第一区域中构成切换元件;以及,肖特基势垒二极管(SBD),所述肖特基势垒二极管(SBD)具有与位于所述衬底的第二区域中的第一导电类型层形成肖特基接触的电极,其中,平行布置所述FET和所述SBD,以及在所述衬底的背部形成所述FET的背面电极和所述SBD的背面电极。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于住友电气工业株式会社;住友电工光电子器件创新株式会社,未经住友电气工业株式会社;住友电工光电子器件创新株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201080003115.6/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top