[发明专利]选通管、选通管的制备方法及存储器在审

专利信息
申请号: 202210346270.2 申请日: 2022-03-31
公开(公告)号: CN116940222A 公开(公告)日: 2023-10-24
发明(设计)人: 杨哲;郭晨阳 申请(专利权)人: 华为技术有限公司
主分类号: H10N70/20 分类号: H10N70/20;H10B63/00;H10B63/10
代理公司: 北京龙双利达知识产权代理有限公司 11329 代理人: 张卉;王君
地址: 518129 广东*** 国省代码: 广东;44
权利要求书: 暂无信息 说明书: 暂无信息
摘要: 本申请实施例提供了一种选通管、选通管的制备方法及存储器。其中,选通管包括第一材料层、选通管材料层和第二材料层,第一材料层的第一表面与选通管材料层的第一表面接触,第二材料层的第一表面与选通管材料层的第二表面接触,第一材料层与选通管材料层形成势垒;和/或,第二材料层与选通管材料层形成势垒。本申请方案使得电子可以局域在势垒处,从而能够降低选通管的泄露电流。
搜索关键词: 选通管 制备 方法 存储器
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于华为技术有限公司,未经华为技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202210346270.2/,转载请声明来源钻瓜专利网。

同类专利
  • 一种阻变存储器及制备方法-202110712659.X
  • 韩素婷;杜春雨;周晔;屈之洋 - 深圳大学
  • 2021-06-25 - 2023-10-27 - H10N70/20
  • 本发明公开一种阻变存储器及制备方法,所述阻变存储器包括顶电极、底电极和设置在所述顶电极和所述底电极之间的阻变层,所述阻变层的材料为银咪唑配合物,所述银咪唑配合物的化学式为Agx(MI)yZx,其中,1≤x≤2,2≤y≤4,x、y均为正整数,MI为咪唑基配体,Z为能与银离子形成可溶性盐的阴离子。本发明将银咪唑配合物作为制备阻变存储器的阻变层的材料,银离子的迁移范围限制在银咪唑配合物晶粒中,缩短了银离子迁移的距离,从而降低了因银离子迁移所消耗的能量,降低了阻变存储器操作电压和功耗。同时,银咪唑配合物晶粒限制银离子的迁移范围可以有效降低银离子迁移随机性,从而提升阻变存储器的均一性和稳定性。
  • 存储器装置及其制造方法-201910279365.5
  • 吴伯伦;蔡世宁;许博砚 - 华邦电子股份有限公司
  • 2019-04-09 - 2023-10-27 - H10N70/20
  • 一种存储器装置及其制造方法,存储器装置包含第一电极、电阻转态层、盖层、保护层以及第二电极。电阻转态层设置于第一电极上方。盖层设置于电阻转态层上方,其中盖层的底表面小于电阻转态层的顶表面。保护层设置于电阻转态层上方且环绕盖层。第二电极的至少一部分设置于盖层上方且覆盖保护层。本发明可通过在存储器装置设置环绕盖层的保护层,以避免后续制造工艺损伤盖层,进而改善存储器装置的可靠度并增加制造工艺宽裕度。
  • 相变存储材料和其制备方法、相变存储芯片及设备-202210356787.X
  • 陈鑫;李响 - 华为技术有限公司
  • 2022-04-06 - 2023-10-24 - H10N70/20
  • 本申请涉及数据存储技术领域,具体涉及一种相变存储材料和其制备方法、相变存储芯片及设备,该相变存储材料包括TiaSbbTecDd所示的材料;其中,a代表Ti的原子个数百分比,b代表Sb的原子个数百分比,c代表Te的原子个数百分比,d代表D元素的原子个数百分比,a+b+c+d=1;3%≤a≤45%,且0.5≤(b:c)≤3;D为掺杂元素,0≤d≤15%。该相变存储材料具有较低的操作功耗和操作时延。
  • 选通管、选通管的制备方法及存储器-202210346270.2
  • 杨哲;郭晨阳 - 华为技术有限公司
  • 2022-03-31 - 2023-10-24 - H10N70/20
  • 本申请实施例提供了一种选通管、选通管的制备方法及存储器。其中,选通管包括第一材料层、选通管材料层和第二材料层,第一材料层的第一表面与选通管材料层的第一表面接触,第二材料层的第一表面与选通管材料层的第二表面接触,第一材料层与选通管材料层形成势垒;和/或,第二材料层与选通管材料层形成势垒。本申请方案使得电子可以局域在势垒处,从而能够降低选通管的泄露电流。
  • 相变异质结的限制层材料-202210349219.7
  • 郭艳蓉 - 华为技术有限公司
  • 2022-04-01 - 2023-10-24 - H10N70/20
  • 本申请实施例提供了一种相变异质结的限制层材料,所述限制层材料用于与所述相变层材料交替堆叠形成相变异质结,所述限制层材料的熔点高于所述相变层材料的熔点,且所述限制层材料的熔点与所述相变层材料的熔点的差值大于590K。本申请提供的限制层材料具有更高的熔点和热稳定性,能够更有效地抑制以该限制层材料构成的相变异质结材料中的相变层材料的元素迁移。
  • 铁电半导体器件、触觉传感存储器及触觉数据读写方法-202311208196.9
  • 薛飞;王宝玉;俞滨 - 浙江大学杭州国际科创中心
  • 2023-09-19 - 2023-10-24 - H10N70/20
  • 本发明公开了一种铁电半导体器件、触觉传感存储器及触觉数据读写方法,铁电半导体器件包括:介电质层,介电质层包括第一表面和相对的第二表面;铁电半导体沟道层,设置在介电质层的第一表面;源电极及漏电极,分别设置在所述铁电半导体沟道层第一表面的两侧;背栅电极,设置在所述介电质层的第二表面;单电极摩擦起电层,设置在所述背栅电极的第二表面;所述单电极摩擦起电层通过负载电阻与源电极相连。通过改变施加触觉应力大小,使得铁电晶体管能够接收到不同大小的脉冲电压信号,实现触觉可反复且不同程度地调控沟道材料铁电极化方向,进而可调节铁电晶体管的电阻切换特性,使其展示出多种电导态,最终开发出可触觉感知与存储的铁电器件。
  • 一种钙钛矿复合薄膜忆阻器及其制备方法-202310818743.9
  • 裴逸菲;闫小兵;王雅红 - 河北大学
  • 2023-07-05 - 2023-10-20 - H10N70/20
  • 本发明提供了一种钙钛矿复合薄膜忆阻器及其制备方法。该忆阻器是在玻璃衬底上依次形成有ITO底电极、复合阻变层和TiN上电极;其中,复合阻变层是由下层的氧化钼和上层的甲胺铅碘复合而成。该忆阻器的制备方法包括清洗、干燥玻璃衬底;将ITO通过射频磁控溅射法溅射于玻璃衬底上形成ITO底电极;在ITO底电极上通过磁控溅射法生长氧化钼并用溶胶凝胶法以及后退火工艺生长甲胺铅碘;在甲胺铅碘薄膜上生长TiN上电极。本发明提供的忆阻器使用了氧化钼和甲胺铅碘作为复合阻变层,性能表现良好,是一种存储性能更为稳定、耐久性强、应用前景更为广阔的存储器。
  • 基于锰钴镍氧的忆阻器及制备方法-202211740081.X
  • 张浩;王宇;童祎;王新朋 - 新微比特纳米科技(苏州)有限公司
  • 2022-12-31 - 2023-10-20 - H10N70/20
  • 本发明提出一种基于锰钴镍氧的忆阻器及其制备方法,忆阻器由下至上包括衬底、底电极、阻变层和顶电极;阻变层为锰钴镍氧材料层。通过设计一整套的锰钴镍氧的工艺方法,将锰钴镍氧材料应用到三明治结构忆阻器的活性层中担任阻变层,以形成金属‑锰钴镍氧‑金属的三明治结构。通过其在外加电压下,活性层中的金属离子实现完全氧化态到亚氧化态的转变,来实现了忆阻器丰富的阻值变化,实现忆阻特性。利用该技术可以制备具备丰富非线性度的低功耗忆阻器。本发明实现的高非线性度对于实现存算一体构架的类脑计算单元具有一定的研究价值。本发明提出的步骤简单和低成本的工艺方法适合工业化生产。
  • 电阻式存储器装置及其制造方法-201911340598.8
  • 郑嘉文;王炳琨;陈宜秀;赵鹤轩 - 华邦电子股份有限公司
  • 2019-12-23 - 2023-10-17 - H10N70/20
  • 本发明实施例提供一种电阻式存储器装置及其制造方法。电阻式存储器装置包括多个下电极、可变电阻层、多个绝缘图案、通道层与多个上电极。可变电阻层毯覆多个下电极。多个绝缘图案对应多个下电极的位置而设置于可变电阻层上。通道层共形地覆盖可变电阻层与多个绝缘图案。通道层具有多个通道区,位于可变电阻层上且位于多个绝缘图案的侧壁上。各上电极对应一绝缘图案而分别覆盖多个通道区的至少两者,使多个通道区的至少两者位于一下电极与一上电极之间。
  • 一种基于WOx-202310739403.7
  • 刘雍;熊锐 - 武汉大学
  • 2023-06-21 - 2023-10-17 - H10N70/20
  • 本发明公开了一种基于WOx/YOy双异质结结构模拟忆阻器的制备方法,属于非易失性存储器领域。该模拟忆阻器的制备步骤如下:在衬底上沉积导电薄膜作为模拟忆阻器的下电极;采用溅射工艺在下电极上沉积连续WOx/YOy/WOx/YOy薄膜层,制备WOx/YOy双异质结构作为模拟忆阻器的介质存储层;介质存储层上沉积导电薄膜作为上电极,得到基于WOx/YOy双异质结结构模拟忆阻器。本发明制备的模拟忆阻器,制备方法可控,易于实现规模化,能实现对导电通道的可控调节,且模拟性能得到有效的提高,在神经网络计算方面具有良好的市场应用前景。
  • 一种钛酸铋基忆阻器及其制备方法-202311039710.0
  • 唐新桂;陈昊 - 广东工业大学
  • 2023-08-17 - 2023-10-13 - H10N70/20
  • 本发明提供一种钛酸铋基忆阻器及其制备方法,涉及铁电薄膜器件技术领域。本发明公开的铁电薄膜忆阻器,包括:基底、导电薄膜和铁电薄膜,以及设置在所述导电薄膜上的底电极和设置在铁电薄膜上的顶电极;所述导电薄膜为LaNiO3;所述铁电薄膜为(Bi0.8La0.2)2Ti2O7。本发明所制备的忆阻器不但具有明显的阻变特性,在正电压极化下,表现出反向二极管特性,在负电压极化下,表现出双向二极管特性。其制备方法操作简单,成本低,易于实施,在忆阻器领域有着广阔的应用前景。
  • 相变材料开关元件、其制造方法及操作方法-202310704826.5
  • 张国彬;李泓儒;丁裕伟;黄国钦 - 台湾积体电路制造股份有限公司
  • 2023-06-14 - 2023-10-13 - H10N70/20
  • 提供一种相变材料开关元件、其制造方法及操作方法。相变材料开关元件包含:底部介电层,位于半导体基材;加热元件,嵌设于底部介电层上,其中加热元件包含第一金属元素且是配置以对应电流产生热能,电流流经加热元件;自对准介电层,设置于加热元件上,其中自对准介电层包含第一金属元素的氧化物及第一金属元素的氮化物的一者,且自对准介电层与加热元件水平对准;相变材料区,设置于自对准介电层上,其中相变材料区包含相变材料。相变材料是可操作,以对应由加热元件所产生的热能在非结晶状态及结晶状态之间切换;以及两个金属垫,电性连接至相变材料区。
  • 一种平面阻变存储器及制作方法-202310859981.4
  • 李自超;王静茹;杨宇新;崔虎山;许开东 - 江苏鲁汶仪器股份有限公司
  • 2023-07-13 - 2023-10-13 - H10N70/20
  • 本申请提供了一种平面阻变存储器及制作方法,该制作方法包括:提供一衬底,衬底的一侧表面具有多个凸起结构;形成覆盖凸起结构表面的存储单元,存储单元包括:覆盖凸起结构第一电极层,覆盖第一电极层的阻变层,覆盖阻变层的第二电极层;不同凸起结构表面上的第一电极层断路;不同凸起结构表面上的阻变层断路;其中,阻变层能在高阻态和低阻态之间转换。基于该制作方法制作的平面阻变存储器的第一电极层、阻变层和第二电极层依次覆盖在凸起结构的表面,提高了阻变层的表面积,使得其有效使用范围更大。较大面积的阻变层使得存储单元在高阻态和低阻态之间转换时所需能量更小,最终降低了平面阻变存储器的发热,减少能耗。
  • 双功能层忆阻器-202321371735.6
  • 凌永发;李洁欣;廖清 - 桂林电子科技大学
  • 2023-05-31 - 2023-10-13 - H10N70/20
  • 本申请提供了一种采用PMMA/MoS2异质结构作为活性层的双功能层忆阻器包括衬底层、底电极层、石墨烯层、二硫化钼层、聚甲基丙烯酸甲酯层和顶电极层,所述底电极层位于所述衬底层的表面,所述石墨烯层位于所述底电极层远离所述衬底层的一侧表面,所述二硫化钼层位于所述石墨烯层远离所述底电极层的一侧表面,所述聚甲基丙烯酸甲酯层位于所述二硫化钼层远离所述底电极层的一侧表面,所述顶电极层位于所述聚甲基丙烯酸甲酯层远离所述二硫化钼层的一侧表面。所述双功能层忆阻器的稳定性好、可重复性好、器件体积小、功耗低以及便于集成。
  • 一种基于负微分电阻的忆阻器、其制备方法及应用-202310831354.X
  • 裴逸菲;闫小兵;何惠 - 河北大学
  • 2023-07-07 - 2023-10-10 - H10N70/20
  • 本发明提供了一种基于负微分电阻的忆阻器、其制备方法及应用。采用两个基于负微分电阻(NDR)的忆阻器和一个电感即可形成神经元电路。本发明所提供的忆阻器实现了神经元膜的集成特性,避免了使用外部电容器,并成功地将其应用于超简化神经元电路。忆阻器中的负微分效应模拟了神经元的动作电位行为,只需要两个NDR忆阻器和一个电感器就可以实现丰富的神经元动力学和著名的Fitz Hugh Nagumo(FN)生物神经元动力学。结果表明,本发明为使用NDR忆阻器模拟FN神经元开辟了道路,并为构建高度集成的神经形态学硬件系统提供了更具竞争力的方法。
  • 非易失存储单元及其制备、控制方法、非易失存储系统-202310774492.9
  • 童浩;温晋宇;王伦;缪向水 - 华中科技大学
  • 2023-06-28 - 2023-10-03 - H10N70/20
  • 本发明公开了一种非易失存储单元及其制备、控制方法、非易失存储系统,属于存储技术领域,包括:由下至上依次层叠的第一金属电极层、第一电介质层、阈值开关层和第二金属电极层;其中,第一电介质层为上表面经过表面预处理后的电介质层,通过对第一电介质的上表面进行表面预处理,使得与电介质表面接触的阈值开关层表面具有更多的界面态,从而使得阈值开关层因上、下表面的较大界面态差异而在初始沉积状态即引入极性界面影响,进而使得阈值开关层在正负向电操作时的阈值态差异更显著;本发明大大提高了阈值增量,更适合用于大规模OTS‑only存储器阵列。
  • 一种基于掺杂氮化铝薄膜的铁电二极管及其制备方法-202310662600.3
  • 任青华;刘鑫;丁泽新;周群辉;刘宇熙;王楠 - 上海大学
  • 2023-06-06 - 2023-09-29 - H10N70/20
  • 本发明公开一种基于掺杂氮化铝薄膜的铁电二极管及其制备方法,涉及半导体制造技术领域。所述铁电二极管包括:衬底、氧化物绝缘层、底电极、铁电层、顶电极、通孔和钝化保护层;所述通孔包括第一通孔和第二通孔;在所述衬底上生长有所述氧化物绝缘层;所述氧化物绝缘层上沉积有所述底电极;所述底电极的部分区域上生长有所述铁电层;所述铁电层上沉积有所述顶电极;所述顶电极和所述底电极上生长有所述钝化保护层;所述顶电极通过所述第一通孔引出第一引线;所述底电极通过所述第二通孔引出第二引线;所述铁电层采用Al1‑xXxN薄膜。本发明能够提高铁电二极管的存储密度和读写速度。
  • 选通管材料、相变存储芯片、存储设备及电子设备-202210273413.1
  • 童浩;王伦;缪向水;郭晨阳;朱晓明 - 华为技术有限公司;华中科技大学
  • 2022-03-18 - 2023-09-29 - H10N70/20
  • 本申请公开了选通管材料、相变存储芯片、存储设备及电子设备,属于半导体存储技术领域。该选通管材料包括Te元素和掺杂元素,Te元素的原子百分含量大于或等于85%,余量为掺杂元素;掺杂元素被配置为使选通管材料保持Te元素的双向阈值开关特性,且掺杂元素的热稳定参数满足阈值条件,使得掺杂元素在Te元素的相变温度下保持稳定。将本公开实施例提供的上述富Te元素的选通管材料用于选通管单元时,选通管单元至少具有以下优点:循环寿命长、关态漏电流低、开态电流高、开启速度快、无安全隐患。
  • 一种相变存储器、制作方法及存储器系统-202310863863.0
  • 周凌珺;杨红心;匡睿;刘峻 - 长江先进存储产业创新中心有限责任公司
  • 2023-07-13 - 2023-09-29 - H10N70/20
  • 本申请实施例公开一种相变存储器、制作方法及存储器系统。其中,相变存储器包括第一导电线、第二导电线及第一导电线和第二导电线之间的第一相变存储单元;第一导电线和第二导电线平行于同一平面且相互垂直;第一相变存储单元与第一导电线和第二导电线均垂直并且第一相变存储单元包括:依次层叠的第一电极层、第一选通层、第二电极层、第一相变存储层、第三电极层;第一相变存储单元还包括以下至少之一:层叠在第一电极层前的第一漏电势垒层、层叠在第二电极层与第一相变存储层之间的第二漏电势垒层及层叠在第三电极层后的第三漏电势垒层;第一漏电势垒层、第二漏电势垒层及第三漏电势垒层用于降低第一选通层被开启时形成的瞬态涌入电流。
  • 平面结构忆阻器及其制备方法-202211148117.5
  • 张启明;栾海涛;顾敏 - 张启明;栾海涛;顾敏
  • 2022-09-19 - 2023-09-29 - H10N70/20
  • 本发明公开了平面结构忆阻器及其制备方法,属于半导体领域。本发明的平面结构忆阻器采用平面“三明治”结构,两个电极设置于同一平面,且分别位于变阻层的变阻区域两侧,本发明的这种结构相对于现有的忆阻器而言具有更好的柔韧性、可拉伸、厚度薄,便于集成;同时电极包括金属电极和还原氧化石墨烯电极两种,相对于现有的非金属电极石墨烯而言,便于制备,可大规模生产。
  • 一种可模拟神经突触的聚合物/量子点薄膜忆阻器及其制备方法-202010407534.1
  • 李岚;许江华;徐建萍;石少波;杨鹏城;刘丁;王斌 - 天津理工大学
  • 2020-05-14 - 2023-09-26 - H10N70/20
  • 本发明提供了一种可模拟神经突触的聚合物/量子点薄膜忆阻器,所述忆阻器包括从下至上依次设置的导电基底(1)、聚合物薄膜层(2)、碳基量子点层(3)、半导体量子点层(4)以及顶电极(5)。本发明所述的忆阻器结构在电场循环扫描下阻态持续变化,可以实现对神经突触的学习与记忆功能的模拟如长时程增强效应(LTP)和长时程抑制效应(LTD)。本发明所制备的阻变层均为溶液旋涂所得,可在柔性衬底上制备,应用可穿戴电子产品领域。器件具有尺寸小、结构简单、可集成芯片、功耗低的优点,可模仿人脑神经突触处理和学习工作行为,应用于新型微电子仿生单元,提高计算机的速度和并行处理能力。
  • 半导体器件及其制造方法-202211389344.7
  • 李雨哲;具元泰 - 爱思开海力士有限公司
  • 2022-11-08 - 2023-09-22 - H10N70/20
  • 本公开涉及包括电阻变化层和嵌入金属离子的金属有机框架层的半导体器件及其制造方法。根据本公开的实施方式的半导体器件包括第一电极、设置在第一电极上的第一电阻变化层、设置在第一电阻变化层上的导电控制层、设置在导电控制层上的第二电阻变化层以及设置在第二电阻变化层上的第二电极。导电控制层包括金属有机框架层和嵌设在金属有机框架层中金属粒子。
  • 一种相变异质结薄膜、相变存储器及其制备方法与应用-202310253794.1
  • 吴卫华;姜星辰;顾晗;朱小芹 - 江苏理工学院
  • 2023-03-16 - 2023-09-22 - H10N70/20
  • 本发明提供了一种相变异质结薄膜、相变存储器及其制备方法与应用,一种相变异质结薄膜,结构通式为[SbxTe5‑x(a)/GaySb5‑y(b)]n,其中0.02x5,0.02y5,a和b分别表示单个周期中SbxTe5‑x薄膜和GaySb5‑y薄膜的厚度,且1a25nm,1b25nm,n为纳米复合多层结构相变薄膜的总周期数,且1n24,所述相变异质结薄膜的总厚度为10‑240nm。与Ge2Sb2Te5材料相比较而言,相变异质结[SbxTe5‑x(a)/GaySb5‑y(b)]n功能薄膜兼有多态存储、热稳定性高和相变速度快的优点,可以应用于人工智能时代背景下的神经形态计算。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top