专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果8529126个,建议您升级VIP下载更多相关专利
  • [发明专利]一种降低大规模成电路漏电功耗的设计方法-CN200710078337.4有效
  • 陈晓冬;杨小勇 - 重庆重邮信科(集团)股份有限公司
  • 2007-03-27 - 2007-08-22 - G06F17/50
  • 本发明提出一种采用双阈值法对大规模成电路进行网表逻辑综合,以降低大规模成电路漏电功耗的设计方法。本发明设计方法在对大规模成电路进行网表逻辑综合时,先定义集合Q并用Hvt库和时序要求比较宽松的时序约束进行综合,得到一个最初的Hvt库网表并进行时序分析,将发生时序偏移的路径信息保存在集合Q中,计算集合ph(xl)和消耗的静态功耗Ph(xl);将发生时序偏移路径上的逻辑块全部换成Lvt库,得到校正网表;将集合Q中电路的时序要求换成比较严格的时序约束,并在此时序约束下,对集合Q中替换成Lvt库的路径反复执行优先使用Hvt库的处理直到无定时误差且电路漏电功耗达到最小为止。
  • 一种降低大规模集成电路漏电功耗设计方法
  • [发明专利]一种全FIFO电路设计方法及其通用验证平台-CN201410065564.3在审
  • 龙羽 - 龙羽
  • 2014-02-26 - 2015-08-26 - G06F17/50
  • 本发明的一种全FIFO电路设计方法及其通用验证平台,涉及大规模成电路设计及其仿真验证领域,旨在解决现有集成电路芯片接口方式复杂、缺乏通用性,同时也缺乏可通用的集成电路芯验证平台等技术问题。本发明的一种全FIFO电路设计方法,电路中顺次串接的各功能模块均包括输入端、功能逻辑单元和输出端三个部分,功能逻辑单元设于输入端和输出端中间;输入端由串接的本级接收状态机和本级接收FIFO电路组成,发送端由串接的本级发送FIFO电路和本级发送状态机组成;本发明的一种全FIFO电路设计方法的通用验证平台,由测试用例解析模块、前端模块、后端模块、消息检测模块、错误检测模块构成。
  • 一种fifo电路设计方法及其通用验证平台
  • [实用新型]缝纫机操作面板电路-CN200920305492.X无效
  • 张仲超;王正仕;李玉玲;李晓军;王俊江 - 义乌市华晨机电有限公司
  • 2009-07-02 - 2010-06-02 - D05B69/30
  • 本实用新型涉及一种缝纫机操作面板电路,包括通过通讯口与主控CPU相连的大规模成电路、若干个数码管、若干个LED指示灯和若干个按键,数码管、LED指示灯及按键均与大规模成电路相连。大规模成电路采用芯片U1,其24~27脚为通讯口,与主控CPU相连,U1的9脚、10脚均接地,U1的14脚、23脚均接电压VCC,在电压VCC和地之间连接有电容C1和C2的并联电路,U1的1~8脚及15本实用新型只需使用一个CPU处理器,简化了主控程序的结构设计,节省了CPU处理器输入/输出口资源,节约成本。还解决了较长通讯线路引起的干扰问题,提高可靠性。
  • 缝纫机操作面板电路
  • [其他]铂电阻数字温度计-CN86201845无效
  • 刘振纲 - 天津市自动仪表八厂
  • 1986-04-05 - 1987-03-11 - G01K7/18
  • 本实用新型的目的是设计一种仅用一只运算放大器和一块C-MOS大规模成电路组成的铂电阻数字温度计。主要技术特征是用运算放大器的正反馈校正铂电阻的非线性,然后将校正后的电位与基准电位相比较,其差值浮地馈入C-MOS单片大规模成电路。该电路驱动LED数码管以显示被测温度。
  • 铂电阻数字温度计

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top