[发明专利]半导体衬底、半导体封装结构及其制造方法在审
申请号: | 201410344399.5 | 申请日: | 2014-07-18 |
公开(公告)号: | CN105304602A | 公开(公告)日: | 2016-02-03 |
发明(设计)人: | 何政霖;苏洹漳;李志成 | 申请(专利权)人: | 日月光半导体制造股份有限公司 |
主分类号: | H01L23/498 | 分类号: | H01L23/498;H01L21/48 |
代理公司: | 北京律盟知识产权代理有限责任公司 11287 | 代理人: | 林斯凯 |
地址: | 中国台湾高雄*** | 国省代码: | 中国台湾;71 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体 衬底 封装 结构 及其 制造 方法 | ||
技术领域
本发明涉及一种半导体衬底、半导体封装结构及其制造方法。
背景技术
半导体衬底多使用预浸合成纤维(Pre-pregnatedcompositefibers/Prepreg/P.P.)作为介电层的材料。由于预浸合成纤维的主要成分是树脂和玻璃纤维,因此在设计上需要相对较厚的介电层以维持半导体衬底的结构强度,因此衬底的厚度相对较大,例如具有110~120微米(μm)的衬底厚度。
另外,可使用激光钻孔技术在由预浸合成纤维组成的介电层中形成导通孔(via)。然而,激光钻孔的设备相对较为昂贵且制造过程也需要相对较久的时间。
可使用电镀技术在衬底中形成接垫(ballpad)以电连接外部电路元件。电镀过程一般需要相对较长的时间,且使用的电镀液的成本也相对较高。此外,电流大小、电镀面积等参数的控制也会影响形成的接垫的高度。未精准地控制上述参数的情况下可能导致接垫的高度不平均而无法达成接垫共平面(coplanarity)的要求,进而影响后续封装结构的质量。
发明内容
本发明的实施例涉及一种半导体衬底。半导体衬底包含第一介电层,所述第一介电层具有多个开口;多个接垫,每一所述多个接垫分别位于每一所述多个开口中,且所述多个接垫具有第一表面和相对于所述第一表面的第二表面,所述第一表面的面积小于所述第二表面的面积,所述多个开口显露所述第二表面;图案化金属层,所述图案化金属层位于所述第一介电层上并延伸到所述多个开口中以接触所述多个接垫的第一表面;以及第二介电层,所述第二介电层包覆且显露部分所述图案化金属层。
本发明的另一实施例涉及一种半导体衬底。半导体衬底包含多个接垫,所述多个接垫具有第一表面和相对于所述第一表面的第二表面,所述第一表面的面积小于所述第二表面的面积;图案化金属层,所述图案化金属层位于所述多个接垫上方且部分所述图案化金属层接触所述多个接垫的第一表面;以及介电层,所述介电层包覆所述图案化金属层以及所述多个接垫,且所述介电层显露部分所述图案化金属层以及所述多个接垫的第二表面。
本发明的另一实施例涉及一种半导体衬底。半导体衬底包含第一介电层,所述第一介电层具有多个开口、上表面以及相对于所述上表面的下表面;多个接垫,每一所述多个接垫分别位于每一所述多个开口中,且每一所述多个接垫具有第一表面和相对于所述第一表面的第二表面,所述多个接垫的第一表面与所述第一介电层的下表面间的距离相同,所述多个开口显露所述第二表面;图案化金属层,所述图案化金属层位于所述第一介电层上并延伸到所述多个开口中以接触所述多个接垫的第一表面;以及第二介电层,所述第二介电层包覆且显露部分所述图案化金属层。
本发明的另一实施例涉及一种半导体衬底。半导体衬底包含多个接垫,每一所述多个接垫具有第一表面和相对于所述第一表面的第二表面;图案化金属层,所述图案化金属层位于所述多个接垫上方且部分所述图案化金属层接触所述多个接垫的第一表面;以及介电层,所述介电层具有下表面,所述介电层包覆所述图案化金属层以及所述多个接垫,且所述介电层显露部分所述图案化金属层以及所述多个接垫的第二表面,所述多个接垫的第一表面与所述介电层的下表面间的距离相同。
本发明的另一实施例涉及一种半导体衬底。半导体衬底包含第一介电层,所述第一介电层具有多个开口;多个接垫,每一所述多个接垫分别位于每一所述多个开口中,且每一所述多个接垫具有第一表面和相对于所述第一表面的第二表面,所述多个接垫的第一表面和第二表面间的距离为所述接垫的高度,不同接垫的高度差小于预定值,所述多个开口显露所述第二表面;图案化金属层,所述图案化金属层位于所述第一介电层上并延伸到所述多个开口中以接触所述多个接垫的第一表面;以及第二介电层,所述第二介电层包覆且显露部分所述图案化金属层。
本发明的另一实施例涉及一种半导体衬底。半导体衬底包含多个接垫,每一所述多个接垫具有第一表面和相对于所述第一表面的第二表面;图案化金属层,所述图案化金属层位于所述多个接垫上方且部分所述图案化金属层接触所述多个接垫的第一表面;以及介电层,所述介电层具有下表面,所述介电层包覆所述图案化金属层以及所述多个接垫,且所述介电层显露部分所述图案化金属层以及所述多个接垫的第二表面,每一所述多个接垫的第一表面和第二表面间的距离为所述接垫的高度,不同接垫的高度差小于预定值。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于日月光半导体制造股份有限公司,未经日月光半导体制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201410344399.5/2.html,转载请声明来源钻瓜专利网。