[发明专利]一种改善半导体芯片封装可靠性的结构及其制备方法有效

专利信息
申请号: 201310546187.0 申请日: 2013-11-06
公开(公告)号: CN103531579B 公开(公告)日: 2017-04-05
发明(设计)人: 冯建中;唐冕 申请(专利权)人: 北京思比科微电子技术股份有限公司
主分类号: H01L23/538 分类号: H01L23/538;H01L21/768
代理公司: 北京凯特来知识产权代理有限公司11260 代理人: 郑立明,赵镇勇
地址: 100085 北京市海*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 一种 改善 半导体 芯片 封装 可靠性 结构 及其 制备 方法
【说明书】:

技术领域

发明涉及半导体产品制造工艺技术,尤其涉及一种改善半导体芯片封装可靠性的结构及其制备方法。

背景技术

近年来半导体产业飞速发展,大量产品投入市场,不仅刺激了半导体设计产业的进步,芯片的制造工艺也随之不断进行技术革新。半导体芯片生产的重要步骤包括将芯片按照层次叠加,形成功能完整的集成电路芯片。如图1所示,是已经完成生产的集成电路芯片,以TSV(硅通孔)封装为例,芯片结构按照从上至下的顺序包括:玻璃层11、支撑部件层12、中空层13、硅基层14、金属层15、阻焊层16。在芯片边缘至少有4层由不同成分组成的层,如图2所示,包括玻璃层11、支撑部件层12、硅基层14、阻焊层16及三条连接缝隙17。

上述现有技术至少存在以下缺点:

在完成芯片生产和划片步骤后,现有技术普遍使用镊子或者其他工具夹取的方式将芯片移出制备平台,放置在其他容器中。在夹取过程中,镊子等工具极易嵌入到不同成分层的连接缝隙处,导致芯片边缘的损坏,或者将其他杂质,如灰尘或者水汽等掺杂到成分层之间,使芯片完全报废,造成半导体集成电路芯片良率降低,增加生产成本。并且,这种封装形式的芯片在切割时,需要刀具对多层成分进行切割,刀具磨损率高。

发明内容

本发明的目的是提供一种改善半导体芯片封装可靠性的结构及其制备方法,降低了芯片的损坏率,提高了良率;且降低了切割时的刀具磨损率。

本发明的目的是通过以下技术方案实现的:

一种改善半导体芯片封装可靠性的结构,该结构层从上至下包括玻璃层、支撑结构层、空腔层、硅基层、金属层与阻焊层,所述支撑结构层、硅基层与金属层的边缘被所述阻焊层包裹;且该结构的边缘仅包括所述玻璃层与所述阻焊层。

一种改善半导体芯片封装可靠性结构的制备方法,该方法包括:

在半导体芯片的金属层上涂覆光刻胶,并确保光刻胶的边缘短于所述金属层;

由所述光刻胶上方,并沿光刻胶边缘开始蚀刻,将所述金属层及金属层上方的硅基层与支撑结构层的边缘蚀刻直至与所述金属层下方的阻焊层边缘平齐;

去除所述金属层上的光刻胶,并在蚀刻后的所述金属层、硅基层与支撑结构层的边缘填充阻焊层,使所述阻焊层包裹所述金属层、硅基层与支撑结构层的边缘,且与该半导体芯片最上方的玻璃层平齐。

由上述本发明提供的技术方案可以看出,通过采用阻焊层包裹支撑结构层、硅基层与金属层边缘的方式,可有效的减少半导体芯片边缘的层数,从而减少边缘的缝隙,进而降低镊子等工具嵌入缝隙的几率,并且即使在夹取过程中,镊子对外包在支撑结构层、硅基层和金属层外的阻焊层有轻微的损坏,也不会影响芯片的功能和性能,从而降低芯片的损坏率,提高良率;另外,在半导体芯片晶圆切割时,由于切割部分仅为阻焊层和玻璃层,节省了刀具的磨损,降低了成本,又由于切割道内不同物质层数的减少,切割中对芯片的损伤减少,提高了良率。

附图说明

为了更清楚地说明本发明实施例的技术方案,下面将对实施例描述中所需要使用的附图作简单地介绍,显而易见地,下面描述中的附图仅仅是本发明的一些实施例,对于本领域的普通技术人员来讲,在不付出创造性劳动的前提下,还可以根据这些附图获得其他附图。

图1为本发明背景技术部分提供的现有技术中半导体芯片封装结构示意图;

图2为本发明背景技术部分提供的现有技术中半导体芯片封装结构的边缘示意图;

图3为本发明实施例一提供的一种改善半导体芯片封装可靠性的结构的示意图;

图4为本发明实施例一提供的一种改善半导体芯片封装可靠性的结构的边缘示意图;

图5为本发明实施例一提供的又一种改善半导体芯片封装可靠性的结构的边缘示意图;

图6为本发明实施例一提供的一种改善半导体芯片封装可靠性的结构的相邻芯片示意图。

图7为本发明实施例二提供的一种改善半导体芯片封装可靠性结构的制备方法的流程图;

具体实施方式

下面结合本发明实施例中的附图,对本发明实施例中的技术方案进行清楚、完整地描述,显然,所描述的实施例仅仅是本发明一部分实施例,而不是全部的实施例。基于本发明的实施例,本领域普通技术人员在没有做出创造性劳动前提下所获得的所有其他实施例,都属于本发明的保护范围。

实施例一

图3为本发明实施例一提供的一种改善半导体芯片封装可靠性的结构的示意图。如图3所示,该结构主要包括:

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京思比科微电子技术股份有限公司,未经北京思比科微电子技术股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201310546187.0/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top