[发明专利]半导体器件在审
申请号: | 202010663669.4 | 申请日: | 2020-07-10 |
公开(公告)号: | CN112992210A | 公开(公告)日: | 2021-06-18 |
发明(设计)人: | 郭明均;金民吾;吴敏煜 | 申请(专利权)人: | 爱思开海力士有限公司 |
主分类号: | G11C7/22 | 分类号: | G11C7/22 |
代理公司: | 北京弘权知识产权代理有限公司 11363 | 代理人: | 许伟群;阮爱青 |
地址: | 韩国*** | 国省代码: | 暂无信息 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 半导体器件 | ||
1.一种半导体器件,包括:
标志管道,其被配置为基于管道输入控制信号来锁存图案模式标志、第一图案控制标志、第二图案控制标志、数据复制标志和扩展数据复制标志,并且被配置为基于管道输出控制信号来输出延迟的图案模式标志、第一延迟的图案控制标志、第二延迟的图案控制标志和合成数据复制标志;
图案模式控制电路,其被配置为基于所述延迟的图案模式标志、所述第一延迟的图案控制标志和所述第二延迟的图案控制标志来设置经由第一数据路径写入的第一数据图案或经由第二数据路径写入的第二数据图案;以及
数据复制控制电路,其被配置为基于所述合成数据复制标志来将经由第一数据焊盘输入的数据复制到与第二数据焊盘电连接的第三数据路径上。
2.根据权利要求1所述的半导体器件,还包括管道控制电路,其被配置为基于被生成以执行写操作的写命令来生成所述管道输入控制信号。
3.根据权利要求2所述的半导体器件,其中,所述管道控制电路被配置为当在生成写命令之后经过根据写等待时间和突发长度确定的时段时,生成所述管道输出控制信号。
4.根据权利要求1所述的半导体器件,还包括标志生成电路,其被配置为:在基于内部设置信号生成写控制命令之后,基于所述内部设置信号和写命令来生成所述图案模式标志、所述第一图案控制标志、所述第二图案控制标志、所述数据复制标志和所述扩展数据复制标志。
5.根据权利要求4所述的半导体器件,其中,所述标志生成电路被配置为根据突发长度、存储体模式和时钟模式来调整所述图案模式标志、所述第一图案控制标志、所述第二图案控制标志、所述数据复制标志以及所述扩展数据复制标志的脉冲宽度。
6.根据权利要求1所述的半导体器件,
其中,所述图案模式标志基于内部设置信号而被生成以激活图案模式;
其中,所述第一图案控制标志被生成以驱动所述第一数据图案;以及
其中,所述第二图案控制标志被生成以驱动所述第二数据图案。
7.根据权利要求6所述的半导体器件,其中,
其中,根据所述第一图案控制标志设置所述第一数据图案的逻辑电平;以及
其中,根据所述第二图案控制标志设置所述第二数据图案的逻辑电平。
8.根据权利要求1所述的半导体器件,其中,所述图案模式控制电路包括:
驱动控制信号生成电路,其被配置为基于所述延迟的图案模式标志、所述第一延迟的图案控制标志和所述第二延迟的图案控制标志来生成第一写上拉信号、第二写上拉信号、第一写下拉信号和第二写下拉信号;以及
驱动电路,其被配置为基于所述第一写上拉信号、所述第二写上拉信号、所述第一写下拉信号和第二写下拉信号来驱动第一内部数据和第二内部数据。
9.根据权利要求8所述的半导体器件,其中,所述驱动电路被配置为:
基于所述第一写上拉信号和所述第一写下拉信号而将所述第一内部数据设置为所述第一数据图案;以及
基于所述第二写上拉信号和所述第二写下拉信号而将所述第二内部数据设置为所述第二数据图案。
10.根据权利要求8所述的半导体器件,其中,所述图案模式控制电路还包括:
写管道,其被配置为输出所述第一内部数据和所述第二内部数据;以及
写预驱动器,其被配置为基于所述第一内部数据和所述第二内部数据来驱动全局输入/输出I/O信号。
11.根据权利要求1所述的半导体器件,其中,所述第一数据路径电连接到第三数据焊盘,并且所述第二数据路径电连接到第四数据焊盘。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于爱思开海力士有限公司,未经爱思开海力士有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202010663669.4/1.html,转载请声明来源钻瓜专利网。
- 上一篇:用于线控换挡系统的致动器
- 下一篇:列队行驶控制装置