[发明专利]半导体结构及用于形成半导体结构的方法在审

专利信息
申请号: 201710333810.2 申请日: 2017-05-12
公开(公告)号: CN107437559A 公开(公告)日: 2017-12-05
发明(设计)人: 廖显原;何建志;林纪贤;曾华洲;陈和祥;刘如淦;叶子祯;吕盈达 申请(专利权)人: 台湾积体电路制造股份有限公司
主分类号: H01L29/08 分类号: H01L29/08;H01L29/78
代理公司: 北京律盟知识产权代理有限责任公司11287 代理人: 路勇
地址: 中国台湾新竹市*** 国省代码: 台湾;71
权利要求书: 查看更多 说明书: 查看更多
摘要:
搜索关键词: 半导体 结构 用于 形成 方法
【说明书】:

技术领域

本发明实施例涉及一种半导体结构及用于形成半导体结构的方法。

背景技术

场效应晶体管(FET)装置通常具有多晶硅栅极电极、二氧化硅栅极电介质及形成于所述多晶硅栅极电极相邻处的源极区域及漏极区域。制造FET的典型程序包括:使薄二氧化硅栅极电介质生长于硅衬底上且接着使所述多晶硅栅极电极形成于所述栅极电介质上方。接着,使源极区域及漏极区域形成于所述栅极电极相邻处。FET栅极长度经界定为所述多晶硅栅极下方的所述源极区域与所述漏极区域之间的距离。

发明内容

根据本发明的一实施例,一种半导体结构包含:有源半导体区域,其安置于衬底中;栅极,其形成于所述衬底上方;及晶体管的源极区域及漏极区域,其形成于所述有源半导体区域中在所述栅极的对置侧上,所述漏极区域具有第一宽度,且所述源极区域具有不等于所述第一宽度的第二宽度。

根据本发明的一实施例,一种形成半导体结构的方法包含:使有源半导体区域形成于衬底中;及使晶体管的栅极形成于所述衬底上方,所述晶体管进一步包括所述有源半导体区域中在所述栅极的对置侧上的源极区域及漏极区域,所述漏极区域具有第一宽度,且所述源极区域具有不等于所述第一宽度的第二宽度。

根据本发明的一实施例,一种形成半导体结构的方法包含:使材料层形成于衬底上方;使心轴形成于所述材料层上方;使间隔物形成于所述心轴的侧壁上;经由蚀刻程序去除所述心轴,同时留下所述间隔物不被去除,其中相邻间隔物之间的间隔包括第一间隔及不等于所述第一间隔的第二间隔;在去除所述心轴之后,通过蚀刻所述材料层来使多个栅极形成于所述材料层中,所述多个栅极的图案由所述间隔物的图案界定。

附图说明

从结合附图来阅读的[具体实施方式]最佳理解本揭露的方面。应注意,根据行业中的标准实践,各种装置未按比例绘制。事实上,为使讨论清楚,可任意增大或减小各种装置的尺寸。

图1A绘示根据一些实施例的包括非对称源极区域及漏极区域的实例性晶体管。

图1B是展示根据一些实施例的晶体管的依据源极侧节距而变化的截止频率的曲线图。

图2A到7B绘示根据一些实施例的用于制造包括非对称源极区域及漏极区域的晶体管的实例性操作。

图8是描绘根据一些实施例的用于形成半导体结构的实例性方法的步骤的流程图。

图9是描绘根据一些实施例的用于形成半导体结构的另一实例性方法的步骤的流程图。

具体实施方式

相关申请案的交叉参考

本申请案要求名称为“Asymmetric Poly Pitch in Transistor Devices”的2016年5月27日申请的美国临时专利申请案第62/342,406号的优先权,所述美国临时专利申请案的全文以引用的方式并入本文中。

以下揭露提供用于实施所提供标的的不同装置的诸多不同实施例或实例。下文将描述组件及布置的特定实例以简化本揭露。当然,这些仅为实例且不意在限制。例如,在以下描述中,使第一装置形成于第二装置上方或形成于第二装置上可包括其中形成直接接触的所述第一装置及所述第二装置的实施例,且还可包括其中额外装置可形成于所述第一装置与所述第二装置之间使得所述第一装置及所述第二装置可不直接接触的实施例。另外,本揭露可在各种实例中重复元件符号及/或字母。此重复是为了简化及清楚且其本身不指示所讨论的各种实施例及/或配置之间的关系。

本揭露涉及晶体管及形成晶体管的方法。在本文所描述的实施例中,形成非对称晶体管结构。所述非对称晶体管结构包括具有第一宽度的漏极区域及具有不等于所述第一宽度的第二宽度的源极区域。在实例中,所述非对称晶体管结构进一步包括多个多晶硅栅极,其中相邻多晶硅栅极之间的间隔包括不相等的至少第一间隔及第二间隔。各自源极区域及漏极区域的不同宽度及相邻多晶硅栅极之间的非恒定间隔导致不对称的晶体管结构。在实施例中,所述非对称晶体管结构实现比其它对称晶体管改进的晶体管性能(例如较高截止频率、较高晶体管速率等等)。下文将详细描述非对称晶体管结构及其形成方法的实施例。

图1A绘示根据一些实施例的包括非对称源极区域及漏极区域的实例性晶体管。所述晶体管包括安置于衬底(例如硅衬底等等)上的有源半导体区域102,其包括图1A中标记为符号“S”及“D”的区域。在实施例中,有源半导体区域102(其还可指称氧化物界定(OD)区域、有源硅区域或有源装置区域)的全部侧由提供有源半导体区域102与形成于衬底中的其它半导体结构之间的电绝缘的浅沟槽隔离(STI)绝缘体材料(图中未展示)包围。

下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于台湾积体电路制造股份有限公司,未经台湾积体电路制造股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/pat/books/201710333810.2/2.html,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top