专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果2495252个,建议您升级VIP下载更多相关专利
  • [发明专利]适用于双倍/单倍数据速率的存储器存取电路-CN201110461165.5有效
  • 胡致晖;张家玮;袁德铭 - 钰创科技股份有限公司
  • 2011-12-29 - 2012-07-11 - G11C7/22
  • 本发明公开一种适用于双倍/单倍数据速率的存储器存取电路,包含一数据写入电路及一第一写入开关电路。该数据写入电路接收一双倍数据速率数据或一单倍数据速率数据,并输出一调整过的双倍数据速率数据的奇数项数据偶数数据或一调整过的单倍数据速率数据。该第一写入开关电路当该数据写入电路接收该双倍数据速率数据时,输出该调整过的双倍数据速率数据的奇数项数据至一存储器的奇数区块,及输出该调整过的双倍数据速率数据偶数数据至该存储器的偶数区块,以及当该数据写入电路接收该单倍数据速率数据时,输出该调整过的单倍数据速率数据至该存储器的奇数区块或偶数区块。
  • 适用于双倍数据速率存储器存取电路
  • [发明专利]存储器元件及其制作方法-CN201510834869.0有效
  • 叶腾豪;胡志玮;江昱维 - 旺宏电子股份有限公司
  • 2015-11-26 - 2019-02-15 - H01L27/115
  • 其中,一种立体NAND闪存,包括偶数和奇数导电条带堆叠结构。导电条带堆叠结构中的一些导电条带作为字线。多个数据存储结构位于偶数和奇数导电条带堆叠结构的侧壁上。多个主动柱状体包括多个偶数和奇数半导体薄膜,位于数据存储结构上,且在底部端彼此连接,藉以使这些半导体薄膜具有U形电流通道。一个偶数焊垫连接位于偶数导电条带堆叠结构上的偶数半导体薄膜;一个奇数焊垫连接位于奇数导电条带堆叠结构上的奇数半导体薄膜。一条参考线片段连接至偶数焊垫。一个跨平面层连接器连接奇数焊垫。该存储器元件具有可靠、微小的存储单元以及高数据密度。
  • 存储器元件及其制作方法
  • [实用新型]一种LED灯具-CN201520772833.X有效
  • 姜桓志;李绪涛 - 青岛爱伊迪照明科技有限公司
  • 2015-09-30 - 2016-01-27 - F21S2/00
  • 灯珠与电路板固定连接,灯壳与面罩固定连接,灯壳与面罩形成密封空间,灯板位于密封空间内,灯壳设有支架,灯壳与支架固定连接,还包括反光杯,反光杯数量与灯珠数量一致,灯珠位于反光杯中心,反光杯表面镀膜,灯珠每行数量相等,奇数行与奇数行对齐,偶数行与偶数行对齐,偶数行与奇数行交错排列,本实用新型LED灯具出光效率高。
  • 一种led灯具
  • [发明专利]一种阵列基板,其驱动方法及显示装置-CN201810437710.9有效
  • 袁丽君;韩明夫;郑皓亮;商广良;姚星;张舜航 - 京东方科技集团股份有限公司
  • 2018-05-09 - 2020-11-17 - G02F1/1362
  • 本发明公开了一种阵列基板,其驱动方法及显示装置,通过使至少一列子像素对应偶数数据线,该偶数数据线中各数据线连接该列中不同的子像素,可以使该偶数数据线中的每一条数据线的负载降低,从而降低数据信号的衰减程度通过使部分列子像素对应的偶数数据线中的所有数据线通过对应的开关控制单元与同一数据输入端连接,并设置与偶数数据线中的每一条数据线一一对应的开关控制单元,以及使连接同一数据输入端的开关控制单元的控制端分别与一一对应的时钟控制信号端连接,在驱动阵列基板时,向对应同一列子像素的时钟控制信号端加载具有相位差的时钟信号,可以实现通过较少的源极驱动芯片向子像素输入相应的数据信号。
  • 一种阵列驱动方法显示装置
  • [实用新型]多功能书签-CN201320098550.2有效
  • 王夏秋 - 王夏秋
  • 2013-02-23 - 2013-09-25 - B42D9/00
  • 本实用新型涉及一种多功能书签,包括书签本体(1),书签本体(1)为一张长条形卡片,书签本体(1)的两个长侧边刻有行数刻度标尺(2),在刻度标尺(2)上设有一个行数指示游标(3),行数指示游标(3)为一个套环,行数指示游标(3)上套有一个页码指示游标(4),页码指示游标(4)也为一个套环。由于本新型书签设有行数刻度标尺、行数指示游标及页码指示游标,行数刻度标尺配合行数指示游标能指示阅读中止时的具体行数,而页码指示游标能指示阅读中止时是奇数页码还是偶数页码,因此增加了书签的功能和实用性。
  • 多功能书签
  • [发明专利]半导体结构以及存储器-CN202211244265.7在审
  • 常小卫 - 长鑫存储技术有限公司
  • 2022-10-11 - 2023-01-17 - G11C11/4093
  • 本公开实施例提供一种半导体结构以及存储器,该半导体结构包括:存储单元阵列,包括沿第一方向排布的第一存储单元子阵列和第二存储单元子阵列;第一数据线组,包括多条第一数据线,连接第一存储单元子阵列;第二数据线组,包括多条第二数据线,连接第二存储单元子阵列;多个读写控制电路,包括多个奇数读写控制电路和多个偶数读写控制电路,奇数读写控制电路和偶数读写控制电路依次交替排布;其中,奇数读写控制电路分别与第一数据线中的第一奇数数据线和第二数据线中的第二奇数数据线一一对应连接,偶数读写控制电路分别与第一数据线中的第一偶数数据线和第二数据线中的第二偶数数据线一一对应连接。
  • 半导体结构以及存储器
  • [发明专利]半导体系统和半导体装置-CN201110270990.7有效
  • 权大韩;崔昌奎;李埈宇;宋泽相 - 海力士半导体有限公司
  • 2011-09-14 - 2012-08-01 - G11C11/4096
  • 本发明公开了一种半导体装置,包括:奇数数据时钟缓冲器组,被配置为保持多相位源时钟信号的相位或将多相位源时钟信号的相位移位,并输出第一多相位时钟信号;偶数数据时钟缓冲器组,被配置为保持多相位源时钟信号的相位或将多相位源时钟信号的相位移位,并输出第二多相位时钟信号;奇数数据输出缓冲器组,被配置为响应于第一多相位时钟信号来驱动奇数数据,并将驱动的数据输出至奇数数据焊盘组;以及偶数数据输出缓冲器组,被配置为响应于第二多相位时钟信号来驱动偶数数据,并将驱动的数据输出至偶数数据焊盘组,其中,第一多相位时钟信号和第二多相位时钟信号的时钟信号相位彼此不同。
  • 半导体系统装置

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top