专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果11476614个,建议您升级VIP下载更多相关专利
  • [发明专利]硬件实施的单向密码术-CN201680050472.5有效
  • V.戈帕尔;J.W.布兰特 - 英特尔公司
  • 2016-08-29 - 2022-02-08 - G06F21/71
  • 在一个实施例中,处理包括处理密钥位置、指令硬件和执行硬件。处理密钥位置用来保存处理密钥。指令硬件用来接收处理的指令集中的第一指令。第一指令用来利用处理密钥加密输入数据并且返回句柄。指令集没有与第一指令相对应的、用来利用处理密钥解密句柄以返回输入数据的第二指令。执行硬件用来响应于由指令硬件接收到第一指令而执行利用处理密钥加密输入数据并且返回句柄。
  • 硬件实施单向密码
  • [发明专利]处理及其执行方法-CN201410431589.0有效
  • G·葛兰·亨利;史蒂芬·嘉斯金斯 - 威盛电子股份有限公司
  • 2014-08-28 - 2019-04-19 - G06F9/22
  • 一种微处理及其执行方法,该微处理包括多个处理核,其中每一上述多个处理执行微码且包括修补上述微码的硬件。上述多个处理核的一第一处理核被配置为:遇到一指令,其中上述指令指示上述第一处理核应用一微码修补;作为遇到上述指令的响应,将上述微码修补通知给上述多个处理核的其他每一处理核以及应用上述微码修补至上述第一处理核的上述硬件中除了上述第一处理核之外的上述多个处理核的每一处理核被配置为应用上述微码修补至上述处理核的上述硬件中,以响应上述第一处理核的通知。本发明具有更少的功率消耗。
  • 微处理器及其执行方法
  • [发明专利]处理及其执行方法-CN201410431675.1有效
  • G·葛兰·亨利;史蒂芬·嘉斯金斯 - 威盛电子股份有限公司
  • 2014-08-28 - 2019-02-15 - G06F9/22
  • 本发明提供一种微处理及其执行方法。微处理包括多个处理核,其中每一处理核实例化一各自架构上可见储存资源。上述多个处理核的一第一处理核遇到一架构指令,其使用由上述架构指令所指定的一值指示上述第一处理核更新上述第一处理核的上述各自架构上可见储存资源。为响应遇到上述架构指令,上述第一处理核将上述数值提供给上述多个处理核的每一处理核及使用上述值更新上述第一处理核的上述各自架构上可见储存资源。除了上述第一处理核外的每一处理核在不遇到上述架构指令的情况下使用上述第一处理核所提供的上述值,更新上述第一处理核的上述各自架构上可见储存资源。
  • 微处理器及其执行方法
  • [发明专利]处理及其执行方法-CN201010185596.9有效
  • 杰拉德·M·卡尔;罗德尼·E·虎克;布莱恩·W·伯格 - 威盛电子股份有限公司
  • 2010-05-19 - 2010-10-20 - G06F9/38
  • 处理及其执行方法,用于管线化非循序执行暨循序引退。该微处理,包括:分支预测、提取单元以及执行单元。分支预测预测分支指令的预测目标地址。提取单元在预测目标地址上提取指令。执行单元解析分支指令的目标地址,并且检测预测目标地址与所解析出的目标地址是否不同;当预测目标地址与所解析出的目标地址不同时,判断是否具有程序顺序较旧于分支指令且需要被校正的未引退指令;若没有,则清除由预测目标地址所提取的错误预测的分支指令,并使得提取单元由所解析出的目标地址进行提取,以便执行分支指令;若有,则暂缓分支指令的执行
  • 微处理器及其执行方法
  • [发明专利]指令执行方法和处理-CN201810884537.7有效
  • 邢金璋;郑雅文;吴瑞阳 - 龙芯中科技术股份有限公司
  • 2018-08-06 - 2021-03-30 - G06F9/38
  • 本发明提供一种指令执行方法和处理。指令执行方法包括:获取程序代码的指令;其中,程序代码的预设位置设置有访存回送流水线指令,访存回送流水线指令用于获取目标数据,并将目标数据回送至指令流水线中以执行目标数据;对程序代码的指令解码;若程序代码的指令为访存回送流水线指令,则执行访存回送流水线指令,并暂停对指令流水线中的待处理指令解码;其中,待处理指令为指令流水线中位于访存回送流水线指令之后的指令。本发明提供的指令执行方法,通过在软件代码中的预设位置设置访存回送流水线指令,处理执行访存回送流水线指令,提升了软件代码的扩展性和适用性。
  • 指令执行方法处理器
  • [发明专利]处理延迟执行-CN201310002126.8有效
  • M.D.贝洛斯;M.S.弗雷德里克森;S.D.弗赖;S.P.琼斯;C.B.麦克布莱德 - 国际商业机器公司
  • 2013-01-04 - 2013-07-10 - G06F9/30
  • 第一先入先出(FIFO)存储可以从包括第一处理的第一处理组接收第一处理输入。第一处理组被配置为基于包括一组输入信号、时钟信号和对应数据的第一处理输入来执行程序代码。第一FIFO可以存储第一处理输入,并且可以根据第一延迟向第二FIFO存储和第二处理输出第一处理输入。第二FIFO存储可以存储第一处理输入,并且可以根据第二延迟向第三处理输出第一处理输入。响应于第一处理输入,第二处理可以执行程序代码的至少第一部分,第三处理可以执行程序代码的至少第二部分。
  • 处理器延迟执行
  • [发明专利]多重执行资源图形处理-CN200610057925.5有效
  • 伯瑞斯·波罗克潘克;贴木耳·培特基夫 - 威盛电子股份有限公司
  • 2006-02-27 - 2007-02-14 - G06T1/20
  • 本发明公开了一种动态排程平行图形处理,包括一散布,用来产生要被处理的数个图形对象,以及分配与分散这些产生的图形对象给一或多个执行单元来进行处理。每个执行单元会被耦合至该散布分散,且接收一指令来处理一图形对象。该执行单元会借助排程该图形对象的处理以及在该图形对象上执行指令操作来推动该对象本体经过一或多个处理级。该动态排程平行图形处理包含一或多个固定功能单元,被耦合至该散布,被配置成用来在一图形对象上执行一或多个预设的操作。一输入/输出单元,被耦合至该散布、该些一或多个固定功能单元、以及该数个执行单元,且被配置成用来存取该动态排程平行图形处理外面的存储
  • 多重执行资源图形处理器
  • [发明专利]处理及其执行方法-CN201710978680.8有效
  • G·葛兰·亨利;史蒂芬·嘉斯金斯 - 威盛电子股份有限公司
  • 2014-08-28 - 2020-08-11 - G06F9/30
  • 本发明提供一种微处理及其执行方法。微处理包括多个处理核,其中每一处理核实例化一各自架构上可见储存资源。上述多个处理核的一第一处理核遇到一架构指令,其使用由上述架构指令所指定的一值指示上述第一处理核更新上述第一处理核的上述各自架构上可见储存资源。为响应遇到上述架构指令,上述第一处理核将上述数值提供给上述多个处理核的每一处理核及使用上述值更新上述第一处理核的上述各自架构上可见储存资源。除了上述第一处理核外的每一处理核在不遇到上述架构指令的情况下使用上述第一处理核所提供的上述值,更新上述第一处理核的上述各自架构上可见储存资源。
  • 微处理器及其执行方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top