专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果3718个,建议您升级VIP下载更多相关专利
  • [发明专利]一种寄存器间数据转移的方法-CN202311224785.6在审
  • 张立新;黄静 - 北京数渡信息科技有限公司
  • 2023-09-21 - 2023-10-27 - G06F9/30
  • 本发明提供一种寄存器间数据转移的方法,将寄存器间数据传递指令分成数据复制和数据传递两种,定义数据复制为MOV指令,定义数据传递为PASS类指令,所述PASS类指令使得将源寄存器数据搬移到目的寄存器后,源寄存器不再需要持有原始数据,处于空闲状态。本发明提出一种新型的“PASS”类指令,还结合寄存器重命名技术提出两种具体的“PASS”类指令实施方案,同时对无寄存器重名时如何处理“PASS”类指令提供了解决办法,源寄存器将数据转移给目的寄存器后,可以不再持有该值,源寄存器处于“空闲”的状态,以减少对硬件资源的无效占用的问题。
  • 一种寄存器数据转移方法
  • [发明专利]一种预取函数段的方法以及网络设备-CN202210395251.9在审
  • 陈辉;陈运生;陈计亮;白崇吉 - 华为技术有限公司
  • 2022-04-15 - 2023-10-27 - G06F9/30
  • 一种预取函数段的方法包括:接收启动程序指令后,根据启动程序指令获取加载脚本,根据加载脚本将包括第一函数段和第二函数段的动态库文件加载到内存,执行第一函数段以及从内存预取第二函数段。第一函数段调用第二函数段的次数大于第一函数段调用其他函数段的次数,将对应不同函数库的第一函数段和第二函数段根据函数调用次数放在内存中的相邻位置,使得预取库间函数段时能够提高缓存命中率,提高程序处理效率。本申请还提供一种能够实现上述方法的网络设备。
  • 一种函数方法以及网络设备
  • [发明专利]数据预取方法、装置、电子设备及可读介质-CN202310833848.1在审
  • 薛峰;穆热迪力.莫合塔尔;邢金璋 - 龙芯中科技术股份有限公司
  • 2023-07-07 - 2023-10-27 - G06F9/30
  • 本发明实施例提供一种数据预取方法、装置、电子设备及可读介质,涉及计算机技术领域,该方法中,识别访存地址按照固定步长变化的访存指令作为第一类访存指令,并基于第一类访存指令的访存地址以及固定步长,将第一待访存数据预取至高速缓存中。基于第一类访存指令的目的寄存器以及其他访存指令的源寄存器,识别访存地址依赖于第一类访存指令的目的寄存器的其他访存指令作为第二类访存指令,并基于预取的第一待访存数据以及第二类访存指令的固定偏移,将第二待访存数据预取至高速缓存中。这样,一定程度上可以在实现针对访存指令进行数据预取,以降低访存延迟的同时,提高数据预取效率。
  • 数据方法装置电子设备可读介质
  • [发明专利]用于确定直方图的指令-CN202311014747.8在审
  • 郭狮中 - 英特尔公司
  • 2013-06-14 - 2023-10-27 - G06F9/30
  • 说明的处理器具有指令执行流水线的功能单元。功能单元具有比较库电路和加法器电路。比较库电路比较第一输入矢量的一个或多个元素与第二输入矢量的元素。加法器电路耦合至所述比较库电路,用于以所述第一输入矢量的逐个元素的方式,增加匹配所述第一输入矢量的值的所述第二输入矢量的元素的数量。
  • 用于确定直方图指令
  • [发明专利]一种执行器多模态算子异步非阻塞分裂方法-CN202311211785.2在审
  • 柳婉静;王东江 - 天津南大通用数据技术股份有限公司
  • 2023-09-20 - 2023-10-27 - G06F9/30
  • 本发明提供了一种执行器多模态算子异步非阻塞分裂方法,属于计算机技术领域,包括:利用算子分裂方法动态调整算子的分裂策略,将执行时间超过标准值的算子分裂,形成执行时间更短的子算子;利用加载策略综合评判算子和分裂后形成的子算子的优先级,将更优先需要执行的算子和子算子优先加载,然后评估算子和子算子之间的关系,为可同时执行的算子和子算子打上标记,用以并行执行时使用。本发明有益效果:通过对执行器的算子进行动态的异步非阻塞分裂,并结合智能加载策略和多线程技术的应用,实现了多模态算子的同时执行,避免算子执行时间不同导致的性能瓶颈,提高了设备整体的执行效率。该技术具有广泛的应用前景和市场前景。
  • 一种执行器多模态算子异步阻塞分裂方法
  • [发明专利]用于数据解压缩的硬件装置和方法-CN201680070746.7有效
  • S·K·萨特帕西;J·D·吉尔福德;S·K·马修;V·戈帕尔;V·B·苏瑞史 - 英特尔公司
  • 2016-11-27 - 2023-10-27 - G06F9/30
  • 描述了涉及数据解压缩的方法和装置。在一个实施例中,硬件处理器包括:核,用于执行线程并卸载用于包括文字代码、长度代码和距离代码的经编码经压缩数据流的解压缩线程;以及硬件解压缩加速器,用于执行所述解压缩线程以便:选择性地向第一电路提供所述经编码经压缩数据流以便将所述文字代码串行地解码成文字符号、将所述长度代码串行地解码成长度符号并且将所述距离代码串行地解码成距离符号,并且选择性地向第二电路提供所述经编码经压缩数据流以便从表中查找所述文字代码的所述文字符号、从所述表中查找所述长度代码的所述长度符号并且从所述表中查找所述距离代码的所述距离符号。
  • 用于数据解压缩硬件装置方法
  • [发明专利]超线程处理器-CN201880025858.X有效
  • 凯文·肖恩·哈雷 - 密集化有限公司
  • 2018-02-20 - 2023-10-27 - G06F9/30
  • 所公开的发明包括一处理器装置及方法,其使得一通用处理器能够达成典型处理器的两倍的操作频率,以面积适度增加及每次操作的能量适度增加来实现。本发明依赖于利用多个独立的执行流。用于多个寄存器文件的低面积及低能量存储器阵列以一适度的工作频率操作。通过包括保证来自相同线程的多个指令之间的间隔比访问所述寄存器文件的时间更宽的逻辑,可以以高于这个频率的一速率发出多个指令。本发明的结果是重叠长延迟结构的能力,这允许使用较低能量结构,从而减少每次操作的能量。
  • 线程处理器
  • [发明专利]一种发射单元中指令发射处理方法-CN202111070519.3有效
  • 魏敬和;刘德;周博文 - 中国电子科技集团公司第五十八研究所;中科芯集成电路有限公司
  • 2021-09-13 - 2023-10-27 - G06F9/30
  • 本发明公开一种发射单元中指令发射处理方法,属于计算机体系架构领域。根据指令类型设置指令的状态和需要进行唤醒的源操作数的数量;将指令加入发射队列,每个周期根据发射队列的占用情况,计算每条指令能够向前移动的距离;唤醒单元每周期输入已经被写入数据的物理寄存器号,自上而下与发射队列中所有的指令的源操作数寄存器号进行比较。根据比较结果设置指令的源操作数准备标志位,全部操作数准备好的指令所在的发射槽发出请求信号;所有发射槽请求信号输入发射选择逻辑,发射选择逻辑根据执行单元是否处于空闲状态决定要发射的指令数量,再根据指令先后顺序和发射队列中的位置选择相应数量的指令进行发射;被发射的指令从发射队列中清除。
  • 一种发射单元指令处理方法
  • [发明专利]数据传输方法、装置、电子设备和可读存储介质-CN202310891427.4在审
  • 陈鹏斌 - 维沃移动通信有限公司
  • 2023-07-20 - 2023-10-24 - G06F9/30
  • 本申请公开了一种数据传输方法、装置、电子设备和可读存储介质,属于数据传输技术领域。数据传输方法,应用于第一寄存器,第一寄存器与第二寄存器和第三寄存器相连接,第二寄存器为第一寄存器的上游寄存器,第三寄存器为第一寄存器的下游寄存器,数据传输方法包括:获取第一寄存器输出的行消隐信号的预设时钟;在第一寄存器接收到来自第二寄存器的第一目标信号,以及来自第三寄存器的第二目标信号的情况下,第一寄存器根据预设时钟向第二寄存器传输第一反压信号,以使第一寄存器向第三寄存器能够输出预设时钟的行消隐信号。
  • 数据传输方法装置电子设备可读存储介质
  • [发明专利]一种指令翻译方法及其相关设备-CN202210346585.7在审
  • 刘先喆;曾建江;吕研冬 - 华为技术有限公司
  • 2022-03-31 - 2023-10-24 - G06F9/30
  • 本申请实施例公开了一种指令翻译方法,方法包括:获取函数调用指令的返回指令;根据返回指令中指示的第二地址,获取第一地址映射结果,将第一地址映射结果存储至运行栈空间;获取返回指令的第二翻译结果,第二翻译结果为返回指令的二进制翻译结果,第二翻译结果指示从目标位置处获取并执行第一地址映射结果指示的指令。本申请复用了源程序的运行栈空间,节省了存储空间,且不需要每次翻译返回指令时都需要对返回指令的地址进行校验,降低了翻译时的开销,增加了程序运行的效率。
  • 一种指令翻译方法及其相关设备
  • [发明专利]一种通用输入/输出端口GPIO的控制方法和装置-CN202210326746.6在审
  • 周博;李奇峰 - 比亚迪半导体股份有限公司
  • 2022-03-30 - 2023-10-24 - G06F9/30
  • 本发明实施例提供一种通用输入/输出端口GPIO的控制方法和装置,所述方法包括:获取控制指令,控制指令用于指示针对多个GPIO的预设位进行位操作;根据控制指令,获取与多个GPIO的预设位匹配的整体位操作地址;采用与多个GPIO的预设位匹配的整体位操作地址,寻址多个GPIO的预设位对应的数据寄存器;控制多个GPIO的预设位对应的数据寄存器进行写操作,以完成针对多个GPIO的预设位进行位操作。本发明实施例通过匹配的整体位操作地址,针对多个GPIO的预设位进行位操作,实现多个GPIO的预设位同时控制输出或按时序需求控制输出的功能,无需通过软件程序按顺序依次配置单个位的位操作地址,避免软件程序全程参与工作流,从而可以避免程序空间的浪费,大大提高工作效率。
  • 一种通用输入输出端口gpio控制方法装置

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top