[发明专利]脉冲信号处理方法、装置及用户终端有效

专利信息
申请号: 201810295672.8 申请日: 2018-04-04
公开(公告)号: CN108521273B 公开(公告)日: 2022-03-01
发明(设计)人: 周建斌;喻杰;万文杰;赵祥 申请(专利权)人: 四川新先达测控技术有限公司
主分类号: H03K5/19 分类号: H03K5/19
代理公司: 成都超凡明远知识产权代理有限公司 51258 代理人: 刘锋
地址: 610000 四川省成都市*** 国省代码: 四川;51
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供了一种脉冲信号处理方法、装置及用户终端,涉及信号处理领域。脉冲信号处理方法应用于用户终端,所述方法包括:依据脉冲序列的初始脉冲信号的脉冲幅度确定对应的脉冲幅度区间;当脉冲序列中的后续脉冲信号的脉冲幅度处于已有的脉冲幅度区间内时,根据当前脉冲信号的脉冲幅度更新对应的脉冲幅度区间;否则,根据当前脉冲信号的脉冲幅度确定新的脉冲幅度区间;根据连续多个对应同一脉冲幅度区间的脉冲信号的脉冲幅度总和,得到连续多个对应同一脉冲幅度区间的脉冲信号的平均脉冲幅度。本发明提供的脉冲信号处理方法、装置及用户终端能够降低脉冲信号受涨落统计的影响,有效提升探测系统的能量分辨率。
搜索关键词: 脉冲 信号 处理 方法 装置 用户 终端
【主权项】:
1.一种脉冲信号处理方法,应用于用户终端,其特征在于,所述方法包括:依据脉冲序列的初始脉冲信号的脉冲幅度确定对应的脉冲幅度区间;当所述脉冲序列中的后续脉冲信号的脉冲幅度处于已有的脉冲幅度区间内时,根据当前脉冲信号的脉冲幅度更新对应的脉冲幅度区间;否则,根据当前脉冲信号的脉冲幅度确定新的脉冲幅度区间;根据连续多个对应同一脉冲幅度区间的脉冲信号的脉冲幅度总和,得到连续多个对应同一脉冲幅度区间的脉冲信号的平均脉冲幅度。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于四川新先达测控技术有限公司,未经四川新先达测控技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201810295672.8/,转载请声明来源钻瓜专利网。

同类专利
  • 延迟锁相环路时钟信号占空比检测方法、占空比检测器-202310392614.8
  • 亚历山大;上官朦朦 - 浙江力积存储科技有限公司
  • 2023-04-13 - 2023-08-18 - H03K5/19
  • 本发明公开了一种延迟锁相环路时钟信号占空比检测方法、占空比检测器,该方法配置由可调延迟单元构成的环状振荡器,可调延迟单元组合对可变时钟信号进行响应,以改变环状振荡器输出的振荡器时钟信号的周期;再配置两路环状振荡器,分别由时钟信号和时钟信号的反信号控制;配置两路计数器结构,计数器以振荡器时钟信号为触发信号计数;在预设时间周期内,控制比较两所述计数器结构的计数,并将比较结果发送至控制器的步骤,采用计数器计数方式,取代现有技术下通过电容预充电后放电的方式,用数字方式对时钟信号占空比进行快速准确的检测,同时,由于减少了芯片版图中使用的器件个数,显著缩小了版图面积,简化了占空比检测电路的复杂度。
  • 一种捕获电路、微处理芯片及设备-202310442512.2
  • 张虚谷;张剑云;黄凯;郭菁;夏政委;曾豪 - 珠海极海半导体有限公司
  • 2023-04-21 - 2023-07-18 - H03K5/19
  • 本申请实施例提供一种捕获电路、微处理芯片及设备,包括:第一计数支路,用于获取同步信号,对采样时钟信号进行计数得到计数信息,在检测到沿信号时,存储计数信息;第二计数支路的第一输入端与第一计数支路的第一输出端连接,第二计数支路,用于对沿信号进行时间捕获,得到时间信息;编码模块的输入端与第二计数支路的第一输出端连接,第一输出端与数据处理模块的控制端连接;编码模块,用于在时间捕获时输出第一使能信号;数据处理模块的第一输入端与第一计数支路的第二输出端连接,第二输入端与第二计数支路的第二输出端连接;数据处理模块,用于在接收到第一使能信号时,获取对采样时钟信号的计数信息,并获取捕获的所述时间信息。
  • 一种脉冲信号的占空比检测方法及检测电路-202011176370.2
  • 程扬 - 杰华特微电子股份有限公司
  • 2020-10-29 - 2023-06-23 - H03K5/19
  • 本发明公开了一种占空比检测方法及检测电路,用于脉冲信号的占空比检测,该占空比检测方法按照设定的时钟周期连续检测脉冲信号电平,对该脉冲信号的高电平和低电平的检测结果进行计数获得计数值,根据该计数值与参考值的比较结果判断该脉冲信号的占空比是否达标。该占空比检测电路包括计数电路和判定电路,计数电路用于根据时钟周期对待测脉冲信号的高电平和低电平的检测结果进行计数获得计数值,判定电路根据该计数值判定该脉冲信号的占空比是否达标,本申请的检测方案判断便捷有效。
  • 时脉监控电路、微控制器,及其控制方法-202210211475.X
  • 林玮玲 - 新唐科技股份有限公司
  • 2022-02-28 - 2023-05-19 - H03K5/19
  • 一种时脉监控电路、微控制器,及其控制方法,所述时脉监控电路包括一监测器和一可调计数器。监测器监控一待测时脉。可调计数器根据一参考时脉来计算一整数,并设定一目标数字。若关于待测时脉的一稳定信号出现翻转,则可调计数器会将目标数字由一较大数字切换为一较小数字。可调计数器能执行一自动检测程序以传送一检查信号至监测器。回应于检查信号,若待测时脉无法被检测到,则监测器不会回传任何确认信号至可调计数器,而可调计数器将逐渐增加所述整数。当所述整数等于目标数字时,可调计数器将产生一失败信号。
  • 一种比较器的亚稳态检测电路-202010080567.X
  • 唐鹤;曹文臻;童灿;彭析竹 - 电子科技大学
  • 2020-02-05 - 2023-03-31 - H03K5/19
  • 一种比较器的亚稳态检测电路,适用于比较速度随着输入电压的减少而变慢的比较器。本发明包括两级检测模块,第一级检测模块用于根据比较器的两个差分输出信号检测在第一延时时间内比较器是否获得比较结果,若是则输出低电平的第一级检测信号,否则输出高电平的第一级检测信号;第二级检测模块用于在第二延时时间内比较第一采样单元和第二采样单元对比较器的两个差分输出信号的采样结果,当在第二延时时间内第一采样单元和第二采样单元的采样结果中出现高电平时产生低电平的第二级检测信号,否则产生高电平的第二级检测信号,第二级检测信号为高表示比较器处于亚稳态。本发明在两级结构的保证下,能够对比较器的亚稳态检测达到一个较高的精确度。
  • 时钟脉冲频率攻击检测系统-201911353689.5
  • 陈志铭 - 新唐科技股份有限公司
  • 2019-12-25 - 2023-03-24 - H03K5/19
  • 一种时钟脉冲频率攻击检测系统,利用逻辑门检测芯片的时钟脉冲信号的转态边缘以取得计数起始信号和计数终止信号,环形时间数字转换器和计数器接续根据计数起始信号及计数终止信号取得当前计数值,比较器最后计算当前计数值和先前计数值的数值差,并比较数值差和预设范围值以产生比较结果。其中,当比较结果为数值差落于预设范围值内,芯片的时钟脉冲信号正常;当比较结果为数值差落于预设范围值外,芯片的时钟脉冲信号异常,通过前述机制,判断芯片的时钟脉冲信号是否受到破坏,进而得知芯片是否被攻击。
  • 比较器电路以及驱动电路-202280003135.6
  • 玛塔·迪纳塔·安瓦尔 - JVC建伍株式会社
  • 2022-02-16 - 2023-02-03 - H03K5/19
  • 本实施方式的比较器电路(30)包括:比较器元件(31),输出表示第一输入信号的值与第二输入信号的值是否一致的一致信号;FF电路(33),基于比较器时钟信号(CMP_CLOCK),保持数据输入端子(D)的数据,并且输出用于停止比较器元件(31)的动作的使能信号(EN);以及内部信号生成电路,基于一致信号(Z)和来自FF电路(33)的输出信号,向数据输入端子(D)输出内部信号(Z1)。
  • 比较器电路以及驱动电路-202280003139.4
  • 玛塔·迪纳塔·安瓦尔 - JVC建伍株式会社
  • 2022-02-16 - 2023-02-03 - H03K5/19
  • 本发明提供一种低功耗的比较器电路以及驱动电路。本实施方式的比较器电路(30)包括:比较器元件(31),输出表示第一输入信号的值与第二输入信号的值是否一致的一致信号;FF电路(33),具有被提供固定电位的数据输入端子(D)和时钟输入端子(CK),响应对所述时钟输入端子(CK)的自时钟信号,保持数据输入端子(D)的值;以及时钟生成电路(32),基于来自FF电路(33)的输出信号和一致信号(Z),生成自时钟信号。
  • 一种基于自纠正算法实现航电脉冲参数统计的方法-202211324349.1
  • 刘勇 - 天津津航计算技术研究所
  • 2022-10-27 - 2023-01-06 - H03K5/19
  • 本发明公开了一种基于自纠正算法实现航电脉冲参数统计的系统,其包括:多路并联的脉冲信号采集处理及参数统计单元,以及一个接口通信模块;每路脉冲信号采集处理及参数统计单元包括依次串联的航电脉冲ADC采集模块、航电脉冲数字滤波模块、航电脉冲数字整形模块和航电脉冲参数统计模块,多个航电脉冲参数统计模块连接接口通信模块;每路脉冲信号经由ADC采集后,滤除带外干扰信号、整形处理,统计出脉宽、周期、幅值后存储,再经由接口通信模块供主CPU访问。本发明采用硬件FPGA门阵方式采集航电脉冲参数,实现对连续脉冲和调制脉冲都能自动通过硬件的方式,正确的采集统计出参数信息。
  • 一种时钟监控电路及监控自校准方法-202211044328.4
  • 马博雅;袁国顺;余红江 - 苏州漠陀半导体科技有限公司
  • 2022-08-30 - 2022-11-25 - H03K5/19
  • 本发明提出了一种时钟监控电路及监控自校准方法。所述时钟监控电路包括高频时钟模块、待测低频时钟模块、模式选择模块、检测模块、备用使用模块和时钟切换调频模块;所述高频时钟模块和待测低频时钟模块的时钟信号输出端与所述模式选择模块的时钟信号输入端相连;所述模式选择模块的信号输出端与检测模块的信号输入端相连;所述检测模块和备用模块侧信号输出端与所述时钟切换调频模块的信号输入端相连。
  • 时钟信号监测电路及方法-202210757763.5
  • 周亚莉;王吉健;徐红如 - 南京英锐创电子科技有限公司
  • 2022-06-30 - 2022-09-06 - H03K5/19
  • 本申请涉及一种时钟信号监测电路及方法。所述的电路包括:同步电路,用于将所述系统时钟的时钟域信号同步到参考时钟的时钟域并生成同步信号;计数器电路,与所述同步电路电连接,用于根据计数开始信号开始计数直至预设阈值并生成错误采样信号;复位同步电路,与所述计数器电路电连接,用于根据所述系统时钟生成时钟有效标志;错误标志产生电路,与所述复位同步电路及所述计数器电路均电连接,用于根据所述错误采样信号及时钟错误信号生成时钟丢失信号;其中,所述时钟错误信号为所述时钟有效标志的取反信号,所述系统根据所述时钟丢失信号做出预设报警动作。采用本电路能够实现时钟丢失检测,避免由于电路系统使用的时钟丢失而不能维持系统操作。
  • 断电时长检测电路及电子设备-202123388120.8
  • 黄秀峰 - 深圳市欧瑞博科技股份有限公司
  • 2021-12-29 - 2022-08-23 - H03K5/19
  • 本申请实施例提供一种断电时长检测电路及电子设备。该电路包括:IOT模块、至少一个防倒流电路、至少一个充放电电路;IOT模块包括电源端口、至少一个输出端口、接地端口、微处理单元;电源端口与防倒流电路的第一端电性连接,防倒流电路的第二端、充放电电路的第一端以及输出端口电性连接,充放电电路的第二端与接地端口电性连接。本申请实施例提供的断电时长检测电路,能够根据输出端口输出的电平来准确确定断电时长所处的时间范围。
  • 用于在电流积分相位内插器中测量转换速率的技术-202111487617.7
  • J·肯尼 - 美国亚德诺半导体公司
  • 2021-12-08 - 2022-06-10 - H03K5/19
  • 本公开涉及用于在电流积分相位内插器中测量转换速率的技术。描述了一种设备,该设备包括具有可编程偏置电流的电流积分相位内插器核心;反相器电路,耦合至该电流积分相位内插器核心的输出以用于从其接收包含周期性锯齿波形的信号;数字模拟(D/A)转换器,用于设定反相器电路的输入共模电压;占空比测量(DCM)电路,用于测量从反相器电路输出的时钟信号的占空比失真(DCD);以及电路,用于计算时钟信号的DCD的第一状态与时钟信号的DCD的第二状态之间的差值,该第一状态对应于反相器电路被设为高压的输入共模电压,该第二状态对应于反相器电路被设为低压的输入共模电压。
  • 占空比监控及占空比电路和监控目标信号的占空比的方法-202111393689.5
  • 刘守恩;江文松;谢明翰;张耿瑞;陈林谦 - 联发科技股份有限公司
  • 2021-11-23 - 2022-05-27 - H03K5/19
  • 本发明公开一种占空比监控电路,耦合到功能电路,该功能电路响应于目标信号产生第一输出信号,该占空比监控电路包括:调制电路,用于接收该目标信号并调制该目标信号以产生调制目标信号;复制电路,用于接收该调制目标信号并响应于该调制目标信号产生第二输出信号;以及错误检测电路,耦接该功能电路与该复制电路,用以接收该第一输出信号与该第二输出信号,并根据该第一输出信号与该第二输出信号产生错误检测结果。本案上述方案,当调制目标信号的占空裕度或占空比不足以使复制电路正常工作时,复制电路产生的第二输出信号可能具有错误的波形,从而可以检测到功能电路是否即将或可能发生占空比劣化导致的错误。
  • 时钟频率异常偏差检测电路-202110222329.2
  • 莫昌文 - 珠海巨晟科技股份有限公司
  • 2021-02-28 - 2022-03-29 - H03K5/19
  • 本发明公开一种时钟频率异常偏差检测电路,包括:时钟延时链模块,用于产生不同延时长度的时钟链;时钟逻辑模块,具体包括:用于生成相位检测脉冲信号的相位检测脉冲信号电路、用于生成相位锁定脉冲信号的相位锁定脉冲信号电路,及用于控制相位检测脉冲信号电路是否不断生成或者停止生成相位检测脉冲信号的相位检测控制电路;锁定相位检测模块,通过所述相位检测脉冲信号对所述时钟链进行检测,采样反向时钟上升高电平,通过所述相位锁定脉冲信号锁定采样到的反向时钟上升高电平时对应的时钟相位,作为锁定相位。本发明只需要一个时钟源头,通过时钟延时链产生的多个时钟相位,然后通过硬件逐步趋近逻辑搜寻合适的相位以作为采样判断的标准。
  • 脉冲信号处理方法、装置及用户终端-201810295672.8
  • 周建斌;喻杰;万文杰;赵祥 - 四川新先达测控技术有限公司
  • 2018-04-04 - 2022-03-01 - H03K5/19
  • 本发明提供了一种脉冲信号处理方法、装置及用户终端,涉及信号处理领域。脉冲信号处理方法应用于用户终端,所述方法包括:依据脉冲序列的初始脉冲信号的脉冲幅度确定对应的脉冲幅度区间;当脉冲序列中的后续脉冲信号的脉冲幅度处于已有的脉冲幅度区间内时,根据当前脉冲信号的脉冲幅度更新对应的脉冲幅度区间;否则,根据当前脉冲信号的脉冲幅度确定新的脉冲幅度区间;根据连续多个对应同一脉冲幅度区间的脉冲信号的脉冲幅度总和,得到连续多个对应同一脉冲幅度区间的脉冲信号的平均脉冲幅度。本发明提供的脉冲信号处理方法、装置及用户终端能够降低脉冲信号受涨落统计的影响,有效提升探测系统的能量分辨率。
  • 占空比检测器自测-202110634817.4
  • C·帕瓦欧莫利拉;A·J·科伊尔曼;U·默尔曼 - 恩智浦美国有限公司
  • 2021-06-08 - 2021-12-17 - H03K5/19
  • 本公开涉及占空比检测器自测,公开了用于占空比检测器的自测的设备和方法。示例实施例包括一种电路(201),包括:时钟信号发生器(205),其被配置成提供具有占空比的输出时钟信号(203);占空比检测器(208),其被布置成接收所述输出时钟信号(203)并在所述时钟信号(203)的所述占空比在预定范围之外的情况下提供输出标志;控制器(214),其被布置成向所述时钟信号发生器(205)提供占空比选择信号(216)以使得所述时钟信号(203)具有在所述预定范围之外的占空比,并且接收所述输出标志以确认所述占空比检测器(208)的操作。
  • 一种脉宽时长监测电路和加热装置-202023011702.X
  • 张明生;梁旭东 - 深圳市森世泰科技有限公司
  • 2020-12-14 - 2021-10-29 - H03K5/19
  • 本实用新型提供了一种脉宽时长监测电路和加热装置,属于加热设备技术领域。该脉宽时长监测电路包括延时电路,延时电路与加热装置的控制器连接;开关电路,开关电路的第一端与延时电路连接,开关电路的第二端接地;加热电压电路,加热电压电路的第一端与延时电路和开关电路并联连接,加热电压电路的第二端与加热装置的加热电路连接,加热电压电路还连接有一电源电压端。解决了现有技术中当加热装置控制器输出的PWM信号一直处于高电平时,被加热物一直处于加热之中,容易烧坏的技术问题。
  • 一种时钟信号降频检测装置-202120373843.1
  • 唐奎奎;万博雨;郑雷 - 合肥移瑞通信技术有限公司
  • 2021-02-09 - 2021-10-08 - H03K5/19
  • 本申请实施例提供一种时钟信号降频检测装置,涉及电子设备技术领域。该时钟信号降频检测装置包括比较器电路、计数器电路和检测电路;所述比较器电路的输入端连接通信模组,所述通信模组发送正弦信号至所述比较器电路,所述比较器电路的输出端连接所述计数器电路的输入端,所述比较器电路将所述正弦信号转换为方波信号,并将所述方波信号发送至所述计数器电路;所述计数器电路设置有多个输出端,所述计数器电路的多个输出端用于输出不同频率的次级方波信号,所述计数器电路的其中一个输出端连接所述检测电路。该时钟信号降频检测装置可以实现提高检测效率和检测精度,保证通信模组的良品率的技术效果。
  • 用于监控时钟占空比的系统和方法-202110501215.1
  • 欧阳邦见 - 黑芝麻智能科技(上海)有限公司
  • 2021-05-08 - 2021-08-24 - H03K5/19
  • 本申请提供改进的用于监控时钟占空比的系统,包括:第一监控电路,其配置为在第一监控状态有效的情况下,由第一计数器记录通过第一随机时钟信号采样的被监控时钟高电平的第一数量;第二监控电路,其配置为在第二监控状态有效的情况下,由第三计数器记录通过第二随机时钟信号采样的被监控时钟高电平的第二数量,其中,所述第二随机时钟的相位被基于第一时钟调整了第二调整度数;第三监控电路,其配置为在第三监控状态有效的情况下,由第五计数器记录通过第三随机时钟信号采样的被监控时钟高电平的第三数量,其中,所述第三随机时钟的相位是所述第一随机时钟的反向;计算模块,其被配置为基于所述第一数量、所述第二数量和所述第三数量确定被监控时钟的占空比。
  • 时钟自测FPGA-202022209660.4
  • 贾楫;丛伟林;何相龙;孙海;蔡莹卓 - 成都华微电子科技有限公司
  • 2020-09-30 - 2021-07-06 - H03K5/19
  • 时钟自测FPGA,涉及集成电路技术。本实用新型的时钟自测FPGA,包括I/O接口单元、时钟管理电路单元、被测时钟网络,其特征在于,还包括一个D触发器,时钟管理电路单元的输入端连接时钟源,时钟管理电路单元的第一输出端与被测时钟网络的输入端连接,被测时钟网络的输出端连接到D触发器的D端,时钟管理电路单元的第二输出端与采样时钟网络的输入端连接,采样时钟网络的输出端连接到D触发器的CLK端,D触发器的输出端连接到输出逻辑检测功能电路,输出逻辑检测功能电路与I/O接口单元连接,一个动态相移逻辑功能控制模块与时钟管理电路单元连接。本实用新型降低了对测试仪器设备的指标要求。
  • 脉冲信号调节电路-202022379225.6
  • 陈健;吴金;单丰武;姜筱华;陈立伟 - 江西江铃集团新能源汽车有限公司
  • 2020-10-23 - 2021-06-22 - H03K5/19
  • 一种脉冲信号调节电路,应用于模式二交流充电枪中,所述脉冲信号调节电路包括,单片机以及与所述单片机连接的电压转换电路和脉冲信号输出电路,所述电压转换电路包括相连接的电压互感器和运算放大器,所述电压互感器连接所述模式二交流充电枪的U线和中线,所述电压互感器用于获取所述模式二交流充电枪中输入的市电电压,并将所述市电电压变成毫伏级的电压信号后输出至所述运算放大器,所述运算放大器将用于将所述电压信号放大后输出至所述单片机中,所述单片机比较所述电压信号和阈值,并当所述电压信号小于阈值时,输出预设的占空比至所述脉冲信号输出电路。
  • 一种脉宽时长监测电路、加热装置和脉宽时长监测方法-202011475186.8
  • 张明生;梁旭东 - 深圳市森世泰科技有限公司
  • 2020-12-14 - 2021-03-30 - H03K5/19
  • 本发明提供了一种脉宽时长监测电路、加热装置和脉宽时长监测方法,属于加热设备技术领域。该脉宽时长监测电路包括延时电路,延时电路与加热装置的控制器连接;开关电路,开关电路的第一端与延时电路连接,开关电路的第二端接地;加热电压电路,加热电压电路的第一端与延时电路和开关电路并联连接,加热电压电路的第二端与加热装置的加热电路连接,加热电压电路还连接有一电源电压端。解决了现有技术中当加热装置控制器输出的PWM信号一直处于高电平时,被加热物一直处于加热之中,容易烧坏的技术问题。
  • 发送器电路、半导体装置和数据发送方法-201610152473.2
  • 武田晃一;长濑宽和;渡部真平 - 瑞萨电子株式会社
  • 2016-03-17 - 2021-01-22 - H03K5/19
  • 本发明涉及发送器电路、半导体装置和数据发送方法。根据一个实施例的发送器电路包括:脉冲产生电路,基于输入数据的边沿产生脉冲信号;第一输出驱动器,基于所述脉冲信号将根据所述边沿中的一个的第一输出脉冲信号输出至外部的绝缘耦合元件的第一端;第二输出驱动器,基于所述脉冲信号将根据所述边沿中的另一个的第二输出脉冲信号输出至所述绝缘耦合元件的第二端;以及输出停止电路,自接通电源电压时起在规定时间段内停止所述第一输出脉冲信号和所述第二输出脉冲信号的输出。
  • FPGA片内时钟占空比测试方法和时钟自测FPGA-202011061235.3
  • 贾楫;丛伟林;何相龙;孙海;蔡莹卓 - 成都华微电子科技有限公司
  • 2020-09-30 - 2020-12-22 - H03K5/19
  • FPGA片内时钟占空比测试方法和时钟自测FPGA,涉及集成电路技术。本发明的时钟自测FPGA,包括I/O接口单元、时钟管理电路单元、被测时钟网络,其特征在于,还包括一个D触发器,时钟管理电路单元的输入端连接时钟源,时钟管理电路单元的第一输出端与被测时钟网络的输入端连接,被测时钟网络的输出端连接到D触发器的D端,时钟管理电路单元的第二输出端与采样时钟网络的输入端连接,采样时钟网络的输出端连接到D触发器的CLK端,D触发器的输出端连接到输出逻辑检测功能电路,输出逻辑检测功能电路与I/O接口单元连接,一个动态相移逻辑功能控制模块与时钟管理电路单元连接。本发明降低了对测试仪器设备的指标要求。
  • 浮动输入检测-201980016209.8
  • D·K·阿尔;S·V·达察;D·曼达 - 德克萨斯仪器股份有限公司
  • 2019-03-28 - 2020-10-16 - H03K5/19
  • 一种用于检测浮动信号输入端子的方法包括:向耦合至信号输入端子(234)的第一放大器(204)提供共模输入电压,以及将由第一放大器(204)生成的输出信号(230)提供给:耦合至信号输入端子(234)的第二放大器(202)的同相输入端(222)、第二放大器(202)的反相输入端(220)、粗略检测电路系统和精细浮动检测电路系统。该方法还包括由粗略检测电路系统将输出信号(230)与第一阈值电压进行比较,以及响应于该比较指示输出信号(230)大于第一阈值电压来确定信号输入端子(234)未浮动。
  • 周期信号的参数确定方法及电子设备-202010550254.6
  • 于龙;李春雨;刘鹏 - 武汉光迅科技股份有限公司
  • 2020-06-16 - 2020-10-09 - H03K5/19
  • 本发明实施例适用于信号测量技术领域,提供了一种周期信号的参数确定方法及电子设备,其中,周期信号的参数确定方法包括:接收外部周期信号;确定设定精度对应的所述锁相环的配置参数;在所述设定精度位于第一设定范围的情况下,将外部周期信号分别输入延时模块和所述触发器,得到触发器的输出信号;延时模块中的每一级延时器分别向下一级延时器和所述触发器发送延迟信号;所述触发器根据外部周期信号或延迟信号生成输出信号;基于所述输出信号、所述延时器对应的延迟时间和第一时钟信号确定所述外部周期信号的参数;第一时钟信号由锁相环基于设定精度对应的配置参数和时钟模块提供的基准时钟信号生成。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top