专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果511个,建议您升级VIP下载更多相关专利
  • [发明专利]一种双路输出频率可调时钟信号发生器-CN201711348413.9有效
  • 栗伟周;殷志锋;李瑞华;葛新锋 - 许昌学院
  • 2017-12-11 - 2023-10-27 - H03K5/15
  • 一种双路输出频率可调时钟信号发生器包括占空比电压转换电路、延迟振荡电路。两路可实现占空比动态缩放的差分信号分别从占空比电压转换电路的两个输入端输入,并转化为两路压控信号输出。两路压控信号分别输入延迟振荡电路的控制端,并最终输出两路频率相同的时钟信号。通过对输入差分信号进行占空比缩放,可改变时钟信号发生器的输出信号频率。本发明的双路压控结构使其输出的时钟频率信号更加高效且精准。针对电路系统对不同频率时钟信号的需求,本发明通过缩放输入差分信号的占空比,可在较宽频率范围内输出时钟信号。
  • 一种输出频率可调时钟信号发生器
  • [发明专利]占空比调整方法、控制器芯片及闪存设备-CN201980089886.2有效
  • 李由;洪瑞徽;喻军;王国宇 - 华为技术有限公司
  • 2019-01-30 - 2023-10-20 - H03K5/156
  • 一种占空比调整方法、控制器芯片(101)及闪存设备(1000),控制器芯片(101)当前向存储阵列(11)发送信号,该信号经过焊盘(102)后被送出控制器芯片(101)。焊盘(102)将该送出去的信号作为环回信号反馈给控制器芯片(101),由控制器芯片(101)根据该环回信号调整存储在控制器芯片(101)内的时延参数。之后,控制器芯片(101)向存储阵列(11)发送信号时,依据调整后的时延参数调整向存储阵列(11)发送的信号的上升沿和下降沿。该过程中,环回信号包含板级走线、控制器芯片(101)与存储阵列(11)的互联信号质量信息、控制器芯片(101)自身输出的占空比等信息,依据该环回信号能够准确调整存储在控制器芯片(101)内的上升沿时延参数和下降沿时延参数,能够使得后续输入至存储阵列(11)的输入端的信号的占空比与预设占空比的差值满足预设范围。
  • 调整方法控制器芯片闪存设备
  • [发明专利]一种脉冲密度值信号转换电路-CN202310922158.3在审
  • 夏楠 - 绍兴市上虞区幻想动力机器人科技有限公司
  • 2017-03-30 - 2023-10-13 - H03K5/156
  • 本发明公开了一种脉冲密度值信号转换电路,包括搜寻模块和对比模块,所述搜寻模块包括低位检验模块和转换模块,低位检验模块的输入端连接计数器,输出端连接转换模块,转换模块的输出端连接对比模块的输入端,对比模块的输入端还连接脉冲密度值信号,对比模块的输出端为脉冲密度值信号转换电路的输出端;搜寻模块的功能是找到计数器i最低位的1的位置,然后将除这位外全部清零;低位检验模块检测每一位比它低的位上有没有1,转换模块将或门的输出通过非门和i输入与门得到输出o,最后通过对比模块对比得到输出信号。本方案可以使输出电压更加均匀平滑。
  • 一种脉冲密度信号转换电路
  • [发明专利]集成电路-CN201910832827.1有效
  • 金仔永 - 爱思开海力士有限公司
  • 2019-09-04 - 2023-10-03 - H03K5/15
  • 一种集成电路包括:延迟电路,其适用于将一个或更多个输入信号延迟;转变感测电路,其适用于感测所述一个或更多个输入信号是否转变;以及复制延迟电路,其适用于在由所述转变感测电路感测到所述一个或更多个输入信号未转变的区段中将一个或更多个时钟信号延迟。
  • 集成电路
  • [发明专利]一种电磁波理疗仪-CN202310720335.X在审
  • 刘鹏飞 - 北京鹏威灵水科技有限公司
  • 2023-06-16 - 2023-09-29 - H03K5/156
  • 本发明公开了一种电磁波理疗仪,属于电磁波理疗领域;在发生器模块中设置一个可调频率的正弦波发生器,然后正弦波发生器通过第一开关连接第一转换电路,这样可以得到方波,要想改变方波频率或波长时,只需要改变正弦波发生器产生的正弦波的频率或波长,无需在第一转换电路中改变方波的频率或波长。同理,第一转换电路通过第二开关连接第二转换电路,只需要通过正弦波发生器就可以改变三角波的频率或波长。因此用户在使用时,只需要通过波形选择开关选择相应档位,以控制第一开关和第二开关的通断,即可得到正弦波、方波和三角波的一种,控制简单,成本较低,且能满足了用户需要多种波形的需求。
  • 一种电磁波理疗仪
  • [发明专利]一种短锁定时间的DCC电路-CN202310864832.7在审
  • 唐鹤;张启帆;杨普滋 - 电子科技大学
  • 2023-07-14 - 2023-09-29 - H03K5/156
  • 本发明属于集成电路技术领域,具体涉及一种短锁定时间的DCC电路。本发明包括时钟缓冲模块和时钟反馈模块;所述时钟缓冲模块用于将输入的外部时钟信号处理为经过了占空比调节的时钟信号进行输出,所述时钟反馈模块的输出为时钟缓冲模块的输出,时钟反馈模块用于对时钟缓冲模块输出的时钟信号进行占空比信息采集及反馈,时钟反馈模块的输出为时钟缓冲模块的输入。本发明通过可控电流源的控制,使电路能够快速到达稳定工作点,之后采用大时间常数的RC网络进行细调节,实现快速锁定时钟占空比的功能。
  • 一种锁定时间dcc电路
  • [发明专利]信号转换电路-CN202210258618.2在审
  • 叶建祖;刘熙恩;谢依峻 - 瑞昱半导体股份有限公司
  • 2022-03-16 - 2023-09-26 - H03K5/156
  • 本揭示内容提供一种信号转换电路。该信号转换电路包含相位内插器电路以及偏压产生电路。该相位内插器电路用以根据数字信号将多个输入时钟信号转换为输出时钟信号。该偏压产生电路电性耦接于该相位内插器电路,用以根据参考信息产生偏压电压,并用以输出该偏压电压至该相位内插器电路,从而使该输出时钟信号具有与该数字信号的多个位元组态中的一者对应的预设相位,其中该参考信息关联于该相位内插器电路因为温度变异而产生的变化。
  • 信号转换电路
  • [发明专利]一种窄脉冲峰值采样保持电路及其控制方法-CN201910806253.0有效
  • 郭远欣;王学梅 - 华南理工大学
  • 2019-08-29 - 2023-09-26 - H03K5/1532
  • 本发明公开了一种窄脉冲峰值采样保持电路及其控制方法,包括峰值信号采样保持部分、比较器控制部分、电容电压补偿部分、跟随输出部分和DSP信号控制处理部分,比较器控制部分、电容电压补偿部分、跟随输出部分和DSP信号控制处理部分分别与峰值信号采样保持部分相连;比较器控制部分包括第二运放和第五电阻,用于控制峰值信号采样保持部分的第二模拟开关在峰值处关断,切断峰值信号采样保持部分的采样电容的漏电流通道;电容电压补偿部分包括第一结型场效应管、第三电阻和第一电容,用于补偿峰值信号采样保持部分的第二结型场效应管因结电容充电导致的采样电容的电压损失。本发明电路具有高速高精度的特点,适用于提取高速窄脉冲峰值的场合。
  • 一种脉冲峰值采样保持电路及其控制方法
  • [发明专利]使用可编程控制电路选择性地提供时钟信号-CN201880081645.9有效
  • 布莱恩·C·贾德;I·K·噶奴索夫;C·M·阮;R·I·傅 - 赛灵思公司
  • 2018-12-06 - 2023-09-26 - H03K5/15
  • 公开的电路布置包括逻辑电路(105)、耦接至逻辑电路并包括第一多个双稳态电路(202)的输入寄存器逻辑(104)以及耦接至输入寄存器逻辑的控制电路(102)。控制电路被配置为根据输入时钟信号(150)生成多个延迟的时钟信号(142、148、306、308、320、326、414、416)。多个延迟的时钟信号包括第一延迟的时钟信号(142、148、306、308、320、326、414、416)和第二延迟的时钟信号(142、148、306、308、320、326、414、416)。控制电路选择性地将输入时钟信号或多个延迟的时钟信号中的一个或多个信号提供给第一多个双稳态电路的时钟输入,并选择性地将输入时钟信号或多个延迟的时钟信号中的一个或多个信号提供给逻辑电路。控制电路包括可变时钟延迟逻辑电路(302),其被配置为以逻辑电路的时钟延迟对输入寄存器逻辑的时钟延迟进行均衡。
  • 使用可编程控制电路选择性提供时钟信号
  • [发明专利]具有前光标消除的自适应接收器-CN202011187643.3有效
  • 张讯;C·帕鲁萨;黄大威;M·瓦拉万;苏江辉 - 甲骨文国际公司
  • 2020-10-30 - 2023-09-15 - H03K5/15
  • 本公开涉及具有前光标消除的自适应接收器。一种数据接收器电路包含加法器电路,所述加法器电路被配置成接收对多个数据符号进行编码的输入信号并将所述输入信号与反馈信号组合以产生均衡的输入信号,所述均衡的输入信号用于产生时钟信号。所述数据接收器电路还包含多个数据截剪器电路,所述数据截剪器电路使用所述时钟信号和多个电压偏移进行采样以产生特定数据符号的多个样本。包含在所述数据接收器电路中的前光标补偿电路可以使用所述多个样本产生所述特定数据符号的输出值。所述数据接收器电路还包含后光标补偿电路,所述后光标补偿电路使用所述多个样本中的至少一个和先前接收的样本的值产生所述反馈信号。
  • 具有光标消除自适应接收器
  • [发明专利]基于FPGA的数字信号高速采集方法及系统-CN202310936359.9在审
  • 田万里;贺增昊;吕增强;王啸;杨江涛 - 中电科思仪科技股份有限公司
  • 2023-07-27 - 2023-09-12 - H03K5/1534
  • 本公开提供了基于FPGA的数字信号高速采集方法及系统,涉及高速信号采集技术领域,获取待采集的数字通道,将数字通道的差分数字通道信号和差分时钟参考信号连接至FPGA;将差分信号和差分时钟参考信号变为单端信号,对单端数字通道信号进行多路复制,并对每路复制后的信号进行时间延迟控制,将单端时钟信号作为参考时钟,生成多路采样时钟信号和采样点降速接收时钟信号,对每路采样时钟进行相位差控制,将生成的多路采样时钟信号和复制产生的多路差分信号进行采样;产生多路采样点,按照采集时间的先后顺序将多路采样点进行排序,恢复采样序列,实现采样点的降速接收,至此,完成数字信号的高速采集。本公开能够大幅提升数字信号的高速采集。
  • 基于fpga数字信号高速采集方法系统
  • [发明专利]一种占空比可调电路、芯片及电子设备-CN202211690436.9在审
  • 张伟 - 海光集成电路设计(北京)有限公司
  • 2022-12-27 - 2023-09-01 - H03K5/156
  • 本申请提供一种占空比可调电路、芯片及电子设备,占空比可调电路包括:延迟锁相环电路,被配置为接收原始时钟信号,并对所述原始时钟信号进行延迟产生N个相位等差的第一时钟信号;占空比调节电路,与所述延迟锁相环电路电连接,并被配置为接收占空比选择信号,并根据所述占空比选择信号从N个所述第一时钟信号中选择两个目标第一时钟信号,以根据两个所述目标第一时钟信号生成第二时钟信号。基于本申请实施例所提供的占空比可调电路,只需根据需要向占空比可调电路中输出对应的占空比选择信号,即可使得占空比可调电路产生所需占空比的第二时钟信号,实现时钟信号的准确受控调整。
  • 一种可调电路芯片电子设备

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top