[其他]半导体集成电路的图形设计方法和器件在审
| 申请号: | 101985000004935 | 申请日: | 1985-06-27 |
| 公开(公告)号: | CN85104935B | 公开(公告)日: | 1988-02-03 |
| 发明(设计)人: | 姐齿伸彦;马场重典 | 申请(专利权)人: | 富士通株式会社 |
| 主分类号: | 分类号: | ||
| 代理公司: | 中国国际贸易促进委员会专利代理部 | 代理人: | 张卫民 |
| 地址: | 日本国211神奈川县.*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 半导体 集成电路 图形 设计 方法 器件 | ||
通过部分重叠两个相邻单元,使它们具有与导线连接以提供功率的共用端区,而增加根据标准单元法设计的LSI的封装密度。为此,沿单元行方向的侧面端区图形,其形状,尺寸和在每个单元中的位置都被标准化,并存贮在一个CAD系统的单元库里。同时还存贮进一个新增加的符号,以便在用显示屏幕进行芯片设计的过程中,用这个符号来指示重叠的区域。
本发明涉及一种半导体集成电路的图形设计方法以及由该方法制造的器件,更确切地说,是涉及对根据被称作标准单元法的逻缉大规模集成电路的电路图形设计方法所进行的改进。
近来,半导体集成电路的精细图形技术使逻缉大规模集成电路(逻缉LSI)可以在每个芯片上制成几个到几万个门电路。另一方面,对各种各样为满足客户特殊要求而特别定做的逻缉LSI的需求也增加了。这些专门订货的逻缉LSI同一些通用LSI,如大规模存储集成电路相比,生产的批量很小,但要求在很短的时间内完成从设计到产品发货的整个生产周期。
生产这种完全订做的LSI必需从在芯片上设计和布置晶体管的位置开始,最优化的设计决定于芯片面积利用率和电路特性的综合效益,但是,这样一种完全订货性设计是有缺点的,它一般需要长达半年以上的设计周期,对已经最优化了的芯片设计进行修改的灵活性低。因此,已经提出了一些方法,如门阵列和标准单元方法,以便在较短的周期内发展具有设计上灵活性的订货性LSI。
在门阵列方法中,只要在一块库存的已经预先做好了晶体管的硅片上按电路网络的要求进行布线即制成所订做的逻缉LSI。这样,制造客户电路所必须的掩膜版大约只有制造整个LSI的掩膜版数量的三分之一。
标准单元的方法利用了预先限定的单位电路的图形一单元,单元相当于逻缉门,如与非门,或非门,反相器,触发器等。这些单元的图形做为一个程序库存储在计算机系统里,采用计算机辅助设计(CAD)的方法根据单元的布置和单元之间的相互连接而实现LSI芯片的设计通路,同时制出了各种LSI用的整套掩膜版。
标准单元法有以下特点:(a)象晶体管那样的电路元件的电特性和图形的信息已经很好地编制在CAD系统的程序库里,可以获得对LSI芯片设计的有效控制;(b)做为结果,芯片设计中容易发生的错误减少了;(c)与门阵列方法相比,芯片面积的利用率更高。由此,标准单元法在芯片设计方面有相当大的自由,不需要电路元件的专门知识也可以进行设计,减小了LSI发展中所冒的风险。
图1是按照标准单元方式进行的一个示例性布置和连线的示意图。参看图1,不同类型的单元1在半导体衬底2上按行排列。它们基本上是由一些同样高度的矩形框所组成,但对不同种类,一般其宽度不相同。这些单元由导线3相互连接,这些导线形成并分布在相邻两行之间的区域内(有时称之为连线沟道)。每一个单元1都有一个预先限定好的电路元件的图形,如晶体管和内部导线层的图形。图2A框图内显示一个示例性CMOS(互补型金属-氧化物-半导体)2输入端与非门逻辑的图形,图2B是它相应的等效电路。参见图2A,2输入端与非门单元占据了由虚线100表示的基本为矩形的虚拟框所限定的一个区域。该框的尺寸约为几十~一百微米的等级。电路元件如MOS晶体管P1P2、N1和N2都做在框内,为外部连线所制成的节点则伸展到框100之外。斜线区域表示铝(Al)导线层,如I1和I2表示接收输入信号的节点,OT表示输出节点,BVDD和BVSS是分别连接正负电压源VDD和VSS的总线。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通株式会社,未经富士通株式会社许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/101985000004935/2.html,转载请声明来源钻瓜专利网。
- 上一篇:从蒲黄中提取降脂有效药物的方法
- 下一篇:以中低品位磷矿生产固体磷铵的方法
- 同类专利
- 专利分类





