[发明专利]铜互连工艺的制造过程在审

专利信息
申请号: 201910788021.7 申请日: 2019-08-26
公开(公告)号: CN110504210A 公开(公告)日: 2019-11-26
发明(设计)人: 曾翔旸;叶荣鸿;刘立尧;胡展源 申请(专利权)人: 上海华力集成电路制造有限公司
主分类号: H01L21/768 分类号: H01L21/768
代理公司: 31211 上海浦一知识产权代理有限公司 代理人: 张彦敏<国际申请>=<国际公布>=<进入
地址: 201203 上海市浦*** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及铜互连工艺的制造过程,涉及半导体集成电路制造工艺,藉由UTM介质阻挡层沉积工艺;UTM通孔氧化层沉积工艺;UTM介质阻挡层沉积工艺;UTV光刻工艺;UTV刻蚀工艺;UTV湿法清洗工艺;UTM通孔氧化层沉积工艺;UTM介电抗反射层(DARC)沉积工艺;UTM光刻工艺;UTM刻蚀工艺;UTM湿法清洗工艺;UTM掩埋种子层沉积工艺;UTM电镀铜工艺及铜平坦化工艺形成铜互连线,此形成铜互连工艺步骤少,成本低,且可提高铜互连的性能和可靠性。
搜索关键词: 沉积 铜互连 湿法清洗工艺 介质阻挡层 光刻工艺 刻蚀工艺 氧化层 通孔 半导体集成电路制造 介电抗反射层 电镀铜工艺 工艺步骤 铜互连线 制造过程 平坦化 种子层 掩埋
【主权项】:
1.一种铜互连工艺的制造过程,其特征在于,包括:/nS1:UTM介质阻挡层沉积工艺,在设置有底部金属槽的底部介质层的上表面进行UTM介质阻挡层沉积工艺,形成第一介质阻挡层;/nS2:UTM通孔氧化层沉积工艺,在第一介质阻挡层上形成第一通孔氧化层;/nS3:UTM介质阻挡层沉积工艺,在第一通孔氧化层上进行UTM介质阻挡层沉积工艺,形成第二介质阻挡层;/nS4:在第二介质阻挡层上旋涂光刻胶曝光显影后去除剩余光刻胶形成光阻,光阻部分覆盖第二介质阻挡层的上表面;/nS5:以步骤S4中的光阻为掩膜进行大尺寸顶层通孔刻蚀工艺,去除剩余光刻胶形成贯穿第二介质阻挡层以及部分第一通孔氧化层的通孔;/nS6:进行湿法清洗工艺;/nS7:UTM通孔氧化层沉积工艺,形成第二通孔氧化层,第二通孔氧化层覆盖第二介质阻挡层;/nS8:UTM介电抗反射层沉积工艺,形成介电抗反射层;/nS9:旋涂光刻胶曝光显影后去除剩余光刻胶形成光阻,光阻部分覆盖介电抗反射层的上表面;/nS10:以步骤S9中的光阻为掩膜进行大尺寸顶层沟槽刻蚀工艺,去除剩余光刻胶一次形成大尺寸顶层沟槽,大尺寸顶层沟槽包括沟槽本体部和沟槽延伸部,其中沟槽本体部贯穿第二通孔氧化层及第二介质阻挡层,沟槽延伸部贯穿第一通孔氧化层及第一介质阻挡层至底部介质层中的底部金属槽,去除光阻及介电抗反射层;/nS11:进行湿法清洗工艺;/nS12:进行大尺寸顶层沟槽掩埋种子层沉积工艺,在大尺寸顶层沟槽的周围形成掩埋种子层;/nS13:然后进行电镀铜工艺,形成填充大尺寸顶层沟槽的铜沉积层;以及/nS14:进行铜平坦化工艺去除覆盖在第二通孔氧化层上表面部分的铜,形成铜互连线。/n
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华力集成电路制造有限公司,未经上海华力集成电路制造有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910788021.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top