[发明专利]半导体结构、UHV器件及其制备方法在审

专利信息
申请号: 201910457329.3 申请日: 2019-05-29
公开(公告)号: CN110233130A 公开(公告)日: 2019-09-13
发明(设计)人: 巴特尔;陈俊;薛磊;万先进 申请(专利权)人: 长江存储科技有限责任公司
主分类号: H01L21/762 分类号: H01L21/762
代理公司: 北京汉之知识产权代理事务所(普通合伙) 11479 代理人: 陈敏
地址: 430074 湖北省武汉市洪山区东*** 国省代码: 湖北;42
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种半导体结构、UHV器件及其制备方法,半导体结构的制备方法包括如下步骤:提供衬底;于衬底内形成浅沟槽;于浅沟槽的侧壁形成掺杂材料层,掺杂材料层内掺杂有N型掺杂离子或P型掺杂离子;对衬底进行退火处理,使得掺杂材料层内的N型掺杂离子或P型掺杂离子扩散至衬底内,以于掺杂材料层与衬底之间形成掺杂侧壁;去除掺杂材料层。本发明的半导体结构的制备方法在浅沟槽的侧壁形成掺杂材料层后进行退火处理,可以实现对任意形状的浅沟槽的侧壁进行掺杂;通过控制掺杂材料层内掺杂离子的剂量及退火条件,可以实现对浅沟槽的侧壁进行任意所需剂量及分布状态的离子掺杂。
搜索关键词: 掺杂材料 浅沟槽 侧壁 衬底 半导体结构 制备 离子 掺杂 退火处理 掺杂离子 分布状态 离子掺杂 离子扩散 退火条件 去除
【主权项】:
1.一种半导体结构的制备方法,其特征在于,包括如下步骤:提供衬底;于所述衬底内形成浅沟槽;于所述浅沟槽的侧壁形成掺杂材料层,所述掺杂材料层内掺杂有N型掺杂离子或P型掺杂离子;对所述衬底进行退火处理,使得所述掺杂材料层内的N型掺杂离子或P型掺杂离子扩散至所述衬底内,以于所述掺杂材料层与所述衬底之间形成掺杂侧壁;及去除所述掺杂材料层。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于长江存储科技有限责任公司,未经长江存储科技有限责任公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201910457329.3/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top