[发明专利]半导体存储元件、其他元件及其制造方法在审

专利信息
申请号: 201780041826.4 申请日: 2017-07-03
公开(公告)号: CN109643720A 公开(公告)日: 2019-04-16
发明(设计)人: 高桥光惠;酒井滋树;楠原昌树;都田昌之;梅田优;佐佐木善和 申请(专利权)人: 国立研究开发法人产业技术综合研究所;株式会社华哥姆研究所
主分类号: H01L27/1159 分类号: H01L27/1159;H01L21/3065;H01L21/316;H01L27/11587
代理公司: 永新专利商标代理有限公司 72002 代理人: 安香子
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 提供一种使用宽度为100nm以下且高度为宽度的2倍以上的高纵横比的形状的存储体的半导体存储元件和其制造方法。一种半导体存储元件,具有在半导体基板(1)之上堆叠存储体(2)和导体(3)的层叠构造,存储体(2)的底面(12)与半导体基板(1)接触,存储体(2)的上表面(10)与导体(3)接触,存储体(2)的侧面(11)与隔壁(4)接触而被包围,存储体(2)的底面(12)的宽度是100nm以下,导体(3)与半导体基板(1)之间的最短的距离是存储体(2)的底面(12)的宽度的2倍以上,存储体(2)的侧面(11)的宽度在比底面(12)靠上的任何位置都与底面(12)的宽度相同而一定、或在底面(12)以外的比底面(12)靠上的位置最宽。
搜索关键词: 存储体 底面 半导体存储元件 半导体基板 导体 层叠构造 高纵横比 任何位置 侧面 上表面 堆叠 隔壁 制造 包围
【主权项】:
1.一种半导体存储元件,具有将半导体、存储体和导体堆叠的层叠构造,上述存储体是具有2个以上相互能够区分的稳定的状态、同时选择上述状态中的1个状态的物体,上述半导体存储元件的特征在于,上述存储体的相对的两面中的一面与上述半导体接触,另一面与上述导体接触,上述存储体的侧面不与上述两面平行,上述存储体的侧面与隔壁接触而被包围,上述存储体的与上述半导体平行的方向的截面在与上述半导体接触的面中面积最小,越远离上述半导体则面积相同或越大,上述截面的最小宽度是100nm以下,上述导体与上述半导体之间的最短的距离是上述截面的最小宽度的2倍以上。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于国立研究开发法人产业技术综合研究所;株式会社华哥姆研究所,未经国立研究开发法人产业技术综合研究所;株式会社华哥姆研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201780041826.4/,转载请声明来源钻瓜专利网。

同类专利
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top