[实用新型]一种高频延迟锁相环有效
| 申请号: | 201420575546.5 | 申请日: | 2014-09-30 |
| 公开(公告)号: | CN204119209U | 公开(公告)日: | 2015-01-21 |
| 发明(设计)人: | 亚历山大 | 申请(专利权)人: | 山东华芯半导体有限公司 |
| 主分类号: | H03L7/08 | 分类号: | H03L7/08 |
| 代理公司: | 西安西交通盛知识产权代理有限责任公司 61217 | 代理人: | 黄瑞华 |
| 地址: | 250101 山东省济南市高新*** | 国省代码: | 山东;37 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | 本实用新型一种高频延迟锁相环,包括依次串联设置的DLL电路和DCC电路,以及脉冲产生电路;输入时钟经脉冲产生电路接入到DLL电路的输入端;脉冲产生电路用于产生一个固定脉冲宽度的时钟,固定脉冲宽度不小于DLL电路要求的最小脉冲宽度。通过设置的脉冲产生电路将输入时钟的脉冲宽度调整固定为一个固定的宽度,使其在传输过程中有足够的脉冲宽度,不会因失真造成信号的消失,保证了时钟信号在DLL和DCC延迟链中传输时不丢失。同时由于仅仅是改变了脉冲信号的宽度,而对周期和相位没有进行改变,从而避免了对信号干扰和破坏,在提高了传送质量的同时,保证了信号传输的稳定和可靠性,适用范围广。 | ||
| 搜索关键词: | 一种 高频 延迟 锁相环 | ||
【主权项】:
一种高频延迟锁相环,其特征在于,包括依次串联设置的DLL电路和DCC电路,以及脉冲产生电路;输入时钟经脉冲产生电路接入到DLL电路的输入端;脉冲产生电路用于产生一个固定脉冲宽度的时钟,固定脉冲宽度不小于DLL电路要求的最小脉冲宽度。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于山东华芯半导体有限公司,未经山东华芯半导体有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201420575546.5/,转载请声明来源钻瓜专利网。
- 上一篇:一种用于家纺的竹炭纤维面料
- 下一篇:一种汽车安全带用涤纶单丝的制备方法





