[发明专利]半导体集成电路装置及使用其的移动装置无效

专利信息
申请号: 200580015664.4 申请日: 2005-05-18
公开(公告)号: CN1954498A 公开(公告)日: 2007-04-25
发明(设计)人: 冲宏一;井手雄三 申请(专利权)人: 罗姆股份有限公司
主分类号: H03L3/00 分类号: H03L3/00;G06F1/04;H02J1/00;H03K17/00
代理公司: 中科专利商标代理有限责任公司 代理人: 朱进桂
地址: 日本*** 国省代码: 日本;JP
权利要求书: 查看更多 说明书: 查看更多
摘要: 一种IC包括响应于外部信号在导通状态和断开状态之间切换的内部电路,还包括外部同步的振荡电路。IC还包括状态保持电路,当将用于同步振荡器电路的脉冲输入到待机脉冲输入端时,所述状态保持电路将通过整形从比较器输出的脉冲而获得的信号施加到内部电路和振荡器电路作为操作信号,以及,当将用于无操作的恒定电压施加到待机脉冲输入端给定的时间段时,将从比较器输出的恒定电压施加到内部电路和振荡器电路作为无操作信号。
搜索关键词: 半导体 集成电路 装置 使用 移动
【主权项】:
1.一种半导体集成电路装置,能够基于外部提供到信号输入端的信号而停止操作,当将输入到所述信号输入端的信号固定在第一预定电平时,所述半导体集成电路装置变成操作停止状态;以及当将所述信号固定在第二预定电平或所述信号是预定周期的脉冲信号时,所述半导体集成电路装置变成操作状态。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于罗姆股份有限公司,未经罗姆股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200580015664.4/,转载请声明来源钻瓜专利网。

同类专利
  • 一种低相位噪声抗振型晶体振荡器-201911199686.0
  • 田雨;谭峰;叶芃;邱渡裕;郭连平;曾浩;杨扩军;蒋俊 - 电子科技大学;优利德科技(中国)股份有限公司
  • 2019-11-29 - 2023-10-20 - H03L3/00
  • 本发明公开了一种低相位噪声抗振型晶体振荡器,采用基于模拟电路的闭环反馈补偿构架,其功分器将压控晶体振荡器的输出信号分为两路,其中一路输入相位~电压转换电路,根据压控晶体振荡器输出信号的相位转换为对应的电压信号,再经过电压比对电路与参考电压作差,产生补偿电压差信号,再经过加法电路与压控电压V0进行相加,得到补偿后的压控电压#imgabs0#滤波器对压控电压Vc滤波后,并加载到压控晶体振荡器的压控端进行补偿,实现对输出信号相位的补偿。与现有有源补偿的抗振型晶体振荡器相比,直接将与振动实时相关的相位,转换为与之成一一对应映射关系的补偿电压进行补偿,该方法能够克服现有抗振型晶体振荡器中由于使用加速度感器引起的迟滞问题。
  • 一种晶振控制装置-202210140696.2
  • 戴山彪;朱磊 - 中移物联网有限公司;中国移动通信集团有限公司
  • 2022-02-16 - 2023-08-25 - H03L3/00
  • 本申请公开了一种晶振控制装置,包括:差分放大器,第一输入端的输入电压为基准电压,第二输入端与晶振的第一端连接,差分放大器的输出端与晶振的第二端连接;自偏置控制模组的输入端与晶振的输出端连接;自偏置控制模组的输出端与差分放大器的偏置端连接;在晶振处于起振状态时,差分放大器的输出端的电压幅度由第一电压值增加到第二电压值,自偏置控制模组提供的偏置电流由第一电流值降低到第二电流值,差分放大器的增益大于预设增益;在晶振处于共振状态时,差分放大器的输出端的电压幅度保持在第二电压值,偏置电流保持在第二电流值,差分放大器的增益降低至所述预设增益值。本方案实现了晶振快速起振且降低了工作时的功耗。
  • 晶体振荡器和用于晶体振荡器的启动方法-202210150718.3
  • A·卡萨格兰德;J-L·阿伦德 - 斯沃奇集团研究和开发有限公司
  • 2022-02-14 - 2023-08-22 - H03L3/00
  • 本公开涉及一种晶体振荡器和用于启动晶体振荡器的操作的启动方法,晶体振荡器包括:振荡器结构,包括晶体谐振器和连接到晶体谐振器的电子振荡器电路,振荡器结构具有第一端子和第二端子,启动控制器,其能够操作为通过用可从时钟信号获取的激励信号序列激励振荡器结构来开始振荡器结构中的振荡,当由定时信号触发时,激励信号序列至少包括第一激励信号和第二激励信号,比较器,包括第一和第二输入端子以及输出端子,第一输入端子连接到第一端子第二输入端子连接到第二端子,比较器能够操作为提供比较信号,还包括数字存储器;以及相移单元,其操作为基于比较信号并且基于由数字存储器提供的数字数据来生成或修改定时信号。
  • 一种晶体振荡器驱动电路-201610657864.X
  • 刘三林;刘志 - 兆易创新科技集团股份有限公司
  • 2016-08-11 - 2023-06-30 - H03L3/00
  • 本发明实施例公开了一种晶体振荡器驱动电路,所述电路包括:偏置电流产生单元、电阻单元和电流可配置放大器单元;其中,偏置电流产生单元,分别与所述电阻单元和所述电流可配置放大器单元相连,用于给所述电阻单元和电流可配置放大器单元提供工作电流;电阻单元,与所述电流可配置放大器单元相连,用于给所述电流可配置放大器单元建立直流工作点;电流可配置放大器单元,分别与晶体振荡器的输入端和输出端相连,用于在直流工作点的控制下对工作电流进行放大,以驱动晶体振荡器起振,实现了降低驱动电路的功耗,减小驱动电路所占的面积,并提高驱动电路的适用范围的目的。
  • 可检测晶振快速起振过程中异常并保持低功耗的晶振电路-202211604520.4
  • 周祥福;杨晓 - 珠海亿智电子科技有限公司
  • 2022-12-13 - 2023-05-23 - H03L3/00
  • 本发明公开了一种可检测晶振快速起振过程中异常并保持低功耗的晶振电路,包括内置振荡器,内置振荡器通过第三开关与第一电流源相连接,输出时钟送给晶体振荡器起振检测电路,晶体振荡器通过第二开关与第二电流源相连接,通过第一开关与第三电流源相连接,输出时钟送给晶体振荡器起振检测电路;晶体振荡器起振检测电路根据内置振荡器和晶体振荡器所输出的时钟来判断晶体振荡器是否起振,并根据判断结果来输出开关控制信号分别控制第一、二、三开关的闭合与打开。本发明采用内置振荡器检测晶体振荡器起振是否异常,如果异常则关闭晶体振荡器快速起振用的大电流,也关闭晶体振荡器正常工作模式的小电流,同时也关闭内置振荡器电流,避免过度耗电。
  • 一种晶振启动电路及控制电路-202310134145.X
  • 李海华;李家明;麦沛然;马许愿 - 澳门大学
  • 2023-02-17 - 2023-05-02 - H03L3/00
  • 本申请提供的一种晶振启动电路及控制电路,涉及晶体振荡器技术领域,晶振启动电路包括数控振荡器、信号发生器、注入模块、晶振模块、校准模块,数控振荡器的第一电压端通过信号发生器连接注入模块的控制端,晶振模块的两端分别连接注入模块的电源端和接地端,晶振模块还连接校准模块的第一输入端,校准模块的第二输入端还连接数控振荡器的第二电压端,以使得校准模块基于晶振模块输出的缓冲电压信号以及数控振荡器输出的交流电压信号,采用二进制搜索算法产生数字控制码,校准模块的输出端还连接数控振荡器的控制端,以使得数控振荡器基于数字控制码调整第一电压端输出的电压信号的频率,减少了校准时间,进而降低了起振时间,减少了起振能耗。
  • 晶振驱动电路-201911164284.7
  • 邵博闻 - 上海华虹宏力半导体制造有限公司
  • 2019-11-25 - 2023-04-28 - H03L3/00
  • 本发明公开了一种晶振驱动电路,包含:第一~第四PMOS,第一~第四NMOS,第一~第三电阻,第一及第二开关,电容;本发明所述的晶振驱动电路,通过两个开关及一电容组成开关电容,在晶振起振前开关电容不工作,不影响驱动电路的启动速度,而当晶振起振后,开关电容工作使第四PMOS关断,降低偏置电流为原始值,不增加偏置电流的功耗。
  • 一种基于CMOS芯片的待机唤醒振荡电路及电器设备-202310048928.6
  • 张梦龙;罗东向;汪炜喆 - 华南师范大学
  • 2023-02-01 - 2023-04-18 - H03L3/00
  • 本发明公开了一种基于CMOS芯片的待机唤醒振荡电路及电器设备,包括待机唤醒电路、分频电路、变压器电路、整流管电路和放大器电路,其中,所述待机唤醒电路与放大器电路连接,所述放大器电路与整流管电路连接,所述整流管电路与分频电路连接,所述分频电路与变压器电路连接。通过使用本发明,能够通过控制尾电流源的电流值以实现唤醒功能并降低了电路的功耗,为导航芯片提供稳定信号。本发明作为一种基于CMOS芯片的待机唤醒振荡电路及电器设备,可广泛应用于待机唤醒电路技术领域。
  • 晶体起振电路、方法及芯片-202111189081.0
  • 黄洪杰 - 炬芯科技股份有限公司
  • 2021-10-12 - 2023-04-14 - H03L3/00
  • 本公开涉及一种晶体起振电路、方法及芯片,该方法通过在接收到晶体起振信号的情况下,针对每个级别的驱动模块,通过调节测试电阻模块接入该驱动模块的阻值,确定该驱动模块对应的目标余量值,根据多个级别的该驱动模块的多个该目标余量值,从多个级别的驱动模块中确定该目标晶体的目标驱动模块;控制该目标驱动模块驱动该目标晶体,能够在一个晶体起振电路中设置多个级别的驱动模块,并通过该测试电阻模块测试每个驱动模块的驱动能力,然后从多个级别的驱动模块中确定驱动能力与该目标晶体匹配的目标驱动模块,从而能够针对不同的晶体匹配适应于该晶体的驱动模块,并在保证驱动能力满足晶体驱动需求的情况下,降低驱动功耗。
  • 晶振启动控制电路及方法、晶振装置、SOC芯片-202211342322.5
  • 郭术明;李有惠;彭莉 - 无锡华润上华科技有限公司
  • 2022-10-31 - 2023-03-07 - H03L3/00
  • 本发明涉及一种晶振启动控制电路及方法、晶振装置、SOC芯片,所述电路包括:逻辑电路;线性稳压器,根据逻辑电路输出的第一信号确定输出给晶体振荡器的电源信号的电压,电源信号作为晶体振荡器的电源;逻辑电路还用于检测晶体振荡器输出的时钟信号,若在输出第一信号后的预设时长内逻辑电路检测到晶体振荡器输出的时钟信号,则逻辑电路改变输出的第一信号,以使线性稳压器输出的电源信号的电压减小,直到在预设时长内未检测到时钟信号,此时逻辑电路再改变一次第一信号从而将电源信号的电压增大后,作为稳定的电源信号提供给晶体振荡器。本发明可以根据晶振的起振情况灵活调低LDO输出电压,尽可能地降低晶振的功耗。
  • 检测控制电路、检测控制方法及芯片-202111037093.1
  • 侯振伟;钟旭 - 炬芯科技股份有限公司
  • 2021-09-06 - 2023-03-07 - H03L3/00
  • 本发明公开了检测控制电路、检测控制方法及芯片,可以在目标时钟使能端的信号的控制下,生成目标时钟信号。在确定目标时钟信号满足设定稳定条件以确定目标时钟信号稳定时,可以将稳定后的目标时钟信号输出给后面的电路。这样可以在芯片中需要稳定的目标时钟信号时,生成目标时钟信号,并通过对生成的目标时钟信号进行检测,在确定目标时钟信号满足设定稳定条件时,可以确定目标时钟信号处于稳定状态,再将产生的目标时钟信号输出。从而可以不用再额外设置延时时间,即可实现目标时钟信号的稳定输出。
  • 一种无源晶振起振的自适应方法-202211345485.9
  • 丁晓明;许成珅 - 西安中颖电子有限公司
  • 2022-10-31 - 2023-01-06 - H03L3/00
  • 本发明公开了一种无源晶振起振的自适应方法,所述方法包括:a.将晶振起振过程分成N个阶段,每个阶段对应一个起振方案;b.使能晶振起振;c.执行第一起振方案,进入第一阶段的起振过程;d.判断所述晶振是否起振,若未起振,则执行步骤e;e.执行下一个起振方案,进入下一阶段的起振过程;f.重复执行步骤d‑e,直至所述晶振起振。
  • 晶体振荡器及其启动方法-202110687355.2
  • 张耿孟;王耀祺;莫雁杰;刘先祐;林俊名 - 联发科技股份有限公司
  • 2021-06-21 - 2023-01-06 - H03L3/00
  • 本发明提供了一种晶体振荡器(XO)及其快速启动方法。所述XO可以包括XO核心电路、频率合成器和快速启动接口电路,其中所述频率合成器可以包括压控振荡器(VCO)和分频器。所述XO核心电路产生具有XO频率的XO信号。所述VCO产生具有VCO频率的VCO时钟,所述分频器产生具有分频的分频时钟,其中所述VCO频率除以所述分频器的除数得到所述分频。所述快速启动接口电路将所述分频时钟传送至所述XO核心电路,然后根据所述XO信号产生具有所述XO频率的参考时钟。更具体的,本发明根据所述参考时钟校准所述VCO频率,以使所述分频接近所述XO频率。实施本发明实施例,可以提高XO的启动过程对温度变化的鲁棒性,且不会大幅增加整体成本。
  • 数控晶体振荡器快速启动电路-202211127382.5
  • 孙兴林;李曙光;徐红如 - 南京英锐创电子科技有限公司
  • 2022-09-16 - 2022-12-16 - H03L3/00
  • 本申请实施例提供了一种数控晶体振荡器快速启动电路,包括:频率选择控制电路,用于基于频率选择信号生成频率控制信号;快速启动电路,与频率选择控制电路相连接,用于基于频率控制信号生成波形信号,波形信号的频率分量包括目标谐振频率;数控晶体振荡器,与快速启动电路相连接,用于在波形信号的作用下发生谐振,并在目标谐振频率上起振直至稳定振荡。上述数控晶体振荡器快速启动电路中,通过设置频率选择控制电路及快速启动电路,快速启动电路生成的波形信号的频率分量包括目标谐振频率,即可以改善快速启动电路的Q值,又可以为数控晶体振荡器提供较大的初始能量,使得数控晶体振荡器可以快速起振,从而缩短启动时间,降低系统功耗。
  • 一种晶体振荡器的直流偏置电路及芯片-202210110012.4
  • 田磊;张卓;吴晓闻 - 上海先楫半导体科技有限公司
  • 2022-01-28 - 2022-11-29 - H03L3/00
  • 本发明提供一种晶体振荡器的直流偏置电路及芯片,包括:偏置电压模块,用于为所述放大管提供偏置电压;第一偏置电流模块,用于为所述放大管提供偏置电流;第二偏置电流模块,用于为所述偏置电压模块提供偏置电流;滤波模块,包括电流镜单元和第一电容,用于滤除所述直流偏置电路中的交流成分。本发明采用有源的直流偏置电路替换偏置电阻,有效减小了芯片的面积;同时设置有滤波模块,可有效滤除电路中的交流成分,降低了直流偏置电路对负阻的影响,确保在不同条件下,晶体振荡器均能可靠起振。
  • 用于硅谐振压力传感器的自适应闭环反馈控制系统及方法-202210637646.5
  • 胡宗达;梁应剑;张林;张坤;赵鑫;李明兴 - 成都凯天电子股份有限公司
  • 2022-06-08 - 2022-11-01 - H03L3/00
  • 本发明提供了一种用于硅谐振压力传感器的自适应闭环反馈控制系统及方法,属于MEMS压力传感器技术领域。该系统包括V/F转换电路、与所述V/F转换电路连接的硅谐振压力芯体、与所述硅谐振压力芯体连接的C/V电路、分别与所述C/V电路连接的自适应反馈控制模块和微分器以及与所述微分器连接的AGC电路,所述AGC电路与所述自适应反馈控制模块连接。本发明通过自适应反馈控制,满足驱动端信号和检测端信号‑90°的相位差特性,保证其不受外界环境温度的影响,满足移相抗干扰的能力,保证硅谐振压力传感器始终工作在谐振状态,减小了因外界环境影响造成频率漂移或幅值波动带来的影响。
  • 一种食品杀菌保鲜系统及方法-201711017509.7
  • 聂永培 - 浙江都美电气技术股份有限公司
  • 2017-10-26 - 2022-06-07 - H03L3/00
  • 本发明公开了一种食品杀菌保鲜系统及方法,其中食品杀菌保鲜系统包括高压电源、脉冲发生器控制单元、第一电极和第二电极,高压电源的输出端与脉冲发生器控制单元相连,脉冲发生器的第一输出端与第一电极电连接,脉冲发生器的第二输出端与第二电极电连接,第一电极与第二电极之间形成电场;还包括与脉冲发生器控制单元电连接的智能移动终端;第一电极和第二电极为相互平行的平板电极。本发明利用高压脉冲电场实现食品的杀菌保鲜,实现了食品在加工、存储、运输过程中的全程保鲜,其能耗只有传统杀菌保鲜方法能耗的十分之一甚至更少,耗时极短,低碳环保,可以使用互联控制,操作方便,适用范围广,对食品品质和风味无影响。
  • 晶体振荡器启动电路和方法-202111408869.6
  • 乔斯·沃林邓;雷汉·艾哈迈德;雷尼尓·胡格桂恩 - 恩智浦有限公司
  • 2021-11-24 - 2022-06-03 - H03L3/00
  • 晶体谐振器被配置成耦合到启动电路,启动电路包括具有数个开关的H桥电路。响应于检测到晶体谐振器中的动生电流的过零事件而生成多个开关控制信号。H桥电路的开关由开关控制信号控制,以在第一开关控制阶段期间以第一极性并且在第二开关控制阶段期间以相反的第二极性将电压施加到晶体谐振器的端。在相应开关控制阶段的相应第一子阶段期间,多个开关以第一配置进行配置以将电源节点耦合到相应晶体谐振器端。在相应开关控制阶段的相应第二子阶段期间,多个开关以第二配置进行配置以将电源节点耦合到相应晶体谐振器端。在第二配置中,电源节点与相应晶体谐振器端之间的电阻比第一配置中的电阻大。在每个相应第二子阶段期间检测过零。
  • 晶体振荡器起振电路、功能模块以及电子设备-202210107062.7
  • 林武 - 深圳市英特瑞半导体科技有限公司
  • 2022-01-28 - 2022-05-13 - H03L3/00
  • 本发明实施例公开了一种晶体振荡器起振电路、功能模块以及电子设备。该晶体振荡器起振电路包括:振荡模块,振荡模块用于生成振荡信号;起振控制模块,振荡模块与起振控制模块连接;起振控制模块用于根据振荡信号调节振荡模块的反馈系数,以缩短振荡模块的起振时间。本方案通过调节振荡模块的反馈系数,缩短振荡模块的起振时间,从而使振荡模块更快的达到稳定振荡,可以更有效的避免振荡器不能启振的发生,进而降低了晶体振荡器的起振功耗。
  • 一种快速起振的晶振电路-202122895171.3
  • 韩怀宇;邵要华;赵伟兵 - 珠海一微半导体股份有限公司
  • 2021-11-24 - 2022-05-10 - H03L3/00
  • 本实用新型公开一种快速起振的晶振电路,该晶振电路包括电容C1、电容C2、晶振、反馈电阻和反相器INV1,所述反相器INV1和晶振构成回路,所述晶振两端设置电容C1和电容C2,所述电容C1和电容C2另一端均设置接地端,所述晶振电路包括开关A1、开关A2、开关A3和电源端,所述反相器INV1的输入端通过开关A1与电源端相连,所述反相器INV1的输出端通过开关A3和开关A2与电源端相连,所述开关A3与反相器INV1串联,所述开关A3与反相器INV1的串联电路和反馈电阻并联,所述开关A1、开关A2和开关A3组合工作来实现晶振电路的快速起振。
  • 一种晶体振荡器电路-202111465412.9
  • 李雪民 - 苏州领慧立芯科技有限公司
  • 2021-11-30 - 2022-04-12 - H03L3/00
  • 本发明公开了一种晶体振荡器电路,包括:振荡器驱动模块、一阶滤波模块和幅度检测与电流偏置调整模块;振荡器驱动模块分别与一阶滤波模块和幅度检测与电流偏置调整模块连接,用于驱动晶体振荡器;一阶滤波模块分别与振荡器驱动模块和幅度检测与电流偏置调整模块,用于滤掉晶体振荡器第一连接端的交流信号;幅度检测与电流偏置调整模块分别与一阶滤波模块和振荡器驱动模块连接,用于检测晶体振荡器的震荡幅度及动态调整振荡器驱动模块的偏置电流。本发明的初始时刻驱动器偏置电流较大,保证了足够的驱动能力。随着震荡信号逐渐上升,偏置电流逐渐下降,实现自动增益控制,电路功耗也逐渐下降,同时该晶体震荡器电路驱动能力强,应用场景广泛。
  • 调节增益的晶振电路方法-202111450152.8
  • 何友军 - 上海美仁半导体有限公司
  • 2021-11-30 - 2022-03-15 - H03L3/00
  • 本申请提出了一种调节增益的晶振电路方法,涉及集成电路设计领域。本申请晶振电路包括:电流源组、场效应晶体管、反馈电阻和开关控制组件;电流源组包括电源、多个电流源和每个电流源的开关;每个电流源的输入端与电源连接,每个电流源的输出端与开关的第一端连接,开关的第二端与场效应晶体管的漏极连接;场效应晶体管的漏极分别与反馈电阻的第一端和开关控制组件的输入端连接,场效应晶体管的栅极与反馈电阻的第二端连接,场效应晶体管的源极接地;开关控制组件的控制端与每个电流源的开关连接。本申请在晶振启动阶段确保晶振电路有最大的增益从而快速起振,起振后通过判断晶振的衰减而控制偏置电流,保证晶振在低功耗模式下工作且不会停振。
  • 晶体振荡器和晶体振荡器的启动方法-202110869845.4
  • A·卡萨格兰德;J-L·阿伦德 - 斯沃奇集团研究和开发有限公司
  • 2021-07-30 - 2022-03-08 - H03L3/00
  • 本发明涉及一种晶体振荡器和一种晶体振荡器的启动操作方法,该晶体振荡器包括:‑晶体谐振器,其包括第一端子和第二端子,‑连接到晶体谐振器的电子振荡器电路,‑第一电容器,其包括第一端子和第二端子,该第二端子连接到晶体谐振器的第一端子,‑第二电容器,其包括第一端子和第二端子,该第二端子连接到晶体谐振器的第二端子,其特征在于,该晶体振荡器还包括开关,该开关包括第一端子、第二端子和第三端子,其中,通过所述第三端子处的电压控制所述开关的所述第一端子和所述第二端子之间的导电性,所述开关的所述第一端子连接到所述第一电容器的所述第一端子,所述开关的所述第二端子连接到所述第二电容器的所述第一端子。
  • 一种快速起振的晶振电路及控制方法-202111404178.9
  • 韩怀宇;邵要华;赵伟兵 - 珠海一微半导体股份有限公司
  • 2021-11-24 - 2022-02-01 - H03L3/00
  • 本发明公开一种快速起振的晶振电路及控制方法,该晶振电路包括电容C1、电容C2、晶振、反馈电阻和反相器INV1,所述反相器INV1和晶振构成回路,所述晶振两端设置电容C1和电容C2,所述电容C1和电容C2另一端均设置接地端,所述晶振电路包括开关A1、开关A2、开关A3和电源端,所述反相器INV1的输入端通过开关A1与电源端相连,所述反相器INV1的输出端通过开关A3和开关A2与电源端相连,所述开关A3与反相器INV1串联,所述开关A3与反相器INV1的串联电路和反馈电阻并联,所述开关A1、开关A2和开关A3组合工作来实现晶振电路的快速起振。
  • 一种超宽频段晶体驱动电路-202111052787.2
  • 宋登明 - 成都锐成芯微科技股份有限公司
  • 2021-09-09 - 2021-12-31 - H03L3/00
  • 本发明公开了一种超宽频段晶体驱动电路,涉及集成电路技术领域,尤其涉及一种晶体驱动电路。该超宽频段晶体驱动电路包括反馈电阻模块、起振电路模块和第一选择器;反馈电阻模块连接于起振电路模块,起振电路模块连接于第一选择器、外部晶体和外部负载端;第一选择器连接于起振电路模块;起振电路模块还包括低频起振子电路和中高频起振子电路;当需要启动外部晶体时,驱动电路根据所需频率连接对应晶体;发送控制信号至反馈电阻模块,以将反馈电阻模块的阻值配置到启动晶体所需的阻值;发送选择信号至起振电路模块,以接通起振电路模块;第一选择器根据选择信号将选择后的晶体振荡信号输出至后续电路。本发明的晶体驱动电路减小了芯片面积和成本。
  • 一种自适应易启动的振荡器幅度控制电路-201810161276.6
  • 刘钊;颜文;韩洪征;李冉;赵超;宋永华 - 博流智能科技(南京)有限公司
  • 2018-02-27 - 2021-07-09 - H03L3/00
  • 本发明揭示了一种自适应易启动的振荡器幅度控制电路,包括电压电流转换电路、低压差线性稳压器LDO;所述电压电流转换电路连接振荡器的MOS管,通过改变MOS管的栅源电压,MOS管的漏源电流也会变化,这就是MOS管的跨导特性;电压电流转换电路利用MOS管的跨导特性,将振荡幅度的电压信息转换成电流信息,当振荡器幅度越大,电压电流转换电路输出电流越大;所述低压差线性稳压器LDO,用于给振荡器的负阻单元提供电源电压。本发明提出的自适应易启动的振荡器幅度控制电路,可以灵活的控制晶体振荡器的振荡幅度以达到节省功耗,提高频率稳定度的目的。并且本发明不需要使用功耗大,面积大的峰值电压检测电路以及配套的数字算法,以很小的开销实现了相同的功能。
  • 自校准晶振驱动系统-202110256568.X
  • 徐挺;雷红军 - 苏州华芯微电子股份有限公司
  • 2021-03-09 - 2021-06-22 - H03L3/00
  • 本发明揭示了一种自校准晶振驱动系统,包括:晶振元件,用于输出振荡信号;驱动模块,与晶振元件相连,用于通过调节正反馈和负反馈的强度以输出维持晶振元件振荡的增益;峰值检测模块,与晶振元件相连,用于对晶振元件的振荡信号进行峰值检测并输出直流信号;比较反馈模块,连接峰值检测模块和驱动模块,用于通过分析直流信号来输出调节驱动模块的尾电流的信号从而调节驱动模块的输出增益。本发明中的自校准晶振驱动系统可在外部电路外接各种无源晶振的情况下,都能使晶振的振幅稳定在某一固定值,同时也能消除电源、温度及器件老化造成的影响,从而提高了整个电路系统的稳定性和可靠性。
  • 一种基于抖动注入和负阻升压的晶体振荡器-202110203722.7
  • 王子轩;吴伟;王耀晨;蔡志匡;刘璐 - 南京邮电大学
  • 2021-02-24 - 2021-06-18 - H03L3/00
  • 本发明公开了一种基于抖动注入和负阻升压的晶体振荡器,包括高斯型脉冲注入振荡器输出时钟信号至状态机,状态机的输出使能信号分别激活高斯型脉冲注入振荡器和负阻升压模块,输入信号分别接入状态机FSM和皮尔斯振荡器,状态机产生频率调谐字用于调节高斯型脉冲注入振荡器的振荡频率,振荡频率集中在晶体振荡器的谐振频率上,高斯型脉冲注入振荡器和皮尔斯振荡器输出起振信号至晶体振荡器。本发明将注入信号的能量集中在晶体的谐振频率上同时保持注入信号和晶体振荡器之间频率偏移的稳定性,由反相器单元组成的负阻升压模块进一步减少启动时间,在保证快速启动晶体振荡器的前提下,也具备低功耗的优点,具有广泛的实用价值。
  • 晶振驱动电路-201710990918.9
  • 邵博闻 - 上海华虹宏力半导体制造有限公司
  • 2017-10-23 - 2021-06-08 - H03L3/00
  • 本发明公开了晶振驱动电路,包括:第一~第六MOS、第一~第二电阻和隔直耦合装置;第一~第三MOS的第一端连接电源电压,第四~第六MOS的第一端连接地;第一MOS第二端通过第一电阻连接第四MOS第二端,第二MOS的第二端连接第五MOS第二端,第三MOS第二端连接第六MOS第二端;第一~第三MOS的第三端互连并与第五MOS的第二端连接,第四MOS第三端连接隔直耦合装置第一端,第五MOS第三端连接在第四MOS第二端和第一电阻之间,第六MOS第三端连接隔直耦合装置第二端;隔直耦合装置第一端连接在第一MOS第二端和第一电阻之间,隔直耦合装置第二端通过第二电阻连接第三MOS第二端。本发明的晶振驱动电路相对现有技术振幅能够受控并且功耗更低。
  • 一种快速起振晶振驱动电路及集成电路-202011622436.6
  • 周述;李孝敬;胡眺;曾许英;刘鸣凯;胡万成 - 湖南国科微电子股份有限公司
  • 2020-12-30 - 2021-05-11 - H03L3/00
  • 本申请公开了一种快速起振晶振驱动电路,包括:包括第一电阻、第一电感、第一电容的第一串联单元;均与所述第一串联单元并联的第二电容、可调电阻单元和反相器;与所述反相器的输入端连接的第一接地电容;与所述反相器的输出端连接的第二接地电容;根据所述反相器的输入端信号控制所述可调电阻单元的等效阻值的控制器。本申请中控制器根据接收到的信息,对可调电阻单元的阻值进行调节,可满足快速起振晶振驱动电路在不同状态下与反相器并联的等效电阻的不同需求,进而在同一个快速起振晶振驱动电路中实现快速起振和不增加振荡幅度、不损害寿命的效果。相应的,本申请还公开了一种具有相同有益效果的集成电路。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top