[发明专利]一种屏蔽栅MOSFET(SGT)的制作方法在审
申请号: | 202210482999.2 | 申请日: | 2022-05-05 |
公开(公告)号: | CN114999916A | 公开(公告)日: | 2022-09-02 |
发明(设计)人: | 黄平;鲍利华;顾海颖 | 申请(专利权)人: | 上海朕芯微电子科技有限公司 |
主分类号: | H01L21/336 | 分类号: | H01L21/336;H01L29/423;H01L29/78 |
代理公司: | 上海天翔知识产权代理有限公司 31224 | 代理人: | 吕伴 |
地址: | 201401 *** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 一种 屏蔽 mosfet sgt 制作方法 | ||
本发明公开的屏蔽栅MOSFET(SGT)的制作方法,其经过多次氧化、多次蚀、多次淀积,尤其是第一次沟槽的宽度要比第二次沟槽的宽度要宽;Spacer材料是Si3N4;两层多晶硅之间的氧化层,采用热氧化。本发明具有以下优点:1)第二次氧化时,在Spacer侧壁上几乎不会生长SiO2,所以第一次多晶硅刻蚀之后可以非常容易去除侧壁上的氧化层;2)第一次多晶硅刻蚀之后,采用热氧化的方法,可以非常方便生长厚的隔离氧化层(第三氧化层),这样就很好地避免了之前两层多晶硅之间隔离氧化层太薄的问题。
技术领域
本发明涉及半导体器件制备技术领域,特别涉及一种屏蔽栅MOSFET(SGT)的制作方法。
背景技术
SGT(Split Gate Transistor)是最近10年发展起来的一种新型功率MOSFET器件,主要是为了降低器件的导通损耗。
对于传统的Trench MOSFET而言,导通损耗主要是器件的沟道电阻和漂移区电阻。沟道电阻可以通过增加器件栅极密度来降低;而漂移区电阻受一维电场的限制,不太容易降下来。对于SGT而言,延伸的栅极相当于一个场板,且延伸的栅极下面的氧化层比较厚,这样有效地舒缓了漂移区里的电场集中,提高了器件的击穿电压(换言之,对于相同的击穿电压,SGT可以采用掺杂浓度更高的外延层,这样就可以降低器件的漂移区电阻,从而降低器件整个导通电阻)。
另外一个因素就是传统的Trench MOSFET有较大的栅漏电容Cgd(栅极和漏极之间仅有一层薄的栅氧化层),高密度的栅极结构会导致高的栅漏电容Cgd,这样会导致高的开关损耗;对SGT而言,栅极和漏极之间是场板下面的厚氧化层(要比栅氧化层厚得多),故Cgd也比较小。
参见图1a至图1i,传统的屏蔽栅MOSFET(SGT)的制作方法,包括如下步骤:1)深槽刻蚀(参见图1a);2)深槽填充(厚氧化及多晶硅淀积)(参见图1b);
3)第一次多晶硅刻蚀(Etchback)(参见图1c);4)第一次多晶硅刻蚀至凹槽内(Recess)(参见图1d和图1e);5)栅氧化(参见图1d);6)第二次多晶硅(Gate Polysilicon)填充(参见图1g);7)第二次多晶硅(Gate Polysilicon)刻蚀(参见图1h和图1i)。
上述传统SGT制程的缺点是:
1)第一次多晶硅刻蚀之后,无损去除沟槽内的氧化层比较困难;
2)受制程限制,第一层多晶硅与第二层多晶硅之间的氧化层的厚度比较薄。
发明内容
本发明所要解决的技术问题在于针对上述现有技术所存在的不足而提供一种新的屏蔽栅MOSFET(SGT)的制作方法。
为了实现上述发明目的,本发明的屏蔽栅MOSFET(SGT)的制作方法,包括如下步骤:
步骤1:准备衬底及外延材料,其中外延材料位于衬底之上;
步骤2:在外延材料的表面上进行第一次氧化,形成一层第一氧化层;
步骤3:在第一氧化层上蚀刻出第一次沟槽,该第一次沟槽穿透第一氧化层进入外延材料中;
步骤4:在第一氧化层和第一次沟槽侧壁及底部淀积一层Si3N4层;
步骤5:Etchback刻蚀掉第一氧化层上及沟槽底部的Si3N4层,在第一次沟槽的侧壁形成Si3N4侧墙(Spacer);
步骤6:以第一氧化层和Si3N4侧墙为屏蔽层,在第一次沟槽的槽底蚀刻出第二次沟槽;
步骤7:对第二次沟槽的侧壁和底部进行第二次氧化,形成第二氧化层;
步骤8:在第二氧化层、第一氧化层和Si3N4侧墙表面淀积第一层多晶硅;第一层多晶硅填满第一次沟槽和第二次沟槽;
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海朕芯微电子科技有限公司,未经上海朕芯微电子科技有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202210482999.2/2.html,转载请声明来源钻瓜专利网。
- 同类专利
- 专利分类
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造