[发明专利]存储器芯片及其数据处理电路和数据处理方法有效
申请号: | 201911029701.7 | 申请日: | 2019-10-28 |
公开(公告)号: | CN110797077B | 公开(公告)日: | 2022-01-04 |
发明(设计)人: | 杨诗洋;王颀;刘飞;霍宗亮 | 申请(专利权)人: | 中国科学院微电子研究所 |
主分类号: | G11C29/56 | 分类号: | G11C29/56;G06F11/22 |
代理公司: | 北京集佳知识产权代理有限公司 11227 | 代理人: | 张静 |
地址: | 100029 北京市朝阳*** | 国省代码: | 北京;11 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 芯片 及其 数据处理 电路 方法 | ||
1.一种存储器芯片的数据处理电路,其特征在于,包括:
数据图形产生器、并串转换电路以及端口驱动模块;
在测试模式下,所述数据图形产生器用于自动启动预设测试命令,基于所述预设测试命令产生测试数据,所述测试数据通过所述并串转换电路进行并串转换生成第一数据信号,所述第一数据信号用于控制所述端口驱动模块输出第一结果,基于所述第一结果监测所述存储器芯片中数据发送电压域相关电路的功耗参数,所述数据发送电压域相关电路包括所述并串转换电路和所述端口驱动模块。
2.根据权利要求1所述的数据处理电路,其特征在于,还包括:灵敏放大电路;
在数据读取模式下,存储阵列中的存储数据依次通过所述灵敏放大电路的放大和所述并串转换电路进行并串转换生成第二数据信号,所述第二数据信号用于控制所述端口驱动模块输出第二结果,所述第二结果用于表征所述存储数据。
3.根据权利要求2所述的数据处理电路,其特征在于,所述数据图形产生器以及所述灵敏放大电路通过同一双路选通器与所述并串转换电路连接;
其中,所述双路选通器的第一输入端连接所述数据图形产生器,所述双路选通器的第二输入端连接所述灵敏放大电路,所述双路选通器的输出端与所述并串转换电路的输入端连接。
4.根据权利要求2所述的数据处理电路,其特征在于,所述灵敏放大电路包括:第一MOS管、第二MOS管、第三MOS管、存储电容以及锁存器;
所述第一MOS管的控制电极用于输入第一控制信号,其第一电极连接电源,其第二电极连接公共节点;
所述第二MOS管的控制电极用于输入第二控制信号,其第一电极连接所述公共节点,其第二电极连接所述第三MOS管的第一电极;
所述第三MOS管的控制电极用于输入第三控制信号,其第二电极用于连接所述存储阵列;
所述存储电容的一个极板连接所述公共节点,另一个极板接地;
所述锁存器的输入端连接所述公共节点,其输出端用于输出放大后的存储数据。
5.根据权利要求3所述的数据处理电路,其特征在于,还包括:逻辑控制器;
在测试模式下,所述逻辑控制器用于执行测试指令,以控制所述双路选通器的第一输入端与所述双路选通器的输出端导通,并控制所述并串转换电路以及所述端口驱动模块开启,以使得所述图形产生器输出的测试数据依次通过所述双路选通器、所述并串转换电路以及所述端口驱动模块后,输出所述第一结果;
在数据读取模式下,所述逻辑控制器还用于执行数据读取指令,以控制所述双路选通器的第二输入端与所述双路选通器的输出端导通,并控制所述并串转换电路以及所述端口驱动模块开启,以使得存储数据依次通过双路选通器、所述并串转换电路以及所述端口驱动模块后,输出所述第二结果。
6.根据权利要求1所述的数据处理电路,其特征在于,所述数据图形产生器包括:随机数据产生器、协议数据产生器、极值数据产生器以及三路选通器;
所述随机数据产生器与所述三路选通器的第一输入端连接,所述随机数据产生器用于输出随机数据;
所述协议数据产生器所述三路选通器的第二输入端连接,所述协议数据产生器用于输出遵循通信协议的数据;
所述极值数据产生器与所述三路选通器的第三输入端连接,所述极值数据产生器用于输出极限值数据;
所述三路选通器用于选择其一个输入端输入的数据作为所述测试数据,通过其输出端输出。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中国科学院微电子研究所,未经中国科学院微电子研究所许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201911029701.7/1.html,转载请声明来源钻瓜专利网。