[发明专利]一种时钟分频方法和装置在审

专利信息
申请号: 202011119911.8 申请日: 2020-10-19
公开(公告)号: CN112290940A 公开(公告)日: 2021-01-29
发明(设计)人: 魏佳欣;余显才;胡飞鹏;黄诚成 申请(专利权)人: 珠海格力电器股份有限公司
主分类号: H03L7/18 分类号: H03L7/18
代理公司: 北京华夏泰和知识产权代理有限公司 11662 代理人: 孙剑锋;刘晓燕
地址: 519070*** 国省代码: 广东;44
权利要求书: 查看更多 说明书: 查看更多
摘要: 本申请涉及一种时钟分频方法和装置,其中,该方法包括:获取系统时钟包含的时钟脉冲的第一脉冲数量、以及分频脉冲的第二脉冲数量;根据第一脉冲数量和第二脉冲数量,确定每个分频脉冲包含的时钟脉冲的数量,其中,第二脉冲数量的分频脉冲包含的时钟脉冲的总数量为第一脉冲数量;基于每个分频脉冲包含的时钟脉冲的数量对系统时钟进行分频,输出第二脉冲数量的分频脉冲。本申请解决了输出分频脉冲与输入的系统时钟误差较大的技术问题。
搜索关键词: 一种 时钟 分频 方法 装置
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于珠海格力电器股份有限公司,未经珠海格力电器股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202011119911.8/,转载请声明来源钻瓜专利网。

同类专利
  • 一种展频参数生成方法、展频时钟电路及显示设备-202310731918.2
  • 张晓明;李高鹏;樊永博 - 青岛信芯微电子科技股份有限公司
  • 2023-06-19 - 2023-10-27 - H03L7/18
  • 本申请公开一种展频参数生成方法、展频时钟电路及显示设备,该方法包括,在当前展频周期,根据展频时钟电路工作的第一相关参数,生成第一展频参数,以使锁相环在第一展频参数的调制下,生成第一时钟信号;若在当前展频周期接收到同步信号,则在下一展频周期,根据展频时钟电路工作的第二相关参数,生成第二展频参数,以使锁相环在第二展频参数的调制下,生成第二时钟信号。由于本申请在当前展频周期接收到同步信号时,在下一展频周期用于生成第二展频参数的第二相关参数和当前展频周期用于生成第一展频参数的第一相关参数的极性相反,因此使当前展频周期和下一展频周期在同一时刻的调制频率互补,从而减小展频时钟电路调制后的时钟信号的抖动。
  • 低校准成本高频率稳定性的片上时钟频率参考基准电路-202310831264.0
  • 罗宇轩;旷永红;程子鹏;赵博 - 浙江大学
  • 2023-07-06 - 2023-10-24 - H03L7/18
  • 本发明公开了一种低校准成本高频率稳定性的片上时钟频率参考基准电路,包括数控振荡器、基于反向饱和电流参考的时间数字转换器、数字环路控制逻辑电路。本发明使用基于电容放电的二极管电路形式的温度传感器和两个闭环环路结构(温度线性度补偿环路和振荡频率锁定环路)代替了传统的相位检测电路和温度传感器相结合的FLL,能够将与温度有关的变量因子消除,最后得到的时钟频率与温度无关,频率稳定性大大提升,实现了低校准成本高频率稳定性的时钟频率基准。
  • 锁相环的时钟中心扩频方法和装置-202310946631.1
  • 黄海平;刘海涛 - 南京筠芯科技有限公司
  • 2023-07-28 - 2023-10-24 - H03L7/18
  • 本申请涉及一种锁相环的时钟中心扩频方法和装置,所述方法包括:三角波产生器的分频器根据接收到锁相环的反馈分频器的输出时钟和第一预设分频比,控制输入时钟输入信号,由三角波产生电路输出对应的三角波信号经过选通器传输至调制信号模块,输出标识信号输入至选通器,由调制信号模块根据锁相环的反馈分频器的输出时钟,对三角波信号进行采样和量化后输出至加法器,选通器将标识信号选通的固定值输入加法器,加法器根据调制信号模块的输出和标识信号选通的固定值,加法器输出表示输出信号值的信号至锁相环的的反馈分频器,作为反馈分频器的反馈分频比。以实现对锁相环的压控振荡器的输出时钟的中心扩频。提高了锁相环的通用性。
  • 一种具备输出信号相位同步和相位可编程控制功能的小数分频频率综合器-202310955762.6
  • 张长春;李辉 - 南京邮电大学
  • 2023-08-01 - 2023-10-20 - H03L7/18
  • 一种具备输出信号相位同步和相位可编程控制功能的小数分频频率综合器,基于电荷泵锁相环架构,包括鉴频鉴相器、电荷泵、低通滤波器、压控振荡器、可编程多模分频器、可复位缓冲器、可复位二分频器链、选择器一、选择器二、Delta‑Sigma调制器一(DSM1)、Delta‑Sigma调制器二(DSM2)、附加初值电路、复位信号产生电路、串行外设接口。该小数分频频率综合器可应用于需要多个小数分频频率综合器以生成多路高精度相位同步本振信号的系统中,也可以应用于相控阵收发系统中,以其具备的高精度移相功能有望消除传统高功耗的、臃肿的移相器。
  • 一种宽带低相噪低杂散频率源-202310831801.1
  • 魏良桂;关鑫;邢君;柴俊;杨威 - 中国船舶集团有限公司第七二三研究所
  • 2023-07-07 - 2023-10-20 - H03L7/18
  • 本发明提供了一种宽带低相噪低杂散频率源。包括顺序连接的参考时钟电路、锁相电路、分频电路和射频输出电路,其中,参考时钟电路利用用外部的参考信号锁定内部100MHz恒温晶振,输出100MHz时钟信号;锁相电路包括功分器、倍频器、DDS、反馈电路、鉴相器、环路滤波器和VCO,输出宽带低杂散低相噪10~20GHz信号;分频电路将锁相电路输出信号进行分频,扩展信号带宽;射频输出电路将输出宽带信号进行衰减、调制、放大、开关滤波并最终输出该信号。本发明具有宽带、低相噪、低杂散、输出功率可控和调制方式可控等特性。
  • 分频器以及分频器的控制方法-202310303327.5
  • 吉冈透 - 蓝碧石科技株式会社
  • 2023-03-27 - 2023-10-17 - H03L7/18
  • 本发明提供一种即便在高速运行中也能够进行稳定的动作的、分频器以及分频器的控制方法。分频器包括:分频电路,包含多个触发器,将所输入的第一时钟信号以与控制信号相应的分频比进行分频;以及调整电路,调整所输入的第二时钟信号的占空比而输出第一时钟信号,调整电路在触发器为正缘触发的情况下,进行调整以使第一时钟信号的占空比变大,在触发器为负缘触发的情况下,进行调整以使第一时钟信号的占空比变小。
  • 宽带捷变频频率获取方法及合成器-202310890839.6
  • 李彦君 - 北京澳丰源科技股份有限公司
  • 2023-07-19 - 2023-10-10 - H03L7/18
  • 本申请涉及信号合成领域,其包括宽带捷变频频率获取方法及合成器,包括:中频信号发生器,用于产生中频信号;高频信号发生器,用于产生高频信号;混频器,用于将中频信号和高频信号进行混合,生成第一输出频率信号和第二输出频率信号;所述第一输出频率信号为高频信号的频率减去中频信号的频率;所述第二输出频率信号为高频信号的频率加上中频信号的频率。本申请具有集成度高,结构简单,体积小,重量轻,成本低的效果。
  • 一种宽带细步进低噪声频率源-201711350475.3
  • 韩周安;鲁纯;黄俊淮;曹巍 - 成都爱科特科技发展有限公司
  • 2017-12-15 - 2023-10-03 - H03L7/18
  • 本发明公开了一种宽带细步进低噪声频率源,包含小步进低杂散参考电路、低相噪本振电路、宽带锁相环电路,小步进低杂散参考电路的输出通过带通滤波器2连接宽带锁相环电路,宽带锁相环电路包含鉴相器2、环路滤波器2、压控振荡器2、分频器M、混频器2,所述带通滤波器2、环路滤波器2、压控振荡器2依次连接,所述压控振荡器2的输出信号,作为宽带细步进低噪声频率源的输出;所述压控振荡器2的输出信号和低相噪本振电路的输出,连接到混频器2;所述混频器2的输出连接至分频器M的输入,所述分频器M的输出连接至鉴相器2的反馈端。通过本发明,优化了相位噪声和杂散指标参数性能。
  • 一种频率综合器及其频率合成方法-202310773958.3
  • 戴怡飞 - 重庆长安汽车股份有限公司
  • 2023-06-28 - 2023-09-29 - H03L7/18
  • 本方案提供了一种频率综合器及其频率合成方法,解决现有方案中频率综合器的指标优化不全面的问题。该频率综合器包括:基频谐波信号产生单元、参考输入信号产生单元、反馈信号产生单元及集成锁相环单元;参考输入信号产生单元基于滤波后的基频谐波信号得到第一本振信号,并基于滤波后的基频谐波信号进行DDS处理得到低频信号,再对低频信号和第一本振信号混频和滤波后得到集成锁相环单元的参考输入信号;反馈信号产生单元基于基频谐波信号得到第二本振信号,并利用第二本振信号对集成锁相环单元输出的射频信号混频和滤波处理后得到集成锁相环单元的反馈信号;集成锁相环单元基于参考输入信号和反馈信号进行射频信号输出。
  • 一种星载锁相频率源的FPGA控制优化方法和系统-202310792498.9
  • 李玉成;彭艳;张小娅;王枫;宋平;杜丹阳;黄凯 - 中国电子科技集团公司第二十九研究所
  • 2023-06-30 - 2023-09-29 - H03L7/18
  • 本发明提供了一种星载锁相频率源的FPGA控制优化方法和系统,涉及微波频率源产品的控制技术领域,方法包括:获取输出频率和参考频率,设定循环参数并初始化;将参考频率输入乘法器中,将输出频率输入到比较器中,进行循环比较更新循环参数,将获得更新后的循环参数,输入到减法器中;根据更新后的循环参数,计算获得整数分频值和小数频率值;再基于所述小数频率值,通过在线查表或关系计算获取小数分频值。本发明实现对FPGA除法器IP的优化,减少了对FPGA资源的消耗,满足了RAM型FPGA辐照加固的要求。
  • 一种正交信号产生电路及其实现方法-202310780316.6
  • 张琛星;罗春明;刘晓东;祝国昌 - 欧拓飞科技(珠海)有限公司
  • 2023-06-28 - 2023-09-22 - H03L7/18
  • 本发明公开了一种正交信号产生电路及其实现方法,电路包括输入电源、电源隔离模块、主控模块、晶体振荡模块、存储模块、数字频率合成模块、缓冲模块;其中,输入电源的输出端连接电源隔离模块的输入端,电源隔离模块的输出端分别连接主控模块、晶体振荡模块、存储模块、数字频率合成模块和缓冲模块的电源输入端,主控模块与晶体振荡模块双向连接,主控模块与存储模块双向连接,主控模块的输出端连接数字频率合成模块的输入端,数字频率合成模块的输出端连接缓冲模块的输入端;数字频率合成模块选择正弦波输出和符号位输出,用于生成同步的正弦正交信号和方波正交信号。本发明实施例能够输出正弦和方波正交信号,可应用于集成电路设计技术领域。
  • 一种射频信号源-202010354585.2
  • 吴成才;王志宇;赵军;侯玉林;张明;王荷竹;赵晋娟;王银辉 - 北京航天广通科技有限公司分公司
  • 2020-04-29 - 2023-09-22 - H03L7/18
  • 本发明公开了一种射频信号源,包括控制器、晶振、数字锁相模块、取样锁相模块,晶振与数字锁相模块以及取样锁相模块相连接,用于提供锁相参考信号,控制器与数字锁相模块相连接,控制器用于配置数字锁相模块,以改变数字锁相模块输出的第一振荡信号的频率,取样锁相模块接收所述第一振荡信号,并与取样锁相模块自身生成的射频信号进行混频以生成中频信号,取样锁相模块将中频信号作为反馈信号,与锁相参考信号进行比对,进行射频信号的锁相。
  • 一种宽带自动变频数字锁相放大器及其实现方法-202110142813.4
  • 熊炜;付钰城;陈徐宗 - 北京大学
  • 2021-02-02 - 2023-09-22 - H03L7/18
  • 本发明公开了一种宽带自动变频数字锁相放大器及其实现方法。本发明根据设定待测信号放大倍数,设定参考信号的移相值,自动将参考信号移动到设定相位,能够实现自动获得待测信号在参考信号频点处的强度放大值,实现自动变频,并实现连续变频无跃变点:控制信号相邻档位间跃变所需频率不同,存在公共区域,在公共区域保持上一档位,保证了参考信号在小范围内连续来回变化是不会出现档位切换,节省功耗,提高系统稳定度;采用数字移相,移相范围大,移相信号与参考信号相位差不随温度环境、参考信号频率差异发生变化,稳定了精度,无需人为调整相位;幅度增益可选、锁相频率范围宽;小尺寸、集成度好,广泛应用于需获得特定频点上信号强度的领域。
  • 一种多模预分频器及其分频方法-201910603116.7
  • 潘海华;林承志 - 厦门润积集成电路技术有限公司
  • 2019-07-05 - 2023-09-22 - H03L7/18
  • 本发明公开了一种多模预分频器,包括分频模块、反馈控制模块和模数扩展模块;所述模数扩展模块用于输入模数控制信号,并根据所述模数控制信号选择一个分频反馈信号;所述反馈控制模块用于输入模数转换信号,并根据所述模数转换信号对所述模数扩展模块选择的分频反馈信号进行逻辑调整;所述分频模块用于向所述模数扩展模块反馈多个分频反馈信号,以供所述模数扩展模块进行选择;输入频率信号,并根据所述反馈控制模块调整的分频反馈信号对所述频率信号进行分频处理,输出预分频信号。相应的,本发明还公开了一种多模预分频器的分频方法。采用本发明实施例,能够大大扩展分频器输出频率范围。
  • 一种时钟本振组件-202010354607.5
  • 吴成才;王志宇;赵军;赵兰;徐后乐;霍彦波;崔宝宁;胡长国 - 北京航天广通科技有限公司分公司
  • 2020-04-29 - 2023-09-22 - H03L7/18
  • 本发明公开了一种时钟本振组件,包括本振单元和时钟单元,本振单元配置有一个信号输入端口,以及配置至少两个本振信号输出端口,信号输入端口用于接收输入信号,时钟单元配置有一个差频信号输入端口,以及配置至少两个时钟信号输出端口,两个本振信号输出端口输出本振信号的频率不同,两个本振信号混频后的差频信号为输入到差频信号输入端口的基频信号,本振单元和时钟单元中均配置有驻波调整模块,驻波调整模块用于调节输入到驻波调整模块内的第一信号,以及从驻波调整模块输出的第二信号的幅度。
  • 一种高质量频谱的小型化点频源-202311040700.9
  • 曾永贵;赵乾坤 - 成都世源频控技术股份有限公司
  • 2023-08-18 - 2023-09-19 - H03L7/18
  • 本发明公开了一种高质量频谱的小型化点频源,主要解决现有间接合成频率源输出频谱质量(相位噪声)相对较差的问题。该点频源包括第一功分器、第二功分器、谐波发生电路、滤波电路、混频电路、分频电路、集成压控振荡器、鉴相器、单片机、单刀双掷开关以及第一环路滤波电路、第二环路滤波电路。该电路通过单刀双掷开关选择第一环路滤波电路让集成VCO锁定产生f信号,单片机检测到集成VCO的锁定指示为高时,单刀双掷开关选择第二环路滤波电路,集成VCO的锁相环仅作VCO用,通过鉴相器锁集成VCO。外部参考100MHz作参考时钟,锁回环频率100MHz,有效的降低倍频次数,优化输出信号相位噪声。
  • 一种激光气体检测的微型数字锁相放大器-202310825426.X
  • 董磊;武红鹏;贾锁堂 - 山西大学
  • 2023-07-06 - 2023-09-15 - H03L7/18
  • 本发明公开了一种激光气体检测的微型数字锁相放大器,包括有时钟源、直接数字式频率合成器以及微处理器。时钟源产生方波振荡,一路送给直接数字式频率合成器,另一路经过二分频后送给微处理器。直接数字式频率合成器产生指定频率的振荡信号,分为两路,一路控制模数转换器对输入信号采样,另一路经过二分频后控制数模转换器产生正弦调制信号。数模转换器将采集到的信号传输到微处理器,在内部与正弦和余弦波形进行数字乘法运算和数字低通滤波算法,输出X和Y信号。本发明具有小型化、低功耗的特点,推动激光气体传感技术在众多领域的应用。
  • 一种自适应锁相倍频模块-202222596295.6
  • 魏新;夏青文 - 南京沁智电子科技有限公司
  • 2022-09-29 - 2023-09-15 - H03L7/18
  • 本实用新型公开了一种自适应锁相倍频模块,包括锁相晶振部分、100MHz时钟功分放大输出部分、倍频部分输出1800MHz部分、1800MHz滤波放大部分和结构上按功能划分进行隔腔屏蔽设计;通过该设计,使得本产品在较小的体积下,实现了100MHz信号自适应外部参考信号输出,并同时倍频到1800MHz更高频的低相噪时钟信号。
  • 锁相环、雷达系统及随机化FMCW信号初始相位的方法-202210329940.X
  • 杨建伟;周文婷 - 加特兰微电子科技(上海)有限公司
  • 2022-03-31 - 2023-09-12 - H03L7/18
  • 本申请公开了一种锁相环、雷达系统及随机化FMCW信号初始相位的方法,该锁相环包括锁相环路和相位延时模块,所述相位延时模块的控制端输入时钟信号,每当所述时钟信号到达目标时刻时,所述相位延时模块向所述锁相环路的至少一个输入端提供一随机相位延时,所述随机相位延时传递到所述锁相环路,以使所述锁相环路输出的多个啁啾信号中杂散信号相对于主信号的初始相位差成非等差变化,打断了原来的等差变化,从而将所述锁相环路输出的多个啁啾信号中杂散信号所引起的速度信息分摊在不同的速度维度上,降低了单一速度维度上杂散信号的强度,避免了雷达系统中出现两个固定速度的虚假目标,提高了雷达系统探测的准确性。
  • PTP时钟同步系统和时钟同步方法-201911419137.X
  • 刘翔宇 - 瑞斯康达科技发展股份有限公司
  • 2019-12-31 - 2023-09-12 - H03L7/18
  • 本发明公开了一种PTP时钟同步系统,所述系统包括:主时钟板和从时钟板,接收主时钟板输出的主时钟信号和从时钟板输出的从时钟信号的若干个业务单板,以及设置用于在主时钟板、从时钟板和各业务单板之间形成信号连接引线的背板,所述业务单板包括:第一时钟选择单元,用于根据所述主时钟状态信号和从时钟状态信号的当前状态确定其中一个时钟信号为工作时钟信号;以及数字锁相环,用于对接收到的工作时钟信号进行相位锁定后,生成物理PHY芯片的时间戳计数器的有效时钟信号。本发明还公开了一种PTP时钟同步方法。本发明所提出的系统和方法可以保证时钟板倒换过程中,向各业务单板PHY芯片的时间戳计数器提供稳定的有效时钟信号。
  • 用于生成时钟信号的装置和方法、芯片和电子设备-202310504428.9
  • 郑发耀;吴志强;徐华兵;林雪梅 - 瑞芯微电子股份有限公司
  • 2023-05-06 - 2023-09-08 - H03L7/18
  • 本公开提供了用于生成时钟信号的装置和方法、芯片和电子设备。所述装置包括:振荡电路,被配置为选择性地电耦合到电源端子以接收电源电压,并且包括:充放电模块,被配置为基于电源电压进行充放电以生成斜坡信号;反相模块,被配置为对斜坡信号进行逻辑取反以生成参考电压信号;锁存模块,被配置为对参考电压信号进行锁存以生成锁存电压信号;以及时钟信号输出模块,被配置为对锁存电压信号进行整形以生成第一时钟信号。本公开提供了一种低功耗、小尺寸、高稳定性和低成本的时钟生成方案,适用于许多低功耗应用中;减小了时钟产生模块的面积,降低了整体功耗;消除了电路断电瞬间可能引入的高频时钟毛刺;可以为应用端提供两个时钟信号选择。
  • 基于FPGA发射频率调节系统和超声设备-201910935435.8
  • 孙榕泽;刘辉 - 深圳开立生物医疗科技股份有限公司
  • 2019-09-29 - 2023-09-08 - H03L7/18
  • 本申请提供一种基于FPGA发射频率调节系统和超声设备,基于FPGA发射频率调节系统包括:总线译码设备,用于解析上位机发送的指令信息得到预设参数,其中,预设参数包括多个配置数据和激励脉冲频率分频系数;时钟可动态配置设备,用于根据多个配置数据进行配置,输出动态时钟信号;发射脉冲时序控制设备,用于根据激励脉冲频率分频系数对动态时钟信号进行分频,得到可调目标激励脉冲信号。本申请的动态时钟信号可调,可以满足不同发射频率的换能器的要求,可配置的频点多、精度变化小。
  • 频率综合电路-202310958203.0
  • 马艳 - 牛芯半导体(深圳)有限公司
  • 2023-08-01 - 2023-08-29 - H03L7/18
  • 本申请提供了频率综合电路,包括第一信号生成模块、第二信号生成模块、第一频率分频器和第二频率分频器,其中:所述第一信号生成模块具有参考信号输入端和反馈信号输入端,所述第一信号生成模块的输出端经由所述第一频率分频器与所述第二信号生成模块的参考信号输入端连接,所述第二信号生成模块的输出端与所述第一信号生成模块的反馈信号输入端连接,以形成锁相环;所述第二信号生成模块的输出端还经由所述第二频率分频器与所述第二信号生成模块的反馈信号输入端连接,以形成子锁相环。本申请提出的频率综合电路未使用差分积分调制器也能够实现小数分频比,从而优化了量化噪声和分数杂散。
  • 一种降低不同分频比相位差的多模分频器、锁相环及芯片-202310564237.1
  • 张磊 - 成都电科星拓科技有限公司
  • 2023-05-18 - 2023-08-25 - H03L7/18
  • 本发明公开了一种降低不同分频比相位差的多模分频器、锁相环及芯片,其中多模分频器包括多级二/三分频器、延迟电路、反相器、多路复用器、缓冲器和D类型触发器,D类型触发器与每级二/三分频器电连接并进行采样整合,使每级二/三分频器的控制信号同步切换以避免产生毛刺;延迟电路被配置为补偿末级二/三分频器的多余延迟,从而补偿多级二/三分频器产生的整数分频比和小数分频比之间的相位差。本发明可减小整数分频比和小数分频比之间的相位差,从而避免毛刺,避免对抖动的影响。
  • 一种锁相环电路、芯片以及模组设备-202310612284.9
  • 张正涛;卫秦啸;王成伟 - 西安紫光国芯半导体股份有限公司
  • 2023-05-26 - 2023-08-25 - H03L7/18
  • 本申请提供一种锁相环电路、芯片以及模组设备。锁相环电路包括锁相环回路和自校准电路,锁相环回路基于输入的参考时钟信号和反馈的反馈时钟信号,产生输出时钟信号,其中,反馈时钟信号基于输出时钟信号生成;自校准电路连接锁相环回路,以基于参考时钟信号和反馈时钟信号的相位差产生相应的补偿电流,实现锁相功能。本申请通过自校准电路产生补偿电流以补偿漏电,进而减小参考时钟信号与反馈时钟信号的相位差导致的确定性抖动,提高锁相环性能。
  • 一种频率合成器及其频率合成方法-202310571780.4
  • 李垒;安君帅;陈章;陈立强;葛旗伟 - 南京熊猫汉达科技有限公司
  • 2023-05-19 - 2023-08-22 - H03L7/18
  • 本发明公开了一种频率合成器及其频率合成方法,该频率合成器包括频率合成器、单片机、环路滤波器、50MHz时钟参考、放大器、滤波器;该频率合成方法为:50MHz时钟参考接入频率合成器;单片机与频率合成器相连,频率合成器输出的射频管脚经环路滤波器环路滤波后反馈于频率合成器的芯片管脚内部,利用锁相环的跟踪性能,使内部压控振荡器的输出频率稳定在参考频率或某次谐波上;用于后续本振驱动的信号电平需要10dBm以上,频率合成器的输出信号电平通过放大器进一步放大,再通过滤波器滤除放大器产生的谐波后输出。本发明具有空间尺寸小、结构紧凑、抗震性能好、输出稳定可靠、扩展能力强的优点。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top