[发明专利]一种半导体器件及其制造方法有效

专利信息
申请号: 201310335576.9 申请日: 2013-08-02
公开(公告)号: CN104347482B 公开(公告)日: 2018-02-06
发明(设计)人: 李广宁;沈哲敏 申请(专利权)人: 中芯国际集成电路制造(上海)有限公司
主分类号: H01L21/768 分类号: H01L21/768;H01L23/48
代理公司: 北京市磐华律师事务所11336 代理人: 董巍,高伟
地址: 201203 *** 国省代码: 上海;31
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提供一种半导体器件的制造方法,包括提供半导体衬底,在所述半导体衬底中形成硅通孔;在所述硅通孔的侧壁和底部形成铜导电层,部分填充所述硅通孔;形成应力吸收层,覆盖所述铜导电层的同时,位于所述硅通孔底部的铜导电层上的应力吸收层的顶部低于所述硅通孔的顶部;形成铜帽层,覆盖所述应力吸收层的同时完全填充所述硅通孔;执行化学机械研磨直至露出硅通孔的顶部。根据本发明,在硅通孔中填充应力吸收层,可以明显减小衬垫层、阻挡层、铜种子层和铜导电层之间界面处的内部应力,避免分层现象的出现,同时,形成铜导电层和铜帽层的工艺不同,造成二者的晶像组成并不完全相同,应力吸收层可以作为一种粘合剂,将二者更好地连接起来。
搜索关键词: 一种 半导体器件 及其 制造 方法
【主权项】:
一种半导体器件的制造方法,包括:提供半导体衬底,在所述半导体衬底中形成硅通孔;在所述硅通孔的侧壁和底部形成铜导电层,部分填充所述硅通孔;形成应力吸收层,覆盖所述铜导电层的同时,位于所述硅通孔底部的铜导电层上的应力吸收层的顶部低于所述硅通孔的顶部;形成铜帽层,覆盖所述应力吸收层的同时完全填充所述硅通孔,其中,形成所述铜帽层和所述铜导电层的工艺不同,所述应力吸收层作为所述铜帽层和所述铜导电层之间的粘合剂。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于中芯国际集成电路制造(上海)有限公司,未经中芯国际集成电路制造(上海)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310335576.9/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top