专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果558个,建议您升级VIP下载更多相关专利
  • [发明专利]电源网络及其布线方法-CN201811041795.5有效
  • 林哲民;孙磊;李冰 - 上海兆芯集成电路有限公司
  • 2018-09-07 - 2021-02-26 - H01L23/528
  • 本发明公开一种电源网络及其布线方法,该电源网络包括多个电源开关单元,设置于第一半导体层,该多个电源开关单元沿第一方向排成列,沿第二方向排成行。偶数行的该电源开关单元在该第一方向对齐于奇数行的该电源开关单元中相邻两个的水平间隔的中心点。偶数列的该电源开关单元在该第二方向对齐于奇数列的该电源开关单元中相邻两个的垂直间隔的中心点。该种电源网络还包括多条第二连接线,设置于第四半导体层,沿该第二方向延伸,该第二连接线以该电源开关单元中一个的宽度为间隔排布,其中该电源开关单元中一个的上下边缘分别与所述第二连接线中的相邻两条相连,以及该第一半导体层与该第四半导体层相交。
  • 电源网络及其布线方法
  • [发明专利]高速缓存替换的方法及装置-CN202011264055.5在审
  • 阙恒;冯晶;鲁恒亚;王渊峰 - 上海兆芯集成电路有限公司
  • 2020-11-12 - 2021-02-12 - G06F12/0806
  • 本发明提供一种高速缓存替换的方法及装置,该方法包含:将多个高速缓存区块(cache blocks)的存取历史,以具有多个节点的二元树(binary tree)加以储存;其中二元树的每一节点(node),分别具有第一子树(subtree)和第二子树,其中对于每一节点,该节点的第一子树与第二子树所分别对应的高速缓存区块的数目为第一区块数目与第二区块数目,若第一区块数目与第二区块数目不同时,则根据第一区块数目与第二区块数目赋予该节点第一权重值与第二权重值,以使得每一高速缓存区块被存取的机率相等;以及查找二元树,以从高速缓存区块中决定待替换高速缓存区块。由此,允许PLRU演算法不受高速缓存区块的数目的限制,而更普遍地使用在各式各样的应用情境中。
  • 高速缓存替换方法装置
  • [发明专利]扫描链控制电路-CN202011188517.X在审
  • 孙腾达;俞日龙 - 上海兆芯集成电路有限公司
  • 2020-10-30 - 2021-02-09 - G01R31/3185
  • 本发明提供一种扫描链控制电路,包括:通过测试电路板上的接口进行芯片测试而不需要通过引线端外接引线进行测试,当上述扫描链控制电路在管脚移位时钟的作用下时,该扫描链控制电路将管脚输入数据输入至扫描链测试电路并在进行测试后将测试完成的测试数据输出;当上述扫描链控制电路在寄存器移位时钟信号的作用下时,该扫描链控制电路将寄存器输入数据输入至扫描链测试电路进行测试后将测试完成的测试数据输出。本发明能够实现扫描链测试电路的测试数据输入/输出控制,提高测试灵活性之外,亦可在测试管脚不易外露或接触不良时仍得以测试芯片是否能正确运作。
  • 扫描控制电路
  • [发明专利]扫描链控制电路-CN202011192678.6在审
  • 孙腾达;俞日龙 - 上海兆芯集成电路有限公司
  • 2020-10-30 - 2021-02-09 - G01R31/3185
  • 本发明提供一种扫描链控制电路,包括:一寄存器控制器,输出一使能时钟信号及一寄存器输入数据,并传送上述寄存器输入数据至一扫描链测试电路;一时钟控制器耦接至上述寄存器控制器,接收来自上述寄存器控制器传送的上述使能时钟信号,并输出一移位时钟信号控制上述寄存器输入数据在上述扫描链测试电路中移位;一模式控制器耦接至上述寄存器控制器,接收来自上述寄存器控制器传送的上述使能时钟信号,并输出一模式测试时钟信号及一模式扫描使能时钟信号控制上述寄存器输入数据的输出。本发明能够实现扫描链测试电路的测试数据输入/输出控制,提高测试灵活性之外,亦可在测试管脚不易外露或接触不良时仍得以测试芯片是否能正确运作。
  • 扫描控制电路
  • [发明专利]验证方法-CN202011127602.5在审
  • 杜红;林哲民;姚肖依;姜姝 - 上海兆芯集成电路有限公司
  • 2020-10-20 - 2021-01-29 - H01L21/66
  • 本发明在此提出一种验证方法,验证方法包括:对包括多个电路单元的电路布局进行电压降分析而产生包括对应电路单元的每一者的多个分析数值的分析结果;根据电路单元的每一者对应的分析数值,判断电路布局中的第一电路单元发生电压降违例的原因;以及根据第一电路单元对应的分析数值,修正电路布局。由此,分析电压降违例的原因所需的时间得以大幅的减短。
  • 验证方法
  • [发明专利]图像插补方法及其相关图像插补装置-CN201710872597.2有效
  • 杨飞菲 - 上海兆芯集成电路有限公司
  • 2017-09-25 - 2021-01-26 - G06T3/40
  • 一种图像插补方法及其相关图像插补装置,该方法用以利用一来源图像插补出一目标图像的一目标像素点,适用于包括一图像插补装置的一图像处理系统,包括下列步骤:自来源图像中选取相应目标像素点的多个来源像素点;基于上述多个来源像素点取得一梯度方向以及一梯度幅值;根据上述梯度方向以及上述梯度幅值,决定每一来源像素点的一对应权重;以及根据上述来源像素点的像素值及其对应权重进行一插补运算,以得到上述目标像素点的像素值。
  • 图像方法及其相关装置
  • [发明专利]微处理器和微处理器内的执行融合复合算术运算的方法-CN201610882680.3有效
  • 汤玛士·艾欧玛;尼基尔·A·帕蒂尔 - 上海兆芯集成电路有限公司
  • 2016-10-09 - 2021-01-22 - G06F7/544
  • 本发明涉及微处理器和微处理器内的执行融合复合算术运算的方法。微处理器是针对融合复合算术运算的拆分执行的非链式模式和链式模式所配置的。在拆分执行的这两个模式中,第一指令执行单元仅执行融合复合算术运算的第一部分并且产生其中间结果,并且第二指令执行单元接收该中间结果并执行融合复合算术运算的第二部分以产生最终结果。在非链式模式中,通过向第一指令执行单元和第二指令执行单元分派单独的拆分执行微指令来实现执行。在链式模式中,通过向第一指令执行单元分派单个拆分执行微指令、并且向第二指令执行单元发送链式控制信号或信号组从而使该第二指令执行单元在无需指令的情况下执行融合复合算术运算的第二部分,来实现执行。
  • 微处理器执行融合复合算术运算方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top