专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果558个,建议您升级VIP下载更多相关专利
  • [发明专利]线路基板和半导体封装结构-CN201410752828.2有效
  • 徐业奇;宫振越 - 上海兆芯集成电路有限公司
  • 2014-12-10 - 2015-03-04 - H01L23/495
  • 本发明公开一种线路基板和半导体封装结构。上述线路基板包括一核心板,具有彼此相对的一芯片侧表面和一焊锡凸块侧表面;一第一导通孔插塞,穿过上述核心板;一第一导线图案和相邻上述第一导线图案的一第二导线图案,设置于上述芯片侧表面上;一焊垫,设置于上述焊锡凸块侧表面上,其中上述第一导通孔插塞直接接触且部分重叠于上述第一导线图案及上述焊垫,且上述第一导线图案、上述第二导线图案、上述第一导通孔插塞用于传递相同的信号。
  • 线路半导体封装结构
  • [发明专利]接收器-CN201410687616.0有效
  • 李永胜 - 上海兆芯集成电路有限公司
  • 2014-11-07 - 2015-02-18 - H03K5/13
  • 一种接收器,包括:数据延迟电路,将数据信号作延迟,以产生延迟数据信号;维持时间最佳化电路,该维持时间最佳化电路包括校正电路和延迟控制电路,延迟控制电路用于将时脉信号延迟一延迟时间,以产生延迟时脉信号,校正电路用于根据延迟数据信号的转换边缘和延迟时脉信号的转换边缘来产生校正脉冲信号,延迟时间根据校正脉冲信号进行调整;D型触发器,具有数据端、时脉端以及输出端,数据端用于接收延迟数据信号,时脉端用于接收延迟时脉信号,输出端用于输出取样信号。本发明几乎不会受制程、电压或是温度变异的影响,其可于不同环境中提供稳定的性能,且兼得改良数据取样程序的稳定度以及确保整体系统的操作速度等双重优势。
  • 接收器
  • [发明专利]维持时间最佳化电路-CN201410625422.8有效
  • 李永胜 - 上海兆芯集成电路有限公司
  • 2014-11-07 - 2015-02-04 - H03K5/14
  • 一种维持时间最佳化电路,该维持时间最佳化电路包括一校正电路和一延迟控制电路。延迟控制电路用于延迟一时脉信号一延迟时间,以产生一延迟时脉信号。校正电路用于根据一数据信号的转换边缘和延迟时脉信号的转换边缘来产生一校正脉冲信号。延迟控制电路的延迟时间根据校正脉冲信号进行最佳化。延迟时脉信号用于取样数据信号。本发明的维持时间最佳化电路几乎不会受制程、电压或是温度变异的影响,其可于不同环境中提供稳定的性能,且兼得改良数据取样程序的稳定度以及确保整体系统的操作速度等双重优势。
  • 维持时间最佳电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top