专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果577762个,建议您升级VIP下载更多相关专利
  • [发明专利]用于串行通信的高速驱动器-CN200610073359.7无效
  • G·乔迪 - 精工爱普生株式会社
  • 2006-03-31 - 2006-10-04 - H03K19/0185
  • 能选择性地从加重模式、未加重模式和空闲状态转换的差分输出驱动器每条输出线用一个上拉和两个下拉器件。下拉器件都不够强,不能单独克服上拉器件将输出线完全下拉到加重逻辑低电平。下拉器件之一的强度足以单独将输出线拉到未加重逻辑低电平。另一下拉器件的强度足以单独将输出线从加重逻辑高电平拉到未加重逻辑高电平。但二者一起工作可将输出线拉到加重逻辑低电平。这样当需要未加重逻辑高输出时,弱下拉器件被激励。为输出未加重逻辑低电平,强下拉器件被激励。为输出加重逻辑低电平,两个下拉器件都被激励,为输出加重逻辑高电平,两个下拉器件都被去激励。为提供空闲输出电压电平,两个下拉器件都被进一步减弱,且二者同时被激励。
  • 用于串行通信高速驱动器
  • [发明专利]一种通信装置-CN201310514176.4有效
  • 杨逸 - 新华三技术有限公司
  • 2013-10-25 - 2017-05-10 - H04L12/879
  • 本发明提供一种通信装置,包括CPU,第一逻辑器件、第二逻辑器件、PCIE Switch和业务接口卡。第一逻辑器件和第二逻辑器件都包括缓存单元和解析单元。第一逻辑器件接收到CPU发送的报文后,剥离控制信息,将数据信息存在第一缓存区域,并解析控制信息构造对应的BD。第一缓存区域存满时,将第一缓存区域中的数据信息以及对应的BD发送到第二逻辑器件。第二逻辑器件接收到数据信息后,根据BD将数据信息还原一个或多个数据报文由业务接口卡发送;发送完成后,回复一个确认BD报文给第一逻辑器件。本发明减少了TLP报文的数量,提升了PCIE总线的有效数据带宽。
  • 一种通信装置
  • [发明专利]调整芯片功耗的方法和装置-CN200810186231.0无效
  • 伊学文;罗俊 - 华为技术有限公司
  • 2008-12-17 - 2010-06-23 - G06F1/32
  • 本发明实施例提供一种调整可编程逻辑器件芯片功耗的方法,包括:获取可编程逻辑器件芯片的实时业务数据流量;根据可编程逻辑器件芯片的实时业务数据流量调整可编程逻辑器件芯片的工作时钟频率。本发明实施例还提供一种调整可编程逻辑器件芯片功耗的装置,包括:流量获取单元,用于获取可编程逻辑器件芯片的实时业务数据流量;时钟频率调整单元,用于根据获取的可编程逻辑器件芯片的实时业务数据流量调整可编程逻辑器件芯片的工作时钟频率
  • 调整芯片功耗方法装置
  • [发明专利]逻辑固件加载方法、装置、电子设备及存储介质-CN202110600708.0在审
  • 梁红伟 - 浙江宇视科技有限公司
  • 2021-05-31 - 2022-12-02 - G06F9/445
  • 本发明实施例公开了一种逻辑固件加载方法、装置、电子设备及存储介质。所述方法包括:查询与主板连接的待处理子卡中可编程逻辑器件器件信息;其中所述器件信息包括器件标识,或者器件标识及JTAG链上D触发器串连信息;依据可编程逻辑器件器件信息确定待处理子卡的子卡类型;依据所述待处理子卡的子卡类型,对所述待处理子卡中可编程逻辑器件进行逻辑固件加载。采用本申请方案,在子卡中可编程逻辑器件CPLD的器件ID相同或者不需要子卡的单板ID情况下仍能准确识别出子卡类型,对子卡中可编程逻辑器件CPLD进行逻辑固件自动加载,避免使用子卡的单板ID时由于子卡数量较多导致单板
  • 逻辑加载方法装置电子设备存储介质
  • [发明专利]一种修正建立时间违反的方法、装置及系统-CN202011531396.4在审
  • 韦秋初;黄运新 - 深圳大普微电子科技有限公司
  • 2020-12-22 - 2021-03-26 - H03K17/28
  • 本发明公开了一种修正建立时间违反的方法、装置及系统,在对建立时间违反路径上的逻辑器件进行替换时,按照延迟功耗权重比从大到小的顺序依次将逻辑器件替换为替换逻辑器件,并在每次替换后将路径余量更新为路径余量与本次替换的替换逻辑器件的延迟减小量的和,直至更新后的路径余量大于0或者所有逻辑器件均被替换完。可见,该方法替换同类型逻辑器件的技术上,还考虑了替换逻辑器件的功耗,由于延迟功耗权重比越大,说明替换逻辑器件后获得的延迟收益大而增加的漏电功耗少,可见,按照延迟功耗权重比从大到小的顺序进行器件替换能够在较快修正建立时间的基础上还减少漏电功耗的增加
  • 一种修正建立时间违反方法装置系统
  • [发明专利]闪存器件性能提升方法-CN202111382759.7在审
  • 张剑;徐晓俊;熊伟;陈华伦 - 华虹半导体(无锡)有限公司
  • 2021-11-22 - 2022-02-11 - H01L27/11521
  • 本申请涉及半导体集成电路制造技术领域,具体涉及一种闪存器件性能提升方法。闪存器件性能提升方法的步骤,包括:提供半导体器件,半导体器件包括存储区和外围逻辑区,存储区上形成有存储器件栅极结构,外围逻辑区中形成有逻辑器件栅极结构;形成保护结构,使得保护结构覆盖在所述半导体器件的存储区,所述外围逻辑区外露;在所述保护结构对存储区的保护作用下,对所述半导体器件进行锗离子注入,在所述外围逻辑区中形成锗离子注入层;在所述保护结构对存储区的保护作用下,对所述半导体器件进行低掺杂漏注入,在所述外围逻辑区中形成低掺杂漏结构;去除所述保护结构,在所述存储器件栅极结构和所述逻辑器件栅极结构的两侧形成侧墙结构。
  • 闪存器件性能提升方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top