专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果16145392个,建议您升级VIP下载更多相关专利
  • [发明专利]数据存储装置与数据处理方法-CN202010484223.5在审
  • 刘远平;李怡桦;杨子逸 - 慧荣科技股份有限公司
  • 2020-06-01 - 2021-09-10 - G06F3/06
  • 本发明公开了一种数据存储装置,包括一存储装置与一存储控制存储控制配置多个第一存储区块自一主机装置接收数据,第一存储区块形成至少一第一超区块。当储存于第一存储区块之数据之一数据量达到一特定数值时,存储控制于一既定程序中将数据自第一存储区块搬移至多个第二存储区块,第二存储区块形成至少一第二超区块,第二超区块包含位于不同的存储芯片之第二存储区块,并且储存于第一超区块中相邻之两个逻辑数据页之数据被写入两个位于不同的存储芯片的第二存储区块。
  • 数据存储装置数据处理方法
  • [发明专利]数据备份与读取系统及其方法-CN202111264181.5在审
  • 张敦凯 - 深圳宏芯宇电子股份有限公司
  • 2021-10-28 - 2022-01-28 - G06F11/14
  • 本发明提供一种数据备份与读取方法及数据备份与读取方法,用于存储存储装置。存储存储装置包括存储控制、第一存储模块与第二存储模块。所述方法包括:存储控制接收来自主机系统的写入指令;存储控制将写入指令包括的写入数据写入至第一存储模块,并将写入数据写入至第二存储模块;以及当判定第一存储模块损坏,主机系统读取第二存储模块中存储的写入数据其中第一存储模块与第二存储模块为可复写式非易失性存储模块。
  • 数据备份读取系统及其方法
  • [发明专利]数据预取方法以及微处理-CN201510101303.7有效
  • 罗德尼.E.虎克;约翰.M.吉尔 - 威盛电子股份有限公司
  • 2011-03-29 - 2018-01-26 - G06F12/0862
  • 一种数据预取方法以及微处理。该微处理包括一快取存储;以及一预取单元,用以检测具有一第一存储区块的多个存储存取要求的一样态,并且根据上述样态从上述第一存储区块预取多个快取线至上述快取存储中;监视一第二存储区块的一新的存储存取要求;决定上述第一存储区块是否虚拟邻近于上述第二存储区块,并且当自上述第一存储区块延续至上述第二存储区块时,则决定上述样态是否预测到上述第二存储区块的新的存储存取要求所相关的一快取线在上述第二存储区块中;以及根据上述样态,响应地从上述第二存储区块将上述快取线预取至上述快取存储中。
  • 数据方法以及微处理器
  • [发明专利]使用主机存储缓冲存储叠加-CN202080022052.2在审
  • 魏猛 - 美光科技公司
  • 2020-08-07 - 2022-04-08 - G06F13/28
  • 将两个或更多个叠加区段从存储子系统的非易失性存储装置复制到驻留于与所述存储子系统通信的主机系统的第一易失性存储装置上的第一存储缓冲。每一叠加区段包含一组相应的可执行指令。将第一叠加区段从所述主机存储缓冲复制到驻留于所述存储子系统的第二易失性存储装置上的第二存储缓冲。执行驻留于所述第二存储缓冲中的所述第一叠加区段中所包含的第一组可执行指令。将第二叠加区段从所述主机存储缓冲复制到所述第二存储缓冲。执行驻留于所述第二存储缓冲中的所述第二叠加区段中所包含的第二组可执行指令。
  • 使用主机存储器缓冲器叠加
  • [发明专利]管理存储对象-CN202111519851.3有效
  • R·巴苏;R·C·墨菲 - 美光科技公司
  • 2021-12-13 - 2023-08-04 - G06F3/06
  • 论述与管理存储对象相关的系统、设备和方法。实例方法可包含:监测用于经写入到第一存储装置或第二存储装置的多个存储对象中的每一个的第一特性集合;监测用于所述多个存储对象中的每一个的第二特性集合;监测用于所述第一存储装置和所述第二存储装置的性能特性集合,其中所述第一存储装置和所述第二存储装置包括不同类型的存储媒体;及至少部分地基于所述第一特性集合、所述第二特性集合和所述性能特性集合而将所述多个存储对象中的每一个写入在所述第一存储装置或所述第二存储装置的特定的相应位置中
  • 管理存储器对象
  • [发明专利]数据存储装置及其数据访问方法、成像设备-CN201110398886.6有效
  • 袁珍平 - 珠海天威技术开发有限公司
  • 2011-12-05 - 2013-06-05 - B41J29/393
  • 本发明提供一种数据存储装置及其数据访问方法、成像设备,该数据存储装置包括控制、第一组存储以及第二存储,控制与第一总线及第二总线连接,第一组存储中的每一个存储的时钟引脚连接至第一总线,第一组存储中的每一个存储的数据引脚连接至第二总线,并且,第二存储中的每一个存储的时钟引脚连接至第二总线,第二存储中的每一个存储的数据引脚连接至第一总线。该方法包括控制访问第一组存储时,向第一总线发送时钟信号,并向第二总线发送数据信号;控制访问第二存储时,向第一总线发送数据信号,并向第二总线发送时钟信号。本发明能够增加控制连接存储的数量,满足成像设备的工作要求。
  • 数据存储装置及其访问方法成像设备
  • [发明专利]存储系统及信息处理设备-CN201010229607.9无效
  • 宫崎贞夫;石桥修;中野力藏 - 富士通株式会社
  • 2010-07-13 - 2011-01-26 - G06F12/00
  • 本发明涉及存储系统及信息处理设备。该存储系统包括:第一存储,其作为目标设备的主存储第二存储,其存取速度低于所述第一存储的存取速度;保证部,其确保所述第一存储的预定区域作为所述第二存储的临时存储区;以及存储控制部,其接收将数据写入所述第二存储的指令,将所述数据临时存入所述第一存储,并且将所存储的数据从所述第一存储转送到所述第二存储
  • 存储系统信息处理设备
  • [发明专利]多CPU启动电路和多CPU启动方法-CN201510122871.5有效
  • 关幸治 - 日本电气株式会社
  • 2015-03-19 - 2019-07-12 - G06F9/445
  • 多CPU启动电路包括:第一CPU;第二CPU;非易失性存储存储由第一CPU执行的第一程序以及由第二CPU执行的第二程序;第一易失性存储存储从非易失性存储复制的第一程序并且该第一易失性存储与第一CPU相连;第二易失性存储存储从非易失性存储复制的第二程序;以及第一开关,根据第一CPU的指令使第一CPU或第二CPU与第二易失性存储相连,其中第一CPU将第二程序从非易失性存储复制到第二易失性存储并且在第一CPU和第二易失性存储通过第一开关彼此相连的状态下保存第二程序并且在第二CPU和第二易失性存储通过第一开关彼此相连的状态下第二CPU根据来自第一CPU的指令执行第二程序。
  • cpu启动电路方法
  • [发明专利]集成电路、用于存储信息的系统和方法-CN201310481300.1有效
  • M-A.伊奥内斯库;R-C.米亚尔图;R.米赫斯库 - 英飞凌科技股份有限公司
  • 2013-10-15 - 2017-10-20 - G11C29/44
  • 本发明涉及集成电路以及用于存储信息的系统和方法。集成电路包括第一存储部分,配置为存储信息和有效性位;第二存储部分,配置为存储信息和有效性位;以及电路,包括耦合到第一存储部分的第一错误检测电路、耦合到第二存储部分的第二错误检测电路、和耦合到第一和第二存储部分两者的重置电路方法包括将第一存储部分的有效性位设置为第一值;将数据写入到第一存储部分;将第一存储部分的有效性位设置为第二值;将第二存储部分的有效性位设置为第一值;将数据写入到第二存储部分;以及将第二存储部分的有效性位设置为第二
  • 用于存储信息系统方法
  • [发明专利]组合存储-CN03817527.4无效
  • M·D·文斯顿;H·炮恩 - 英特尔公司
  • 2003-05-08 - 2005-10-05 - G11C11/00
  • 一种存储包含第一交叉点存储第二存储。该交叉点存储包括设置于第一导体和第二导体之间交叉点上的存储元件。在第一和第二存储里的存储元件能存在多个状态。第一和第二存储以叠层取向排列,并共享数据输入和输出。
  • 组合存储器
  • [发明专利]存储系统及存储控制-CN202110078571.7在审
  • 李永骏;黄昱铭;施智怀 - 旺宏电子股份有限公司
  • 2021-01-20 - 2021-08-03 - G11C16/26
  • 本发明公开了一种存储系统及存储控制,其利用机器学习(ML)确定存储系统的读取电压。在一方面,存储系统包括存储存储控制存储控制配置为:利用对应于与存储数据相关的第一组参数的第一读取电压获得存储数据的第一读取输出;若第一读取输出未通过纠错码(ECC)测试,利用对应于与存储数据相关的第二组参数的第二读取电压获得存储数据的第二读取输出,第二组参数包括第一组参数,第二读取电压系利用基于第二组参数的ML算法而产生;若第二读取输出通过ECC测试,输出第二读取输出以作为存储数据的目标读取输出。
  • 存储器系统控制器
  • [发明专利]存储管理系统、方法、人工智能芯片、电子设备和介质-CN202211030013.4有效
  • 李海斌;张磊;姜涛;王祥 - 瀚博半导体(上海)有限公司
  • 2022-08-26 - 2022-12-02 - G06F3/06
  • 本公开提供一种存储管理系统、方法、人工智能芯片、电子设备和介质。系统包括:多个存储访问单元,被配置为向存储发起访问请求;选择,被配置为能够根据访问请求在第一工作模式与第二工作模式之间切换;至少一个第一存储管理单元,每个存储访问单元与相应一个第一存储管理单元绑定,每个第一存储管理单元被配置为在选择的第一工作模式下,将与该第一存储管理单元绑定的存储访问单元发起的访问请求发送至存储第二存储管理单元,选择被配置为在第二工作模式下,将选择根据其切换至第二工作模式的访问请求指定至第二存储管理单元,第二存储管理单元被配置为在选择第二工作模式下将该访问请求发送至存储
  • 存储器管理系统方法人工智能芯片电子设备介质

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top