专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果16145392个,建议您升级VIP下载更多相关专利
  • [发明专利]视频处理装置与其视频处理电路-CN201910383847.5有效
  • 张育玮;胡博钦 - 联咏科技股份有限公司
  • 2014-11-21 - 2021-10-08 - H04N19/423
  • 本发明提供一种视频处理装置与其视频处理电路,所述视频处理电路包括视频处理、第一存储控制第二存储控制以及分配器。视频处理装置包括至少一子处理任务处理,分别经配置以执行一个或多个子处理任务中的对应者。第一存储控制控制第一存储第二存储控制控制第二存储。分配器将视频处理所输出的数据经由第一存储控制第二存储控制分配存储至第一存储第二存储,以及将存储在第一存储和/或第二存储中的数据提供给该视频处理。其中,分配器依据第一存储第二存储的带宽使用状态而动态地调整到第一存储的传输带宽和到第二存储的传输带宽。
  • 视频处理装置与其电路
  • [发明专利]存储设备、存储控制及相关存储系统-CN201810286379.5有效
  • 谢博伟;詹佳谕;陈尚斌 - 联发科技股份有限公司
  • 2018-04-03 - 2021-03-26 - G11C7/22
  • 本发明提供一种存储系统,其包括存储控制、第一存储设备和第二存储设备。存储控制发出第一时钟信号和第二时钟信号。第一存储设备接收第一时钟信号和第二时钟信号。第二存储设备接收第一时钟信号和第二时钟信号。若第一存储设备的第一模式寄存处于第一单端模式,且第二存储设备的第二模式寄存处于第二单端模式,则第一存储设备根据第一时钟信号发送或接收数据信号,第二存储设备根据第二时钟信号发送或接收数据信号。本发明还提供了一种存储控制存储设备。本发明的存储设备根据其中的模式寄存的状态,发送或接收数据信号,有效控制存储设备的操作。
  • 存储器设备控制器相关系统
  • [发明专利]存储管理-CN202110286651.1在审
  • 安德鲁·布鲁克菲尔德·斯维尼 - ARM有限公司
  • 2021-03-17 - 2021-09-28 - G06F12/06
  • 本文涉及存储管理。一种存储管理装置,包括:输入电路,用于接收定义第一存储地址空间内的第一存储地址的转换请求;预测电路,用于在第二存储地址空间内生成预测的第二存储地址,来作为针对第一存储地址的预测转换,该预测的第二存储地址是第一存储地址的预定函数;控制电路,用于发起对预测的第二存储地址的处理;转换和许可电路,用于执行操作来为第一存储地址生成与许可信息相关联的转换后的第二存储地址,该许可信息用于指示是否允许对转换后的第二存储地址进行存储访问;以及输出电路,用于当许可信息指示允许访问转换后的第二存储地址时,提供转换后的第二存储地址来作为对转换请求的响应。
  • 存储器管理
  • [发明专利]半导体装置和半导体装置的操作方法-CN202011018123.X在审
  • 李丙仁;金殷洪 - 爱思开海力士有限公司
  • 2020-09-24 - 2021-09-28 - G11C16/08
  • 一种半导体装置包括连接在源极线和位线之间的存储串。该存储串包括沿着第一沟道层层叠的第一存储单元、沿着第二沟道层层叠的第二存储单元、以及连接在第一存储单元和第二存储单元之间的至少一个开关存储单元。一种操作该半导体装置的方法包括:对第一存储单元中的所选第一存储单元进行编程;选择第二存储单元中的要进行编程的第二存储单元;将编程电压施加到与所选第二存储单元连接的字线;截止开关存储单元以使得第一沟道层和第二沟道层彼此电隔离;以及将通过电压施加到与第一存储单元和第二存储单元中的未选存储单元连接的字线。
  • 半导体装置操作方法
  • [发明专利]存储系统中改进的存储间移动-CN202111001696.6在审
  • S·迪希尔;金康永 - 美光科技公司
  • 2021-08-30 - 2022-03-01 - G06F3/06
  • 本申请案针对多存储系统中改进的存储间移动。存储装置可从主机装置接收将数据从由第一控制控制的第一存储移动到由第二控制控制的第二存储的命令。所述存储装置可使用所述第一控制和所述第二控制来促进所述数据经由所述主机装置外部的路径从所述第一存储到所述第二存储的所述移动。所述存储装置可向所述主机装置指示何时对所述第一存储或所述第二存储暂停活动,和何时对所述第一存储第二存储恢复活动。
  • 存储器系统改进移动
  • [发明专利]微控制的可用闪速存储的增大-CN201580009386.5有效
  • A·舍费尔特 - 宝马股份公司
  • 2015-01-21 - 2019-07-23 - G06F8/654
  • 一种用于优化利用在具有电可擦可编程只读存储仿真的微控制中的闪速存储的方法,其中,所述方法具有:将要保存到计算机存储中的信息(100)分为(400)具有可执行代码的第一信息(110)和具有不可执行代码的第二信息假如第二存储(220)的空闲存储容量足以容纳第二信息(220):那么将第二信息(120)保存(32002)到第二存储(220)中。或者假如第二存储(220)的空闲存储容量不足以容纳第二信息(120):那么关断(420)第二存储(220)的电可擦可编程只读存储仿真;释放(421)由于关断(420)第二存储(220)的电可擦可编程只读存储仿真而不再需要的存储容量,由此第二存储(220)的空闲存储容量提高;将第二信息(120)保存(32002)到第二存储(220)中。在此,第一存储(210)相比于第二存储(220)能实现更快访问在其中保存的信息。
  • 控制器可用存储器增大
  • [发明专利]半导体存储-CN201010284307.0有效
  • 武田晃一 - 瑞萨电子株式会社
  • 2010-09-14 - 2011-04-20 - H01L27/11
  • 本发明涉及一种半导体存储件。根据本发明的半导体存储件包括:第一存储单元阵列,其中多个第一存储单元被布置成矩阵,数据被从第一存储单元读取或者被写入到第一存储单元;和第二存储单元阵列,其中多个第二存储单元被布置成矩阵,所述第二存储单元放大并且存储被布置在相对应的列中的多个第一存储单元中的一个存储单元的数据第一存储单元阵列和第二存储单元阵列被布置为在列方向上面对面。第二存储单元的面积大于第一存储单元的面积。第一存储单元阵列的面积是第二存储单元阵列的面积的两倍或者更大。
  • 半导体存储器件
  • [发明专利]存储单元布置-CN202110796013.4有效
  • M·门内加 - 铁电存储器股份有限公司
  • 2021-07-14 - 2023-07-21 - G11C5/02
  • 本发明提供一种存储单元布置。根据各个方面,所述存储单元布置包含:第一控制线和第二控制线;多个存储结构,其设置在该第一控制线与该第二控制线之间,其中,所述多个存储结构中的每个存储结构包括第三控制线、第一存储单元和第二存储单元;其中,对于所述多个存储结构中的每个存储结构,所述第一存储单元和所述第二存储单元通过所述第三控制线彼此耦合;其中,对于所述多个存储结构中的每个存储结构,所述第一存储单元耦合至所述第一控制线,并且所述第二存储单元耦合至所述第二控制线。
  • 存储器单元布置
  • [实用新型]存储连接机构-CN201420719999.0有效
  • 陈建阳;李霜;田波 - 联想(北京)有限公司
  • 2014-11-25 - 2015-03-25 - G06F1/18
  • 本实用新型是关于一种存储连接机构,包括:支撑板;电路板,安装在支撑板上,电路板上具有同类型的第一接口和第二接口,第一接口和第二接口形成点对称关系,电路板上还具有连接,连接与第一接口、第二接口之间通过电路板上的线路连接;存储支架,用于容纳第一存储第二存储,第一存储第二存储具有同类型的接口,存储支架使第一存储的接口和第二储存的接口形成点对称关系,且第一存储的接口、第二存储的接口之间的距离与第一接口、第二接口之间的距离对应,造成第一接口与第一存储的接口连接的同时第二接口与第二存储的接口连接,或第一接口与第二存储的接口连接的同时第二接口与第一存储的接口连接。
  • 存储器连接机构
  • [发明专利]噪声抑制-CN202110896327.1在审
  • 苏芳毅 - 敦泰电子股份有限公司
  • 2021-08-05 - 2023-02-17 - G06F3/041
  • 一种噪声抑制包括一第一存储、一第二存储以及一逻辑电路,第一存储输入现行触摸资料;第二存储储存噪声抑制后的触摸资料;逻辑电路连接于第一存储第二存储之间,以根据第一存储所输出的现行触摸资料与来自第二存储的前一触摸资料来进行噪声抑制,经噪声抑制后的触摸资料再储存至第二存储,以由第二存储输出经噪声抑制后的触摸资料。
  • 噪声抑制器
  • [发明专利]加法运算方法、半导体装置及电子设备-CN201880074049.8在审
  • 山崎舜平;木村肇;福留贵浩 - 株式会社半导体能源研究所
  • 2018-11-05 - 2020-06-26 - G06F7/499
  • 该加法电路包括第一存储第二存储、第三存储及第四存储。加法运算包括如下步骤:对第一存储提供具有符号的第一数据;对第二存储提供保存在第一存储中的具有正的符号的第一数据;对第三存储提供保存在第二存储中的具有负的符号的第一数据;对保存在第二存储中的具有正的符号的第一数据、保存在第三存储中的具有负的符号的第一数据进行加法运算生成第二数据;对第四存储保存第二数据。当保存在第四存储中的第二数据都为具有正的符号的第二数据或都为具有负的符号的第二数据时,对保存在第四存储中的所有第二数据进行加法运算。
  • 加法运算方法半导体装置电子设备
  • [发明专利]存储设备-CN202110440919.2在审
  • 金泰孝;边大锡;曹永慜;李承源 - 三星电子株式会社
  • 2021-04-23 - 2021-10-26 - G11C8/08
  • 一种存储设备,包括:存储区域,具有第一存储块和第二存储块;和控制逻辑,被配置为在第一模式和第二模式下控制第一存储块和第二存储块,其中在第一模式下,只有针对第一存储块的控制操作是可执行的,而在第二模式下,针对第一存储块和第二存储块的控制操作是可执行的,其中控制逻辑对在第一模式下对第二存储块进行的访问的次数进行计数,并将访问次数作为扫描数据存储第二存储块中。
  • 存储器设备

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top