专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果9509111个,建议您升级VIP下载更多相关专利
  • [发明专利]存储-CN201911345781.7在审
  • 邓玉良;唐越;殷中云;方晓伟;杨彬;苏通;李昂阳;朱晓锐 - 深圳市国微电子有限公司
  • 2019-12-24 - 2020-04-17 - G06F1/16
  • 本发明涉及电子器件技术领域,提供一种存储,包括封闭腔体、设于封闭腔体内的若干存储芯片以及设于封闭腔体内且用于向存储芯片提供退火热源的若干加热件。本发明的存储存储芯片与加热件封装在一个封闭腔体内,确保退火时的隔温要求,同时,加热件则为存储芯片提供热源以满足其退火需求。这样,在极端环境下,或者,不适宜将存储芯片拆卸进行退火的条件下,本申请的存储能够实现自主地退火,避免对存储进行拆卸来实现退火维护。
  • 存储器
  • [发明专利]存储-CN201911046188.2在审
  • 马向超;吴瑞仁;王坤 - 北京新忆科技有限公司
  • 2019-10-30 - 2020-03-06 - H01L25/065
  • 本发明公开了一种存储,所述存储为具有串行外设接口的阻变式存储,包括:多个存储芯片、级联控制芯片和封装组件,其中,多个存储芯片之间级联;级联控制芯片与多个存储芯片键合连接,以根据输入确定多个存储芯片中目标存储芯片,并控制目标存储芯片执行相应动作;封装组件用于对多个存储芯片和级联控制芯片进行封装。根据本发明实施例的存储,可以省去用户在系统级增加控制芯片和印刷电路板面积来实现存储芯片级联,并可以快速高效的由低容量存储芯片封装成大容量芯片,且可以实现由多颗封装好的芯片在系统电路板上进行级联,进而增加系统存储可扩张性及系统灵活性
  • 存储器
  • [发明专利]存储-CN202111335128.X在审
  • 赖惠先;林昭维;朱家仪;童宇诚;吕前宏 - 福建省晋华集成电路有限公司
  • 2020-01-21 - 2022-02-15 - H01L27/108
  • 本发明提供了一种存储。针对边缘位置的第一位线,使其靠近记忆体区的一侧设置有第一绝缘接触柱,以及靠近周边区的一侧设置有第二绝缘接触柱,从而使第一绝缘接触柱和对应的有源区(即,位于边缘位置的有源区)之间为电性绝缘,进而使得所形成的位于边缘位置的存储单元构成非功能性存储单元如此,即避免了边缘位置的非功能性存储单元由于其性能异常而对存储的器件性能造成不利影响。
  • 存储器
  • [发明专利]存储-CN202010850618.2在审
  • 尚为兵;张凤琴;冀康灵;田凯;武贤君 - 长鑫存储技术(上海)有限公司
  • 2020-08-21 - 2022-02-22 - G11C5/06
  • 本发明涉及一种存储,包括存储组、第一信号线和第二信号线;多个存储组沿第一方向排布,存储组包括存储块,多个存储块沿第二方向排布,第一方向与第二方向垂直;第一信号线沿第一方向延伸,其与多个存储块对应设置,且用于传输其对应多个存储块的存储数据;第二信号线沿第一方向延伸,其与存储块一一对应设置,且第二信号线用于传输其对应存储块的存储数据;其中,第一信号线通过数据交换电路与第二信号线交换存储数据。本发明中,通过设置第一信号线将存储数据传输至每一存储块,然后通过每一存储块对应的数据交换电路与第二信号线交换存储数据,降低第二信号线的功耗,进而减小存储块之间的速度差异。
  • 存储器
  • [发明专利]存储-CN202010873263.9在审
  • 寗树梁;何军;应战;刘杰 - 长鑫存储技术有限公司
  • 2020-08-26 - 2022-03-01 - G06F1/12
  • 本发明实施例提供一种存储,包括:控制芯片;多个存储芯片,多个所述存储芯片共用信道与所述控制芯片电连接,多个所述存储芯片包括第一存储芯片组和第二存储芯片组,所述第一存储芯片组中的存储芯片被配置为采用第一时钟信号与所述控制芯片进行信息交互,所述第二存储芯片组中的存储芯片被配置为采用第二时钟信号与所述控制芯片进行信息交互,所述第一时钟信号和所述第二时钟信号的相位不同。本发明实施例能够减少存储的信道数量。
  • 存储器
  • [发明专利]存储-CN202010874183.5在审
  • 寗树梁 - 长鑫存储技术有限公司
  • 2020-08-26 - 2022-03-01 - G06F1/12
  • 本发明实施例提供一种存储,包括:控制芯片;多个存储芯片,多个所述存储芯片共用信道与所述控制芯片电连接,多个所述存储芯片被配置为,采用相同的时钟信号,且多个所述存储芯片分别在所述时钟信号的不同的时钟状态下与所述控制芯片进行信息交互本发明实施例能够减少存储的信道数量。
  • 存储器
  • [发明专利]存储-CN202210531250.2在审
  • 冯立伟 - 福建省晋华集成电路有限公司
  • 2020-05-08 - 2022-08-16 - H01L27/108
  • 本发明提供了一种存储,衬底包括若干沿第一预定方向延伸的有源区;所述衬底形成有多条且沿着第二预定方向延伸并穿过相应的有源区的位线结构,所述位线结构位于所述衬底上的部分构成第一位线结构,所述位线结构自所述衬底上延伸至所述有源区中的部分构成第二位线结构所述第二位线结构与所述有源区之间形成有金属硅化物层,通过所述金属硅化物层电性连接所述有源区与所述第二位线结构,由于所述金属硅化物层具有较低的电阻率,从而可以降低有源区与所述第二位线结构之间的接触电阻,进而了提高存储的性能
  • 存储器
  • [发明专利]存储-CN202111433047.3在审
  • 刘纯杰;吴祖仪 - 新唐科技股份有限公司
  • 2021-11-29 - 2022-10-04 - G11C16/22
  • 本发明提供一种存储。一可编程存储阵列包括多个存储单元耦接于一编程接合垫以及一电源接合垫。当该编程接合垫的一第一电压大于该电源接合垫的一第二电压时,所述多个存储单元是操作在一编程模式。当该编程接合垫的该第一电压小于该电源接合垫的该第二电压时,所述多个存储单元是操作在一正常模式。一静电放电保护电路用以在一静电放电事件发生时,将一静电放电电流从该电源接合垫传导至该编程接合垫。该电源接合垫至该静电放电保护电路的一第一路径是小于该电源接合垫至该可编程存储阵列的一第二路径。本发明可以实现避免来自静电放电压力的损害。
  • 存储器
  • [发明专利]存储-CN202210583508.3在审
  • 林超 - 长鑫存储技术有限公司
  • 2022-05-25 - 2022-09-06 - H01L27/108
  • 本公开实施例公开一种存储,包括至少两个存储阵列,沿第一方向设置;存储阵列包括沿第二方向设置的多个存储单元行,沿第三方向设置的多个存储单元列,多条第一导电线和多条第二导电线;第一方向、第二方向和第三方向互相垂直;存储单元行包括沿第三方向设置的多个存储单元,存储单元列包括沿第二方向设置的多个存储单元,存储单元包括晶体管;多条第一导电线,沿第三方向间隔设置,耦接存储单元行的晶体管的栅极;多条第二导电线,沿第二方向间隔设置,耦接存储单元列的晶体管的源极;第一外围电路,位于沿第一方向设置的两个存储阵列间,耦接第一导电线;第二外围电路,位于沿第一方向设置的两个存储阵列间,耦接第二导电线。
  • 存储器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top