专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果1586234个,建议您升级VIP下载更多相关专利
  • [发明专利]线性LED驱动电路-CN202011608893.X有效
  • 吴明浩;刘国强 - 杰华特微电子股份有限公司
  • 2020-12-30 - 2023-06-23 - H05B45/30
  • 本发明提出一种线性LED驱动电路,交流输入经整流电路后得到输入电压,包括:第一调节电路,与LED负载串联组成第一串联电路,所述第一调节电路接收第一参考电压,所述第一参考电压通过所述第一调节电路调节LED负载电流;第二调节电路,与第一电容串联组成第二串联电路,所述第二串联电路与所述第一串联电路并联;第一电容,对LED负载供电;其中,所述第二调节电路接收表征LED负载负端电压的第一控制信号,所述第二调节电路根据所述第一控制信号调节对第一电容的充电电流
  • 线性led驱动电路
  • [发明专利]一种基于种群优化算法的集成电路设计方法-CN202110126619.7有效
  • 谌东东;李迪;杨银堂 - 西安电子科技大学
  • 2021-01-29 - 2023-08-11 - G06F30/398
  • 本发明提供了一种基于种群优化算法的集成电路设计方法,属于集成电路技术领域,包括以下步骤:构建描述集成电路设计参数与性能指标映射关系的神经网络模型;根据集成电路性能指标的需求构建集成电路设计参数的优化策略;根据所述神经网络模型与优化策略,利用种群优化算法迭代优化集成电路的设计参数,完成基于种群优化算法的集成电路设计。本发明针对现有的集成电路研发过于依赖设计人员的经验和效率较低的难题,根据制定的集成电路设计参数优化策略,利用种群优化算法确定与优化集成电路器件尺寸参数,提高集成电路设计效率,能够应用到集成电路的设计和研发中
  • 一种基于种群优化算法集成电路设计方法
  • [发明专利]触控显示控制电路、控制方法以及电子设备-CN201810795216.X有效
  • 王运华 - 敦泰电子有限公司
  • 2018-07-19 - 2023-06-30 - G06F3/041
  • 本发明提供了一种触控显示控制电路、控制方法以及电子设备,该控制电路用于驱动STN‑LCD、TN‑LCD、CSTN‑LCD液晶屏,包括显示驱动电路以及触控检测电路。其中,显示驱动电路包括信号传输走线、多组信号选择电路以及参考电压产生电路,信号传输走线用于传输栅极信号以及公共信号,信号选择电路基于显示控制时序或显示触控控制时序选通预设控制电压,参考电压产生电路提供预设控制电压触控检测电路与信号选择电路相连,基于显示触控控制时序,进行触控检测。可见,本方案提供的触控显示控制电路,能在不变更原液晶屏幕结构的基础下,使STN‑LCD、TN‑LCD、CSTN‑LCD等液晶屏具有触控功能。
  • 显示控制电路控制方法以及电子设备
  • [发明专利]一种低频电子通讯系统-CN201810752256.6有效
  • 杨彪;宛强;鲁卓炜 - 中国地质大学(武汉)
  • 2018-07-10 - 2023-07-14 - H03F3/68
  • 本发明公开了一种低频电子通讯系统,包括:信号输入电路、放大电路、运算放大器、开关电路、电压比较器、分压电阻、反馈电阻、稳压输出电路,所述输入信号为正常信号时,电压比较器输出低电平,经稳压滤波电路处理后的信号经由放大电路、运算放大器分别放大后输出至稳压输出电路;所述输入信号为异常信号时,电压比较器输出高电平,放大电路无电流通过,开关电路导通,经稳压滤波电路处理后的信号通过开关电路,然后经由运算放大器放大后输出至稳压输出电路
  • 一种低频电子通讯系统
  • [发明专利]一种时钟占空比校准电路-CN201811562038.2有效
  • 王颀;何杰;李子夫;霍宗亮;叶甜春 - 中国科学院微电子研究所
  • 2018-12-20 - 2023-07-25 - H03K3/017
  • 本申请提供的一种时钟占空比校准电路,包括:延时线电路、下降沿检测电路、下降沿调制控制电路、下降沿调制电路和插值器电路;通过采用可调的延时单元,在不同工作模式频率下使用对应大小的延时单元,在相同校准精度的前提下,由于延时单元以及对应的下降沿检测逻辑部分的级数固定,则本申请延时线电路和下降沿检测电路的面积和功耗会显著减少;另外,采用固定级数的可调的延时单元,直接将与占空比相关的采样输出信号进行处理后分别输出到下降沿调制电路判断移动方向即可完成下降沿移动,简化了电路的逻辑判断,电路面积和功耗减少的同时也减少了电路完成下降沿移动所需要的时间。
  • 一种时钟校准电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top