专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果32个,建议您升级VIP下载更多相关专利
  • [发明专利]一种PCIe交换控制器芯片、验证系统和验证方法-CN202211706096.4有效
  • 钟仕林;谌彤;王晓霞 - 芯动微电子科技(武汉)有限公司
  • 2022-12-29 - 2023-10-20 - G06F13/42
  • 本发明涉及集成电路验证技术领域,提供了一种PCIe交换控制器芯片、验证系统和验证方法。本发明通过顶层控制模块将全部Lane路划分成N个独立的分组,每个分组包含M个独立核心单元,通过控制寄存器向模式选择模块输出组选择信号和端口选择信号,模式选择模块将组选择信号和端口选择信号转换成组使能信号和端口使能信号,顶层控制模块根据组使能信号和端口使能信号选中对应的目标核心单元,以通过被选中的目标核心单元输出预定数量的接口信号,通过配置不同的组选择信号和端口选择信号,使得所述顶层控制模块选中不同的目标核心单元进行预定数量的接口信号输出,最终达到对整个PCIe交换控制器芯片中全部Lane路进行测试的目的。
  • 一种pcie交换控制器芯片验证系统方法
  • [发明专利]一种面向PCIe Switch的中断向量合并方法及系统-CN202310372078.5在审
  • 杨嘉维;钟雄林;张磊 - 芯动微电子科技(武汉)有限公司
  • 2023-04-03 - 2023-07-28 - G06F13/42
  • 本发明提供了一种面向PCIe Switch的中断向量合并方法及系统,包括:PCIeSwitch端口设置待申请的MSI中断向量个数;根复合体在初始化过程中根据系统资源为所述PCIe Switch端口分配MSI中断向量个数;若PCIe Switch端口申请的MSI中断向量个数大于根复合体分配的MSI中断向量个数,则将未分配中断向量号的第二组MSI中断向量与分配了中断向量号的第一组MSI中断向量的进行合并,共用第一组MSI向量号并将合并后的向量号发送至根复合体。本发明避免了当根复合体分配的向量个数小于PCIeSwitch端口申请的向量个数时,因未分配向量号导致无法将中断上报给根复合体,从而引起中断丢失的现象发生,提升系统运行的可靠性和稳定性。
  • 一种面向pcieswitch中断向量合并方法系统
  • [发明专利]一种多图层拼接显示控制方法和装置-CN202211724973.0有效
  • 周泉;刘施;何颖 - 芯动微电子科技(武汉)有限公司
  • 2022-12-30 - 2023-07-25 - G06T3/40
  • 本发明涉及视频处理技术领域,提供了一种多图层拼接显示控制方法和装置。其中所述方法包括:将显示屏划分为两块显示区域,每块显示区域使用独立的显示接口,并由对应的显示处理模块驱动,各个显示处理模块由拼接控制模块进行统一的管理,当图层数据为图像数据时,由拼接控制模块自行进行图像数据的处理;当图层数据为图层数据时,则将图层数据拆分为第一数据和第二数据,分别交由对应显示处理模块进行处理显示。本发明通过将数据处理频率要求高的图层数据进行拆分处理,从而降低单个显示处理模块所需处理的数据量,降低对显示处理模块的数据处理频率要求,从而实现高分辨率超高清视频的显示。
  • 一种多图层拼接显示控制方法装置
  • [发明专利]一种显卡几何渲染功能验证方法及设备-CN202211731069.2在审
  • 汤汉兵;冯雨;徐亮 - 芯动微电子科技(武汉)有限公司
  • 2022-12-30 - 2023-07-04 - G06F11/22
  • 本发明提供了一种显卡几何渲染功能验证方法及设备。所述方法包括:在原有的渲染管线中,根据第一顶点数据的索引值,从上级先入先出存储器FIFO中将第一顶点数据读出;将第一顶点数据进行数据类型转换,得到第二顶点数据,根据图元类型和第二顶点数据的索引值,在三维空间中按照坐标绘制出各个图元,得到当前应用的图元示意图,并分析所述图元示意图的统计信息;将所述图元示意图和统计信息与对比设备绘制的图元示意图和统计信息进行对比,实现对显卡几何渲染功能的验证。本发明无需完整运行全部渲染阶段,降低了图像渲染几何阶段验证消耗时长,提高了显卡开发的效率和准确率。
  • 一种显卡几何渲染功能验证方法设备
  • [发明专利]一种鉴频鉴相器及锁相环-CN202211514694.1有效
  • 左红建;冯文柏;牛晓良 - 芯动微电子科技(武汉)有限公司
  • 2022-11-29 - 2023-07-04 - H03L7/087
  • 本申请公开了一种鉴频鉴相器及锁相环。其中,该鉴频鉴相器包括第一触发器、第二触发器和延时复位回路,其中:第一触发器的输出端以及第二触发器的输出端分别与延时复位回路的输入端连接;延时复位回路包含延时单元,延时单元包含第一路径和第二路径;其中:第一路径,用于对延时复位回路上的信号进行延时;第二路径,用于缩短延时复位回路输出的复位信号的持续时长。实施本申请实施例,可以消除死区效应的情况下,提高鉴频鉴相器的工作频率。
  • 一种鉴频鉴相器锁相环
  • [发明专利]一种音视频接口的检测方法和装置-CN202310219923.5在审
  • 江自超;赵阳;吴传波 - 芯动微电子科技(武汉)有限公司
  • 2023-03-02 - 2023-06-30 - H04L43/08
  • 本发明涉及音视频器件检测领域,特别是涉及一种音视频接口的检测方法和装置。主要包括:根据源变量生成音频和/或视频格式的源数据,将源数据输入待测试的音视频接口中;根据输出变量对音视频接口进行配置,控制音视频接口输出数据的配置参数,其中,输出变量中不包含源变量对应的参数;获取音视频接口基于所述源数据输出相应格式的输出数据,将输出数据解析为时序数据,根据时序数据判断音视频接口的功能状态。本发明可以在不使用协议分析仪的情况下根据不同参数组合的输出结果对音视频接口的故障原因进行定位,并能同步完成音视频源芯片和音视频接口的检测。
  • 一种视频接口检测方法装置
  • [实用新型]一种Retimer芯片的FPGA原型测试板-CN202223343310.2有效
  • 刘晓君;洪三其;谌彤;祁伟 - 芯动微电子科技(武汉)有限公司
  • 2022-12-08 - 2023-06-20 - G01R31/317
  • 本实用新型涉及集成电路验证技术领域,特别是涉及一种Retimer芯片的FPGA原型测试板。本实用新型中提供的Retimer芯片的FPGA原型测试板包括金手指接口、第一卡槽接口、第二卡槽接口和多个SlimSAS接口。以在FPGA原型验证平台、FPGA原型测试板、RC设备、第一EP设备和第二EP设备之间建立连接,进行Retimer芯片的RTL测试。该FPGA原型测试板可以在Retimer芯片设计的FPGA原型验证阶段覆盖设计所支持的Bifurcation、堆叠和基本通路等功能的测试,还可以进行不同应用场景的兼容性测试,增强了Retime芯片RTL代码的可靠性,降低了芯片的设计风险。
  • 一种retimer芯片fpga原型测试
  • [发明专利]一种灵活优化带宽的多OSD视频叠加的方法及装置-CN202211712537.1在审
  • 刘施;何颖;周泉 - 芯动微电子科技(武汉)有限公司
  • 2022-12-29 - 2023-06-09 - H04N21/4402
  • 本发明公开了一种灵活优化带宽的多OSD视频叠加的方法及装置,所述方法包括获取基础图层在DDR的基地址、分辨率、输入数据格式、裁剪尺寸,以及第一OSD在DDR的基地址、分辨率、输入数据格式、颜色空间转换系数、合并融合后的尺寸,通过APB总线下发配置;通过AXI总线将DDR模块的数据搬运至基础图层和OSD各自对应的DMAR通道控制单元,通过图层叠加融合模块进行融合叠加;将融合后的数据写入输出缓存队列模块内,并通过DMAW模块将第一OSD与基础图层融合后的数据存入DDR模块内,本发明将各OSD逐一与基础图层进行叠加处理,各OSD使用同一个DMAR通道,避免了多个DMAR通道并行所导致带宽需求严重的问题。
  • 一种灵活优化带宽osd视频叠加方法装置
  • [发明专利]一种基于TSPC的高速鉴频鉴相电路及锁相环-CN202310198694.3在审
  • 周秀程;李伟;苏晓东 - 芯动微电子科技(武汉)有限公司
  • 2023-03-03 - 2023-06-06 - H03L7/085
  • 本发明公开了一种基于TSPC的高速鉴频鉴相电路及锁相环。鉴频鉴相电路包括第一真单相时钟D触发器、第二真单相时钟D触发器、复位信号产生模块和延迟模块;第一真单相时钟D触发器用于输出UP信号和UPb信号;第二真单相时钟D触发器用于输出DN信号和DNb信号;复位信号产生模块用于根据UPb信号和DNb信号生成第一复位信号R1;延迟模块用于根据延迟控制信号,对将第一复位信号R1进行延迟的时长进行控制,得到第二复位信号R2输出至第一真单相时钟D触发器和第二真单相时钟D触发器的复位端。本发明能够稳定工作在几兆至几千兆赫兹的频率下,同时具有延迟可调,盲区时间确定等优点。
  • 一种基于tspc高速鉴频鉴相电路锁相环
  • [发明专利]一种内存数据隔离和共享的系统和方法-CN202211705156.0在审
  • 邓志;卢红召;何颖 - 芯动微电子科技(武汉)有限公司
  • 2022-12-29 - 2023-05-30 - G06F9/455
  • 本发明涉及内存管理领域,特别是涉及一种内存数据隔离和共享的系统和方法。主要包括:第一映射模块址和虚拟内存地址进行映射;边界处理模块根据指定的地址访问边界对每次读写的数据量进行拆分;每个第二映射模块根据IAMT映射表获取每个虚拟内存地址对应的物理内存块,其中,物理内存块与读写指令的发起者对应,每个物理内存块之间相互隔离;处理单元根据外部程序的读写指令将源地址传入地址处理序列,并根据地址处理序列处理后的数据地址得到虚拟内存地址对应的物理内存块,按照物理内存块的颗粒对物理内存进行数据读写。本发明以物理内存块为单位进行数据读写实现数据隔离,通过对相同物理内存块的读写实现数据共享。
  • 一种内存数据隔离共享系统方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top