[发明专利]写数据方法、装置、图形处理系统、电子组件及电子设备有效

专利信息
申请号: 202310058479.3 申请日: 2023-01-19
公开(公告)号: CN115794675B 公开(公告)日: 2023-05-16
发明(设计)人: 唐志敏;姜莹;王海洋 申请(专利权)人: 北京象帝先计算技术有限公司
主分类号: G06F12/0868 分类号: G06F12/0868;G06F12/0875;G06F12/0882;G06F12/0895
代理公司: 北京新知远方知识产权代理事务所(普通合伙) 11397 代理人: 王俊博;易杨
地址: 100029 北京市朝阳区安定*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 本公开提供一种写数据方法、装置、图形处理系统、电子组件及电子设备,用于将缓存中的数据写入至主存中,包括:针对目标写操作,对缓存中缓存行的Tag标记进行遍历,确定至少一组目标缓存行;其中,每组目标缓存行中的各个缓存行对应的主存页相同;针对所述至少一组目标缓存行,将每组目标缓存行中的缓存行连续的写到主存。
搜索关键词: 数据 方法 装置 图形 处理 系统 电子 组件 电子设备
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京象帝先计算技术有限公司,未经北京象帝先计算技术有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202310058479.3/,转载请声明来源钻瓜专利网。

同类专利
  • 非易失性存储器上的直接映射的缓冲区高速缓存-201880053507.X
  • J·R·洛埃扎;J·W·李;胡维民;K·尤玛玛格斯瓦兰;N·J·S·麦诺格顿;A·Y·李 - 甲骨文国际公司
  • 2018-08-30 - 2023-10-27 - G06F12/0868
  • 提供了用于在非易失性存储器中为持久文件系统实现缓冲区高速缓存的技术。数据集在计算设备的非易失性随机存取存储器(NVRAM)中的一个或多个盘区中维护。在计算设备的动态随机存取存储器(DRAM)中分配至少一个缓冲区首部。响应于在计算设备上执行的第一处理的访问所述一个或多个盘区中的第一盘区中的一个或多个第一数据块的读取请求,第一处理被授予对NVRAM中的第一盘区的直接读取访问。对NVRAM中的第一盘区的引用存储在第一缓冲区首部中。第一缓冲区首部与第一处理相关联。第一处理使用第一缓冲区首部直接访问NVRAM中的所述一个或多个第一数据块。
  • 一种缓存资源分配和装置-201711213099.3
  • 吴超;潘浩 - 华为技术有限公司
  • 2017-11-28 - 2023-10-20 - G06F12/0868
  • 一种缓存资源分配方法及装置,包括接收写数据请求,所述写数据请求用于将待写入数据写入目标卷中,所述存储设备包括多个卷和缓存,所述缓存的空间包括私有空间和公共空间,所述私有空间被划分为若干个部分,每个部分作为配额分配给所述多个卷中的一个卷,所述目标卷是所述多个卷中的一个卷。判断所述目标卷的债务信息是否大于零,所述债务信息用于指示为所述目标卷分配的配额是否已透支。若所述目标卷的债务信息大于零,则从所述公共空间中为所述写数据请求分配缓存资源。可提高存储设备处理业务的效率。
  • 数据访问方法、装置、服务器和计算机可读存储介质-202311054846.9
  • 钟辉 - 成都泛联智存科技有限公司
  • 2023-08-22 - 2023-09-19 - G06F12/0868
  • 本发明涉及存储技术领域,提供了一种数据访问方法、装置、服务器和计算机可读存储介质,方法包括:接收客户端发送的写请求,写请求包括待写数据的写入长度和待写地址;根据写入长度和待写地址,从RDMA缓存层确定用于暂存待写数据的待写空间,并将待写空间的起始地址返回至客户端;通过RDMA方式接收客户端基于接收到待写空间的起始地址发送的写请求报文,写请求报文包括待写数据,写请求报文中的目的地址为待写空间的起始地址;根据写请求报文中的目的地址,将待写数据暂存至待写空间,以根据待写地址将待写空间中写入的数据存储至SSD的闪存区。本发明能够无需采用更高性能的CPU即可降低数据访问的时延。
  • 数据处理方法、相关设备及计算机存储介质-201810940730.8
  • 饶蓉;魏明昌 - 华为云计算技术有限公司
  • 2018-08-17 - 2023-09-01 - G06F12/0868
  • 本发明实施例公开了数据处理方法,包括:对象存储设备接收数据读或写IO请求,所述数据读或写IO请求包括数据完整性域DIF,所述DIF用于承载待操作数据的属性信息。具体可为待读取数据的属性信息或待写入数据的属性信息。进一步地,对象存储设备根据所述待操作数据的属性信息,对所述待操作数据进行处理。采用本发明实施例,能够提升磁盘的性能、避免存储资源的浪费。
  • 具有高速缓存系统的存储系统-201911087204.2
  • 郑承奎;徐镇雄;权正贤 - 爱思开海力士有限公司
  • 2019-11-08 - 2023-08-29 - G06F12/0868
  • 本申请公开了具有高速缓存系统的存储系统。该存储系统包括主机控制器和高速缓存系统。主机控制器包括主机队列,包括从主机输出的命令的主机数据被储存在所述主机队列中。该高速缓存系统包括具有多个组的高速缓冲存储器和控制高速缓冲存储器的操作的高速缓存控制器。高速缓存控制器向主机控制器传送与多个组之中的主机数据要被传送至的特定组有关的状态信息。主机控制器从高速缓存控制器接收所述状态信息,以确定储存在主机队列中的主机数据至高速缓存系统的传输或不传输。
  • 一种数据存储系统、数据存储方法、装置及相关设备-202210118694.3
  • 李楚;叶茂;冯永刚;王锋 - 华为技术有限公司
  • 2022-02-08 - 2023-08-18 - G06F12/0868
  • 提供一种数据存储系统,该数据存储系统包括第一设备以及第二设备,并且,第一设备包括第一缓存区域,第二设备包括第二缓存区域;其中,第一设备用于接收处理请求,并基于RDMA将数据处理请求中的目标数据写入第二缓存区域,将目标数据写入第一缓存区域,其中,在目标数据成功写入第一缓存区域以及第二缓存区域之后,该数据处理请求在数据存储系统中完成处理;第二设备用于将写入第二缓存区域中的目标数据进行持久化存储。如此,数据存储系统存储该目标数据的响应时延较低,并且利用双份缓存可以避免目标数据发生丢失,以此可以提高数据存储系统存储数据的可靠性。此外,本申请还公开了相应的数据存储方法、装置及相关设备。
  • 一种控制方法及装置-202211089104.5
  • 彭金刚 - 联想(北京)有限公司
  • 2022-09-07 - 2023-06-23 - G06F12/0868
  • 本申请公开了一种控制方法及装置,所述方法包括:通过第一控制器监控第一存储部件和第一存储区域之间的数据交换信息,所述第一存储区域是第二存储部件的至少部分存储区域;基于所述数据交换信息控制所述第二存储部件的运行状态,以使得所述第一存储区域在响应第一数据包的读写时的读写性能与在响应第二数据包的读写时的读写性能相同,所述第一数据包和所述第二数据包基于指定时序被读写;其中,所述第一存储部件通过第二存储区域向所述第一存储区域写数据,所述第二存储区域是设置在所述第一存储部件和所述第二存储部件之间的第一数据交换通道上的第三存储部件的至少部分存储区域。
  • 数据处理方法及其装置、存储介质-202111532433.8
  • 杨伟伟;占义忠 - 中兴通讯股份有限公司
  • 2021-12-15 - 2023-06-16 - G06F12/0868
  • 本发明公开了一种数据处理方法及其装置、存储介质。其中,数据处理方法包括:接收数据流,其中,所述数据流包括多个待处理数据,所述待处理数据包括维度信息;间隔预设时间对所述数据流进行切片,得到多个数据流分片;将所述多个数据流分片缓存于磁盘;将各个所述数据流分片中的所述待处理数据从所述磁盘提取至内存;在所述内存中对具有相同的所述维度信息的所述待处理数据进行第一合并处理,得到目标数据集。根据本发明实施例的方案,通过减少目标数据集的数据量,进一步减少直接使用内存读取数据流中的待处理数据的情况,从而达到提高内存的利用率的目的。
  • 一种基于RAID缓存状态的落盘方法及系统-202310239202.0
  • 徐江波;巨新刚;崔健;母文道;吴睿振 - 山东云海国创云计算装备产业创新中心有限公司
  • 2023-03-09 - 2023-06-09 - G06F12/0868
  • 本发明提出了一种基于RAID缓存状态的落盘方法及系统,其中,方法包括:响应于接收到主机的写请求,查找写请求中的数据在缓存中的命中情况,为未命中的数据分配缓存空间并写入;根据写请求中的目标逻辑块更新条带冷热数据表;更新全局门限及虚拟盘门限;响应于缓存中的数据达到全局门限或对应条带下的虚拟盘达到虚拟盘门限,基于条带冷热数据表发起落盘操作;根据冷条带内的有效数据数量采用读更新写方式或读构造写方式进行数据落盘。本发明以条带为单位进行冷热数据管理,降低了软件管理缓存的复杂度与性能需求,同时能够最大限度的进行RCW(读构造写),提高了磁盘带宽的利用率。使用硬件进行缓存数据查找提高了缓存管理的性能。
  • 一种外存储器的直接内存储器访问方法和装置-202010819404.9
  • 赵帅 - 苏州浪潮智能科技有限公司
  • 2020-08-14 - 2023-06-06 - G06F12/0868
  • 本发明公开了一种外存储器的直接内存储器访问方法和装置,方法包括:在内存储器管理模块中划分输入缓冲区和输出缓冲区,并生成输入缓冲区和输出缓冲区的物理地址;响应于感知到外存储器尝试写入数据,而由相应进程基于物理地址将数据写入输入缓冲区,并执行内存屏障指令以将数据从输入缓冲区更新到内存储器;响应于感知到外存储器首次尝试读取数据,而执行失效缓存指令以将数据从输出缓冲区移除。本发明能够维护CPU访问缓存获取数据时的数据一致性和性能,提高缓存利用率。
  • 一种IO处理方法、装置、设备及存储介质-202310121093.2
  • 李辉;朱红玉;王见;刘丹;杨善松;贺坤 - 浪潮电子信息产业股份有限公司
  • 2023-02-16 - 2023-05-23 - G06F12/0868
  • 本申请公开了一种IO处理方法、装置、设备及存储介质,涉及计算机技术领域。该方法包括:通过逻辑卷获取用户发送的IO数据,并利用所述逻辑卷通过第一控制器将所述IO数据下发到数据缓存;通过RAID为所述IO数据分配对应的第二控制器,并通过所述数据缓存将所述IO数据从所述第一控制器同步到所述第二控制器;若所述IO数据为写数据请求,通过所述第二控制器根据预先划分的RAID层地址空间确定出对应的目标地址空间,并基于所述IO数据对所述目标地址空间进行写数据操作;所述预先划分的RAID层地址空间为在RAID层为每个控制器划分对应的地址空间后生成的RAID层地址空间。能够隔绝逻辑卷的均衡性传导,提高系统性能。
  • 系统级芯片non-Cacheable数据的访问方法、装置及电子设备-202310055479.8
  • 姜莹;王海洋 - 北京象帝先计算技术有限公司
  • 2023-01-19 - 2023-05-23 - G06F12/0868
  • 本公开提供一种系统级芯片non‑Cacheable数据的访问方法、装置及电子设备,所述系统级芯片包括多个IP模块以及片上缓存,所述多个IP模块共享所述片上缓存;所述方法包括:获取任一IP模块发送的non‑Cacheable写访问;所述non‑Cacheable写访问用于将目标数据写入内存的目标地址;确定所述non‑Cacheable写访问所针对的目标地址;在片上缓存中查找目标缓存行;其中,目标缓存行为待写回内存的缓存行,且对应的内存地址与所述目标地址位于同一内存页;将目标缓存行中的数据和所述目标数据连续写入内存。
  • 存储系统及其控制方法-202211011396.0
  • 冈田尚也;长尾尚;岛田健太郎;达见良介;杉本定广 - 株式会社日立制作所
  • 2022-08-23 - 2023-05-05 - G06F12/0868
  • 本发明涉及一种存储系统及其控制方法,使存储系统内的处理高效化。存储系统包括:第一控制器,其包括第一运算装置和第一存储器;第二控制器,其包括第二运算装置和第二存储器;以及接口电路,其转送第一控制器与第二控制器之间的数据。接口电路从第二存储器读出第一压缩数据。接口电路对第一压缩数据进行解压缩而生成第一明文数据,将第一明文数据写入到第一存储器。
  • 访问命令处理方法、装置、计算机设备和存储介质-202211346700.7
  • 赵周 - 深圳云豹智能有限公司
  • 2022-10-31 - 2023-01-20 - G06F12/0868
  • 本申请涉及一种访问命令处理方法、装置、计算机设备和存储介质。该方法包括:接收并解析当前访问命令,至少获得当前访问命令的目标访问地址;从多个未访问完成的先前访问命令中,确定访问地址为目标访问地址的先前访问命令,得到同地址访问命令;先前访问命令的接收时间早于当前访问命令的接收时间;若当前访问命令为读命令,则将同地址访问命令对应的访问数据作为当前访问命令的响应数据,并向当前访问命令的命令发送方返回响应数据;若当前访问命令和同地址访问命令均为写命令,则根据当前访问命令确定待调度的写命令。采用本方法能够提高命令处理效率。
  • 存储器系统及其操作方法-201811522794.2
  • 郑范䧒 - 爱思开海力士有限公司
  • 2018-12-13 - 2023-01-06 - G06F12/0868
  • 本发明涉及一种存储器系统,该存储器系统可包括:非易失性存储器装置,包括存储器单元阵列和联接到存储器单元阵列的页面缓冲器;控制器,被配置成与非易失性存储器装置接口连接,其中控制器将关于高速缓冲命令的描述符从命令队列移动到高速缓冲队列,并选择性地将被移动到高速缓冲队列的描述符移动到响应队列,其中该高速缓冲命令被传输到非易失性存储器装置。
  • 主机装置、存储装置及其操作方法-202210127657.9
  • 李显雨 - 爱思开海力士有限公司
  • 2022-02-11 - 2022-12-23 - G06F12/0868
  • 本技术涉及一种存储装置,通过将缓冲存储器的映射区域的一部分分配给高速缓存区域,该存储装置允许在不访问主机的主存储器的情况下访问该存储装置。该存储装置包括:存储器装置,包括多个存储器单元;存储器控制器,被配置为控制对存储器装置执行的操作;以及缓冲存储器,包括高速缓存区域和映射区域,在映射区域中存储指示与操作相对应的、逻辑块地址和物理块地址之间的映射关系的映射数据。缓冲存储器根据从主机接收的分配请求将映射区域的一部分分配给高速缓存区域,并且将除映射数据之外的数据存储在高速缓存区域中。
  • 可配置刷新操作速度-202210441603.X
  • G·卡列洛 - 美光科技公司
  • 2022-04-25 - 2022-11-22 - G06F12/0868
  • 本申请涉及一种可配置刷新操作速度。在包含单层级单元SLC的高速缓存的第一部分处执行刷新操作之前,存储器系统可将与存储在所述高速缓存的所述第一部分中的数据相关联的参数传送到主机系统。接着,所述主机系统可基于所述参数和与所述高速缓存的其它部分相关联的刷新操作的速度来识别用于所述刷新操作的所述高速缓存的另一部分(例如,包含SLC或多层级单元MLC)。所述主机系统可向所述存储器系统指示所述高速缓存的所识别部分,并且所述存储器系统可在所述高速缓存的所述第一部分处执行刷新操作。例如,所述存储器系统可将存储在所述高速缓存的所述第一部分处的所述数据的子集写入到所述高速缓存的第二部分。
  • 一种先进先出的数据缓存器及数据缓存系统-202210944539.7
  • 黄钧 - 北京紫光芯能科技有限公司
  • 2022-08-08 - 2022-11-08 - G06F12/0868
  • 本申请公开了一种先进先出的数据缓存器及数据缓存系统,应用于数字电路领域,该先进先出的数据缓存器包括:双端口随机存取存储器,第一指针控制模块以及第二指针控制模块;第一指针控制模块和第二指针控制模块通过多条地址线与双端口随机存取存储器的至少一个存储单元连接,第一指针控制模块连接的全部存储单元的集合为第一寻址范围,第二指针控制模块连接的全部存储单元的集合为第二寻址范围。通过切换地址线可以改变第一指针控制模块和第二指针控制模块连接的双端口随机存取存储器的存储单元的数量,也即可以改变第一指针控制模块和第二指针控制模块各自对应的先进先出FIFO队列的深度,可以使FIFO的深度满足多样化的应用需求。
  • 一种基于接收卡的数据重映射方法、接收卡及电子设备-202210880728.2
  • 周锦志;汪安春 - 卡莱特云科技股份有限公司
  • 2022-07-25 - 2022-10-28 - G06F12/0868
  • 本发明公开涉及一种基于接收卡的数据重映射方法、接收卡及电子设备,应用于接收卡,该方法包括:获取网口传输的数据并将该数据写入SDRAM的第一缓存区域中;根据BlockRAM中的内存剩余量和SDRAM读取数据的效率,确定每次写入该SDRAM中第二缓存区域的数据长度;根据该数据长度从该第一缓存区域中依次将数据写入该第二缓存区域中,以实现该接收卡中数据的重映射。能够通过BlockRAM中的内存剩余量和SDRAM读取数据的效率对写入该SDRAM中第二缓存区域的数据进行分段来改善接收卡中FPGA的block Ram资源浪费大的问题,提高SDRAM的读取效率。
  • 基于持久性CPU高速缓存的高性能键值存储方法及系统-202210878453.9
  • 沈志荣;舒继武;钟一捷 - 厦门大学
  • 2022-07-25 - 2022-10-21 - G06F12/0868
  • 基于持久性CPU高速缓存的高性能键值存储方法及系统,涉及键值存储技术领域。在持久化CPU高速缓存的最下层缓存上建立可根据写入负载,弹性调整内存表数量的内存表池,以降低系统资源竞争;延迟内存表索引结构的更新操作,由后台线程异步批量更新,以降低系统写关键路径上的软件开销;以内存表为单位的数据写回机制,将内存表从CPU高速缓存写回持久性内存,以提高持久性内存设备的写入效率;写回持久性内存的多个内存表可能存在老旧或无效数据,影响搜索性能,内存表索引合并机制将多个内存表的索引结构合并,消除无效索引节点,提高系统搜索效率。
  • 存储设备-202123446269.7
  • 李雪飞;林乔捷;闫雪 - 广州小鹏汽车科技有限公司
  • 2021-12-31 - 2022-10-14 - G06F12/0868
  • 本申请涉及一种存储设备。该存储设备包括:第一缓存,第二缓存和非易失性内存;所述第二缓存,用于获取控制器局域网络CAN上对应的第一报文,判断存储设备中是否存储有与所述第一报文相同的报文,若未存储有与所述第一报文相同的报文,则向第一缓存发送所述第一报文对应的信息;所述第一缓存,用于存储所述第一报文对应的信息,并在满足第一预设条件时,将所述第一报文对应的信息与所述第一缓存中其他报文对应的信息按照预设格式合并得到第二报文,并向非易失性内存发送所述第二报文;所述非易失性内存,用于存储所述第二报文。
  • 呼入数据的受控缓存注入的方法、系统和介质-202110119925.8
  • 拉马·克里希纳·戈文达拉胡;程立群;帕塔萨拉蒂·兰加纳坦 - 谷歌有限责任公司
  • 2015-05-05 - 2022-09-20 - G06F12/0868
  • 本发明涉及呼入数据的受控缓存注入的方法、系统和介质,包括在计算机存储介质上编码的计算机程序。所述方法、系统、以及设备包括向输入输出装置提供对于数据的请求以及接收用于所请求的数据的存储器地址的集合的动作。附加性动作包括确定存储器地址的子集,提供对于处理器预取或注入与存储器地址的子集相对应的数据的请求,以及接收所请求的数据和存储器地址的集合。附加性动作包括确定所接收的数据包括用于已经请求被预取或注入的存储器地址的子集的数据,将用于存储器地址的子集的数据存储在处理器的缓存中以及将用于存储器地址的所接收的数据的剩余数据存储在主存储器中。
  • 一种Cache一致性的处理方法、装置、设备及可读介质-202010846550.0
  • 郭元新 - 苏州浪潮智能科技有限公司
  • 2020-08-21 - 2022-07-12 - G06F12/0868
  • 本发明公开了一种Cache一致性的处理方法,包括:接收读/写命令,并判断读/写命令在Cache中是否命中;若是读/写命令在Cache中未命中,在Cache中调出替换区域;判断替换区域的状态是否为被修改状态,若是替换区域的状态为被修改状态,将替换区域的数据写入到主存中;以及将读/写命令在主存中对应的数据写入替换区域,并在替换区域执行读/写命令。本发明还公开了一种Cache一致性的处理装置、计算机设备和可读存储介质。本发明在Cache数据被调出Cache以后进行Cache与内存数据的一致性处理,省去了频繁的同步操作,极大的提高了数据的处理速度并且保证了数据的一致性,提高DMA传输的效率。
  • 一种LBA分配方法、装置、设备及可读存储介质-202010071686.9
  • 刘子宁 - 苏州浪潮智能科技有限公司
  • 2020-01-21 - 2022-07-08 - G06F12/0868
  • 本申请公开了一种LBA分配方法、装置、设备及可读存储介质。本申请公开的方法包括:获取待存储的I/O数据;利用logistic回归算法判断I/O数据的数据量大小是否超过预设阈值;若是,则利用线性回归算法处理I/O数据,获得连续的LBA标识信息,并按照连续的LBA标识信息为I/O数据分配连续LBA。本申请可实现大块I/O数据在物理空间上的连续存储,不会给后续读写操作的寻址带来麻烦。logistic回归算法和线性回归算法也能够提高LBA分配的准确性和效率。相应地,本申请公开的一种LBA分配装置、设备及可读存储介质,也同样具有上述技术效果。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top