[发明专利]振荡电路和振荡器在审

专利信息
申请号: 202111592037.4 申请日: 2021-12-23
公开(公告)号: CN114499467A 公开(公告)日: 2022-05-13
发明(设计)人: 赵东艳;王于波;陈燕宁;邵瑾;付振;庞振江;邵亚利;刘芳;华克路;李晗玲;徐鹏;黄子恒 申请(专利权)人: 北京芯可鉴科技有限公司;北京智芯微电子科技有限公司;国网信息通信产业集团有限公司;芯创智(北京)微电子有限公司
主分类号: H03K3/03 分类号: H03K3/03;H03K3/014
代理公司: 北京润平知识产权代理有限公司 11283 代理人: 赵敏岑
地址: 102200 北京市昌平区*** 国省代码: 北京;11
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明实施例提供一种振荡电路和振荡器,属于集成电路技术领域。所述振荡电路包括:环形振荡单元、稳定频率单元、加速启动单元、输出信号端,所述环形振荡单元,用于产生振荡信号,所述稳定频率单元,用于通过负反馈稳定所述环形振荡器的振荡频率,所述加速启动单元,用于提升所述环形振荡器的起振速度,所述输出信号端,用于输出所述振荡信号。利用高速的加速启动单元提升起振速度,同时利用负反馈技术,得到稳定高精度的振荡频率,解决了传统的电流匮乏模式的三级环形振荡器,起振速度慢和振荡频率不稳定等问题。
搜索关键词: 振荡 电路 振荡器
【主权项】:
暂无信息
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于北京芯可鉴科技有限公司;北京智芯微电子科技有限公司;国网信息通信产业集团有限公司;芯创智(北京)微电子有限公司,未经北京芯可鉴科技有限公司;北京智芯微电子科技有限公司;国网信息通信产业集团有限公司;芯创智(北京)微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/202111592037.4/,转载请声明来源钻瓜专利网。

同类专利
  • 一种反向器扇出数可调的环形振荡器及半导体存储器-201711191882.4
  • 请求不公布姓名 - 长鑫存储技术有限公司
  • 2017-11-24 - 2023-10-20 - H03K3/03
  • 本发明提出一种反向器扇出数可调的环形振荡器,包括奇数个首尾相连的反向器单元,每个所述反向器单元包括输入端和输出端;所述反向器单元包括多个反向器;所述多个反向器的输入端之间通过开关装置连接;其中一个反向器的输入端连接于所述反向器单元的输入端,其输出端连接于所述反向器单元的输出端。通过控制所述开关装置的闭合和断开,可以在同一个结构上进行扇出数的调整,减少了振荡器的设计空间。
  • 一种抗电源波动环形振荡器电路-202310928774.X
  • 王子轩;武建平;周晓燕 - 苏州麦模思传感科技有限公司
  • 2023-07-27 - 2023-10-13 - H03K3/03
  • 本发明公开了一种抗电源波动的环形振荡器,其包括:补偿电路和环形振荡器,其中补偿电路的一个输入端接外部的电压基准信号VREF,另一个输入端接环形振荡器的电源信号VDD,补偿电路的输出端VBN信号与环形振荡器的输入端相连接,环形振荡器的输出端输出频率信号Freq;补偿电路感应环形振荡器电源信号VDD的波动,在与外部的电压基准信号VREF进行对比分析后,输出调整使能信号VBN,对环形振荡器中的衬底电压进行调整。本发明采用基于差分放大器的补偿电路,针对环形振荡器中反相器的MOS管的衬底电压进行调整,在保证紧凑面积及低功耗的前提下,实现了环形振荡器的抗电源波动。
  • 数字校准的可编程时钟相位生成电路-202180093559.1
  • R·W·基姆 - 艾迪凯有限责任公司贸易用名因迪半导体
  • 2021-12-21 - 2023-09-29 - H03K3/03
  • 描述了一种包括生成电路的集成电路。在操作期间,生成电路可以在输入时钟的时钟时段内提供具有目标相位的边缘时钟,其中生成电路不包括延迟锁定环路(DLL)。例如,生成电路可以包括门控环形振荡器,该门控环形振荡器提供具有大于输入时钟的第二基频的第一基频的参考时钟。注意的是,门控环形振荡器可以是可编程的,以在预定义的值范围内调整第一基频。而且,生成电路可以包括控制电路,该控制电路确定参考时钟的参考时段内该参考时钟的边缘的数量的参考计数。
  • 环形振荡器及测试方法-202210273250.7
  • 陈婵;邱安平 - 长鑫存储技术有限公司
  • 2022-03-18 - 2023-09-22 - H03K3/03
  • 本公开提供了一种环形振荡器及测试方法,属于可靠性测试技术领域。该环形振荡器包括第一逻辑门、第二逻辑门、开关电路。其中,第一逻辑门配置为接收测试信号。第二逻辑门包括依次连接的第一与非门和第一或非门。其中,第二逻辑门的输出端连接第一逻辑门的输入端,且第二逻辑门配置为接收第一逻辑门的输入以形成回路。开关电路包括第一开关电路和第二开关电路。第一开关电路可以配置为控制第一与非门的供电端和第一或非门的接地端的通断。第二开关电路配置为控制第一与非门的接地端的通断。在对器件进行NBTI测试时,由于与非门和或非门对器件的NBTI效应更为明显,这样能够提高对器件NBTI效应测试的准确性,从而能够准确的预测器件的使用寿命。
  • 定时序列生成电路-202310236778.1
  • T·茹阿诺 - 意法半导体 (ALPS) 有限公司
  • 2023-03-13 - 2023-09-15 - H03K3/03
  • 本公开涉及定时序列生成电路。根据一个实施例,一种定时序列生成电路包括:环形振荡器,其具有多个时钟信号输出,所述多个时钟信号输出被配置为提供在时间上相对于彼此延迟的时钟信号;第一移位寄存器,包括触发器,所述触发器具有耦合到所述第一移位寄存器的时钟信号输入的时钟输入和耦合到所述第一移位寄存器的输出的输出;以及第一电路,其被配置为:从所述时钟信号中选择一个时钟信号;以及将所选择的时钟信号传送到第一移位寄存器的时钟信号输入。
  • 环形振荡器电路、芯片及电子设备-202310716092.2
  • 朱文毅;李征;王文根 - 海光信息技术股份有限公司
  • 2023-06-15 - 2023-09-08 - H03K3/03
  • 本申请实施例提供一种环形振荡器电路、芯片及电子设备,所述环形振荡器电路包括:直接支路,包括n个主反相器依次编号为INV1~INVn,串行连接形成环路,INV1~INVn的输入端分别对应节点1~节点n;第一前馈支路,包括n个第一前馈反相器依次编号为INV1_1~INV1_n,任一第一前馈反相器INV1_i的输入端连接节点i,输出端当i大于或等于3时连接节点i‑2,当i小于3时连接节点i‑2+n;第二前馈支路,包括n个第二前馈反相器依次编号为INV2_1~INV2_n,任一第二前馈反相器INV2_i的输入端连接节点i,输出端当i小于或等于n‑2时连接节点i+2,当i大于n‑2时连接节点i+2‑n,n为偶数。本申请实施例能够实现环形振荡器振荡频率范围可调。
  • 环形压控振荡器及其驱动方法、锁相环、电子设备-202210157051.X
  • 岱晓丹 - 华为技术有限公司
  • 2022-02-21 - 2023-08-29 - H03K3/03
  • 本申请实施例提供一种环形压控振荡器及其驱动方法、锁相环、电子设备,涉及射频技术领域,用于解决如何提高环形压控振荡器电源抑制比的问题。环形压控振荡器包括:开关管,所述开关管的栅极与电压控制端耦接,所述开关管的第一极与电源电压端耦接,所述开关管的第二极与所述震荡电路耦接;噪声放大电路,所述噪声放大电路的输入端与所述电源电压端耦接,所述噪声放大电路的输出端与所述开关管的衬底极耦接;震荡电路,用于根据所述开关管的第二极的输出,产生时钟信号。
  • 一种高速多相时钟产生电路及模数转换器-202310591725.1
  • 王伟威 - 韬润半导体(无锡)有限公司
  • 2023-05-24 - 2023-08-29 - H03K3/03
  • 本发明公开了一种高速多相时钟产生电路及模数转换器,其中高速多相时钟产生电路包括依次连接的时钟缓冲器、环形振荡器模块;时钟缓冲器,一输入端接第一时钟输入信号,另一输入端接第二时钟输入信号,用于放大第一时钟输入信号与第二时钟输入信号;环形振荡器模块,包括耦合单元和和至少两个预设偶数相的环形振荡器;用于当环形振荡器模块与时钟输入信号发生注入锁定时,利用耦合单元将相邻的预设偶数相的环形振荡器耦合连接,基于第一时钟输入信号、第二时钟输入信号,以固定振荡频率产生高速多相时钟信号。本发明通过耦合单元将多个预设偶数相的环形振荡器耦合在一起,产生多相时钟的同时提高了整体多相时钟的振荡频率。
  • 一种应用于时间数字转换器的门控环形振荡器-202310526545.5
  • 刘阳;李临杰;胡进;马瑞;王夏宇;朱樟明 - 西安电子科技大学
  • 2023-05-10 - 2023-08-22 - H03K3/03
  • 本发明公开了一种应用于时间数字转换器的门控环形振荡器,包括级联的多级延时单元,每级延时单元包括门控使能模块、交叉耦合反相器模块、复位模块和输入输出模块,其中,门控使能模块用于控制门控环形振荡器的起振与停振;交叉耦合反相器模块用于在门控使能模块的使能信号EN为低电平时储存整个门控环形振荡器的输出节点信息,在使能信号EN为高电平时加快输出节点VOUT与输出节点VOUT_N的波形翻转速度;复位模块用于将当前延时单元的输出节点VOUT的电平恢复至高电平,输出节点VOUT_N的电平恢复至低电平;输入输出模块用于将上一级延时单元的信号输入当前延时单元并反向输出。本发明电路结构简单、功耗低,能够实现门控、暂时储存数据、复位的功能。
  • 环形振荡器-202210125871.0
  • 陈婵;邱安平 - 长鑫存储技术有限公司
  • 2022-02-10 - 2023-08-22 - H03K3/03
  • 本公开提供一种环形振荡器,具有第一延时环路和第二延时环路,第一延时环路的输出端连接第一节点,第二延时环路的输出端连接第二节点,包括:振荡模块,位于第一延时环路和第二延时环路中,包括第一数量个串联的锁存器,具有两个输入端和两个输出端,两个输入端分别连接第一节点和第二节点;第一延时模块,位于第一延时环路,输入端连接振荡模块的第一输出端,输出端连接第一节点,包括第二数量个串联的反相器,第二数量为偶数;第二延时模块,位于第二延时环路,输入端连接振荡模块的第二输出端,输出端连接第二节点,包括第二数量个串联的反相器。本公开实施例可以提高延时振荡器的测量准确度。
  • 震荡环电路及测量时序电路读取时间的装置和方法-202310591460.5
  • 葛亮;何鸥;王雪静;齐斌;吴列治 - 合芯科技有限公司;合芯科技(苏州)有限公司
  • 2023-05-23 - 2023-08-11 - H03K3/03
  • 本申请公开了震荡环电路及测量时序电路读取时间的装置和方法,震荡环电路由奇数个相同的震荡电路依次串联连接,每一个震荡电路均包括依次串联的第一时钟生成器电路、触发器电路和第一反相器电路;在震荡电路内,时钟生成器电路的输出端连接触发器电路的时钟信号输入端;触发器电路的数据输出端连接第一反相器电路的输入端;第一反相器电路的输出端连接另一个震荡电路内第一时钟生成器电路的输入端和触发器电路的数据输入端。用待测时序电路取代其中一个触发器电路,构成另一种震荡环电路。本申请根据这两种震荡环电路的反馈电平波形震荡周期的变化测量待测时序电路的读取时间,实现了在硬件电路上测试时序电路读取时间,结构简单,测量准确。
  • 可同步环形振荡器及同步其的方法-201811561036.1
  • 拉斯洛·哈尔斯 - 波音公司
  • 2018-12-20 - 2023-08-08 - H03K3/03
  • 本发明涉及可同步环形振荡器及同步其的方法。环形振荡器包括以环形配置连接的多个逻辑门。多个逻辑门中除了最后一个逻辑门之外,每个逻辑门的输出用作多个逻辑门中的下一个逻辑门的输入。多个逻辑门中的最后一个逻辑门的输出反馈给多个逻辑门中的第一个逻辑门,并用作其输入。多个逻辑门中的逻辑门包括使能输入端,用于接收使能信号,以启用逻辑门并从而启用环形振荡器。多个逻辑门包括至少一个受控逻辑门,受控逻辑门还包括时钟输入端,用于接收时钟信号,以控制至少一个受控逻辑门,从而使环形振荡器与时钟信号同步。
  • 一种FPGA内部实现环形振荡器的方法-202310030627.0
  • 毛臻;魏敬和 - 中国电子科技集团公司第五十八研究所
  • 2023-01-10 - 2023-07-18 - H03K3/03
  • 本发明公开一种FPGA内部实现环形振荡器的方法,属于可编程振荡器领域。将FPGA内部可编程延迟单元的输入输出首尾相连,或加入一级反相器,并配置成数据输入反相;或者,利用可编程延迟单元的可编程抽头调节延迟值,串入多个可编程延迟单元,以实现动态调节环形振荡器的振荡频率。本发明设计的环形振荡频率可动态调整;并且结构稳定性好,可靠性高,受电压、温度等外部环境因素影响小;本发明的FPGA内部实现环形振荡器结构简单,资源消耗少,FPGA内部互连线少,只消耗IDELAY资源,不占用LUT。
  • 一种应用于抗辐射锁相环的环形振荡器-202310193699.7
  • 刘红侠;向琦;王树龙;陈树鹏 - 西安电子科技大学
  • 2023-03-02 - 2023-06-27 - H03K3/03
  • 本发明公开了一种应用于抗辐射锁相环的压控振荡器,包括三级延迟单元和波形整形电路。当延迟单元的敏感节点受到高能粒子轰击时,在节点处会产生单粒子瞬态电流,使VCO的相位和频率发生变化。三级延迟单元利用反向交叉电路形成的正反馈环路,并基于单粒子效应瞬态电流特性,加速延迟电路对SET效应的恢复过程,从而具备一定的抗SET能力。此外本发明没有引入对SET敏感的偏置结点,虽然尾电流源漏端结点依然存在,但在结点处产生的SET效应会被延迟单元消耗掉,因此电路对SET不敏感。本发明有效了缓解锁相环中压控振荡器所受的辐照影响,且抗单粒子轰击能力较强,对锁相环的正常工作状态影响小。
  • 一种可频率调节的振荡电路-202310275228.0
  • 郭虎;王照新;李建伟;蔡彩银 - 北京炎黄国芯科技有限公司
  • 2023-03-21 - 2023-06-23 - H03K3/03
  • 本发明提供一种可频率调节的振荡电路,属于监测波形信号传输领域,电路包含振荡单元、电源单元、输出单元和修正单元;振荡单元包括非门和调谐电阻;所述电源单元包括多个功率不同的供电端;所述输出单元包括至少一个频率可调的时钟信号输出端;所述修正单元包括多个滤波器和多源控制器,其中滤波器用于监测非门的运行状态,多源控制器用于控制所述滤波器的工作周期,对环形振荡单元进行改进,消除工艺上非门首尾连接造成的脉冲波动不稳的问题,通过多源控制器监测滤波器和非门,消除冗余波形,实现振荡单元的稳定变频输出。
  • 一种与工艺无关的高精度片上时钟产生器-201911226081.6
  • 唐重林;吴汉明 - 芯创智(北京)微电子有限公司
  • 2019-12-04 - 2023-06-23 - H03K3/03
  • 本发明提供一种与工艺无关的高精度片上时钟产生器,包括充放电电荷泵、固定电容、带基准电路产生参考电压发生器、三个带失调校准的电压阀值比较器、时钟控制逻辑模块以及反相器;本方案通过提供一种与工艺无关的高精度片上时钟产生器电路,该时钟产生器利用片内精准电流源对固定电容进行周期性充放电的原理来产生时钟信号。片内带隙基准源为时钟电路提供精准的电流和电压偏置且不随工艺变化,为稳定的时钟周期提供了保障。周期性冲放电的电压阈值检测采用带有失调校准的电压比较器,有效消除失效电压带来的阈值偏差。
  • 环形振荡器的无毛刺频率调谐-202211540360.1
  • J·C·库恩恩;H·A·维瑟;A·W·鲁德纳特;D·L·祖普考 - QORVO美国公司
  • 2022-12-02 - 2023-06-06 - H03K3/03
  • 本公开涉及一种具有无毛刺频率调谐的环形振荡器。所公开的环形振荡器至少包括串联耦合在环形环路内并且具有第一延迟级的多个延迟级、耦合在所述第一延迟级的输出与接地之间的电容器组,以及被配置成接收所述第一延迟级的输出信号和至少一个控制信号的定时块。所述至少一个控制信号确定所述电容器组中的至少一个电容器与所述环形环路连接或断开。所述定时块被配置成基于所述第一延迟级的所述输出信号是否满足特定条件来将所述至少一个控制信号传递或不传递到所述电容器组。因此,所述至少一个电容器的所述连接或所述断开不会在所述第一延迟级的所述输出处引起显著的电压变化。
  • 一种用于RFID标签芯片中的环形振荡器电路-202223301893.2
  • 王宏义;吴建飞;郑黎明;阮郴;严云中 - 中国人民解放军国防科技大学
  • 2022-12-07 - 2023-05-30 - H03K3/03
  • 本实用新型公开了一种用于RFID标签芯片中的环形振荡器电路,包括基准电路、振荡电路、电平转换电路、分频电路;所述基准电路通过共源共栅电流镜进行电流的精确复制,为振荡电路102和电平转换电路103提供稳定的工作电流;所述振荡电路由5级反相器级联而成,信号经过反相器时产生一定周期的振荡信号;所述电平转换电路用于实现电压转换功能,为分频电路提供电平稳定的时钟信;所述分频电路通过两次边沿触发使得输出的时钟信号的占空比为50%,减少时钟信号的抖动。
  • 一种低压宽频超低功耗环形振荡器-202310152687.X
  • 丁维贤 - 芯翼信息科技(南京)有限公司
  • 2023-02-23 - 2023-05-12 - H03K3/03
  • 本发明提供了一种低压宽频超低功耗环形振荡器,包括电流发生电路、与所述电流发生电路电连接的低压调节电路、与低压调节电路的输出端电连接的RC环形振荡电路;其中,电流发生电路和低压调节电路连接电源电压:电流发生电路,用于产生不受温度和电源电压影响的基准电流;低压调节电路,用于对所述电源电压进行调整,并将调整电压输出至环形振荡电路;环形振荡电路,用于根据所述低压调节电路的调整电压生成时钟信号,该环形振荡器用以稳定环形振荡器的频率,满足低压低功耗,且调频范围较宽。
  • 一种宽温低抖动环形振荡器-202111289991.6
  • 刘敬波;刘俊秀 - 深圳开阳电子股份有限公司
  • 2021-11-02 - 2023-05-05 - H03K3/03
  • 本发明提供一种宽温低抖动环形振荡器,包括:N个相同的差分电路;其中N为大于等于3的奇数;所述差分电路的一输入端连接第一电压源;N个所述差分电路的另一输入端和输出端首尾相接构成环形电路;所述差分电路包括:电平翻转电路、充放电控制电路以及放电控制电路;所述电平翻转电路用于根据第一电压源与充放电控制电路的节点电压的比较结果产生调节所述输出控制电路的输入控制信号;所述充放电控制电路用于根据上一级的输出信号控制电容的充放电以调整充放电控制电路的节点电压;所述输出控制电路用于根据所述电平翻转电路的输出信号以及上一级的输出信号产生控制下一级的输出控制信号。该电路不需要额外的温度补偿电路,电路功耗低。
  • 环形振荡电路、显示驱动装置及电子设备-202211697309.1
  • 许主日 - 北京奕斯伟计算技术股份有限公司
  • 2022-12-28 - 2023-04-25 - H03K3/03
  • 本申请公开了一种环形振荡电路、显示驱动装置及电子设备,环形振荡电路包括N个级联的延迟模块,产生振荡信号,每一级延迟模块的正向输入端与上一级延迟模块的反向输出端连接,每一级延迟模块的反向输入端与上一级延迟模块的正向输出端连接,N为大于1的整数且为奇数,延迟模块包括:第一延时单元,对正向输入信号延时第一时间输出正向输出信号;第二延时单元,对反向输入信号延时第二时间以输出反向输出信号;第一预充电单元,对第一延时单元进行预充电以减小第一时间;第二预充电单元,对第二延时单元进行预充电以减小第二时间。本申请通过降低延时时间可以提供更高的振荡频率,进而满足高分辨率显示面板的时钟需求。
  • 一种差分延时单元及强鲁棒性的数控环形振荡器集成电路-202211536825.6
  • 李开友;安彦吾 - 广州拓尔微电子有限公司
  • 2022-12-02 - 2023-04-07 - H03K3/03
  • 本发明提供一种差分延时单元及强鲁棒性的数控环形振荡器集成电路,其中差分延时单元包括:锁存器;同相端输入反相器,连接于锁存器的第一端;反相端输入反相器,连接于锁存器的第二端;第一电阻阵列调节电路,连接于锁存器的第三端和电压源之间;第一电阻阵列调节电路包括多个并联的第一开关和连接在相邻两个第一开关之间的电阻,通过控制其中一个或多个第一开关的开闭,能够调整电流流过的电阻的数量;第二电阻阵列调节电路,连接于锁存器的第四端和参考地之间;第二电阻阵列调节电路包括多个并联的第二开关和连接在相邻两个第二开关之间的电阻,通过控制其中一个或多个第二开关的开闭,能够调整电流流过的电阻的数量。
  • 一种能够同步外部时钟的振荡器-202010039806.7
  • 明鑫;罗淞民;刘媛媛;胡晓冬;王卓;张波 - 电子科技大学
  • 2020-01-15 - 2023-04-07 - H03K3/03
  • 一种能够同步外部时钟的振荡器,属于电子电路技术领域。本发明提出的振荡器,增加了同步外部时钟模块,当需要同步外部时钟时,将振荡器的输出时钟同步至外部时钟,当不需要同步外部时钟时,振荡器内部产生时钟信号,实现了同步外部时钟的功能,有利于多个芯片协同工作的一致性;且本发明只同步外部时钟的上升沿,不会将占空比一起同步,占空比由窄脉冲宽度和时钟周期共同决定;对比较器进行改进,避免了同步时钟时比较器的误翻转;另外还增加了频率抖动功能以优化系统的EMI特性。
  • 一种环形振荡器电路-202211163431.0
  • 颜伟军;罗明;程传义;王力 - 上海艾为电子技术股份有限公司
  • 2022-09-23 - 2023-03-28 - H03K3/03
  • 本发明提供一种环形振荡器电路,包括:偏置电路和延时电路;偏置电路用于生成第一偏置电流和第二偏置电流,第一偏置电流与偏置电路内的压降电阻成反比、与基准电流的平方根成正比关系;延时电路中,延时控制电路的第一输入端用于获取第一偏置电流、第二输入端用于获取第二偏置电流,延时控制电路内配置有第一电容,以使得延时控制电路的输出端的上升延时时间与第一电容成正比、与第一偏置电流成反比、与延时控制电路内的延时反相器的翻转阈值呈正比,其中,延时反相器的翻转阈值与基准电流的平方根成正比关系,使得环形振荡器电路的振荡周期主要由电路中的电阻、电容、基准电流的平方根的比例决定,弱化了振荡周期与基准电流大小的关系。
  • 一种环形振荡器-201910311355.5
  • 刘银;何云鹏;高君效;张来 - 成都启英泰伦科技有限公司
  • 2019-04-18 - 2023-03-14 - H03K3/03
  • 一种环形振荡器,包括偏置电流产生电路、PTAT电压产生电路、频率电流转换电路、电流比较反馈电路以及压控环形振荡器;所述偏置电流产生电路用于产生正温系数电流并输出到频率电流转换电路,所述PTAT电压产生电路用于产生正温系数电压并输出到频率电流转换电路。采用本发明所述的环形振荡器,可以显著降低振荡频率随温度变化而造成的频率漂移,且不随电源电压变化而变化。
  • 脉冲产生电路及多量子比特控制系统-202211357903.6
  • 任洁;翁碧聪 - 中国科学院上海微系统与信息技术研究所
  • 2022-11-01 - 2023-02-03 - H03K3/03
  • 本发明提供一种脉冲产生电路,包括:环形振荡器模块及计数模块;其中,环形振荡器模块用于在输入信号的作用下产生脉冲序列输出,并在终止信号的作用下停止脉冲序列输出;计数模块连接环形振荡器模块的输出端,用于对脉冲序列的个数进行计数,并在计数值达到设定值时产生终止信号。通过本发明提供的脉冲产生电路,解决了现有量子比特控制方式存在硬件消耗大的问题。
  • 环形振荡器、随机数生成器以及随机数生成器的操作方法-202210811396.2
  • 申晧荣;金宝罗;金俊镐 - 三星电子株式会社
  • 2022-07-11 - 2023-01-17 - H03K3/03
  • 一种随机数生成器,包括环形振荡器、反相选择电路和控制器。环形振荡器包括具有至少一个反相器的反相器链,并生成输出信号。反相选择电路,控制被配置为反相反相器链的信号的相位反相器。控制器被配置为在用于测量环形振荡器的频率的第一操作模式期间操作反相选择电路以向反相器链提供第一相位反相器的输出,并且在用于生成随机数的第二操作模式期间操作反相选择电路以不提供相位反相器的输出。
  • 压控环形振荡器-202211265653.3
  • 陈鹏鹏;林玲;谭年熊;闫广因 - 杭州万高科技股份有限公司
  • 2022-10-17 - 2023-01-06 - H03K3/03
  • 本发明提供一种压控环形振荡器,包括线性电压电流转换电路、宽范围偏置电压产生电路、环形振荡电路以及输出电路。线性电压电流转换电路将输入控制电压转换为电流,宽范围偏置电压产生电路将电流转换为电流源管的偏置电压,偏置电压控制环形振荡电路中的电流源,输出电路将信号放大进行输出。宽范围偏置电压产生电路和环形振荡电路中的电流源管加入了源极负反馈电阻。本发明中的线性电压电流转换电路和宽范围偏置电压产生电路支持的控制电压范围大,增大了压控环形振荡器的线性范围,同时电流源管的源极负反馈电阻提高了电流源间的匹配度,降低了振荡器的相位噪声。
  • 环形振荡器电路-202210669870.2
  • A·康特;M·鲁塔;M·彼萨萨勒;T·茹阿诺 - 意法半导体股份有限公司;意法半导体 (ALPS) 有限公司
  • 2022-06-14 - 2022-12-16 - H03K3/03
  • 本公开的各实施例涉及环形振荡器电路。在一个实施例中,环形振荡器电路包括:耦合在振荡器供电电压节点和基准电压节点之间的级联耦合反相器级的链,振荡器供电电压节点被配置为提供振荡器供电电压;耦合在振荡器供电电压节点和系统供电电压节点之间的电流发生器电路,系统供电电压节点被配置为提供系统供电电压,电流发生器电路被配置为将电流注入到振荡器供电电压节点中;以及偏置电路,包括串联耦合在基准电压节点和振荡器供电电压节点之间的第一偏置控制晶体管和第二偏置控制晶体管,其中第一偏置控制晶体管被配置为:响应于振荡器控制信号指示环形振荡器电路处于非活动操作状态,选择性地耦合基准电压节点和振荡器供电电压节点。
  • 一种新型阻容张驰振荡器-202222242271.0
  • 刘立明;黄明程;杨升启;陆卫星;文兴 - 上海新茂半导体有限公司
  • 2022-08-24 - 2022-12-06 - H03K3/03
  • 本实用新型公开了一种新型阻容张驰振荡器,包括:电流源模块、电流镜模块、比较器模块和时钟模块;其中,电流镜模块,包括栅极互连的第一、第二晶体管,其漏极分别通过第一、第二控制开关连接电源,第一、第二控制开关由一对相反信号控制;比较器模块包括第一至第三比较器,第一比较器的反相输入端通过第一控制开关连接电源,其同相输入端连接到第一、第二晶体管的栅极,第二比较器的反相输入端通过第二控制开关连接到电源,其同相输入电连接第一比较器的同相输入端,第三比较器的同相输入端连接第一比较器的输出端,其反相输入端连接第二比较器的输出端;时钟模块,包括锁存器和两个串联的第一、第二反相器。本实用新型不受电源影响且仅通过RC参数设计频率。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top