专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果362个,建议您升级VIP下载更多相关专利
  • [发明专利]时钟信号极性控制电路-CN201780097778.0有效
  • 约阿基姆·哈林;奥洛夫·哈帕拉赫蒂 - 瑞典爱立信有限公司
  • 2017-12-18 - 2023-10-20 - H03K3/037
  • 一种时钟信号极性控制电路(100),包括第一锁存器(110),第一锁存器(110)包括时钟输入(clk)、数据输入(D)和输出(Q)。数据输入(D)耦合到时钟信号发生器(120)的输出(121),时钟输入(clk)耦合到参考时钟信号(Ref‑clk)。时钟信号极性控制电路(100)还包括第二锁存器(130),第二锁存器(130)包括时钟输入(clk)、数据输入(D)和输出(Q)。数据输入(D)耦合到第一锁存器(110)的输出,时钟输入(clk)耦合到参考时钟信号(Ref‑clk)。时钟信号极性控制电路(100)还包括异或电路(140),异或电路(140)包括第一输入和第二输入(141,142)以及输出(Out)。第一输入和第二输入(141,142)分别耦合到第二锁存器(130)的输出和时钟信号发生器(120)的输出(121),并且在异或电路(140)的输出处生成具有由参考时钟信号(Ref‑clk)控制的极性的时钟信号。
  • 时钟信号极性控制电路
  • [发明专利]一种抗电源波动环形振荡器电路-CN202310928774.X在审
  • 王子轩;武建平;周晓燕 - 苏州麦模思传感科技有限公司
  • 2023-07-27 - 2023-10-13 - H03K3/03
  • 本发明公开了一种抗电源波动的环形振荡器,其包括:补偿电路和环形振荡器,其中补偿电路的一个输入端接外部的电压基准信号VREF,另一个输入端接环形振荡器的电源信号VDD,补偿电路的输出端VBN信号与环形振荡器的输入端相连接,环形振荡器的输出端输出频率信号Freq;补偿电路感应环形振荡器电源信号VDD的波动,在与外部的电压基准信号VREF进行对比分析后,输出调整使能信号VBN,对环形振荡器中的衬底电压进行调整。本发明采用基于差分放大器的补偿电路,针对环形振荡器中反相器的MOS管的衬底电压进行调整,在保证紧凑面积及低功耗的前提下,实现了环形振荡器的抗电源波动。
  • 一种电源波动环形振荡器电路
  • [发明专利]包括三态反相器的触发器-CN202310728280.7在审
  • 金夏永;李达熙;吴炯锡;李根昊;宋泰中;赵成伟 - 三星电子株式会社
  • 2017-07-14 - 2023-10-13 - H03K3/037
  • 一种触发器包括至少一个第一鳍;与至少一个第一鳍平行的至少一个第二鳍;至少一个第一鳍上的第一和第二电力触点;至少一个第二鳍上的第一和第二接地触点;第一和第二电力触点之间以及第一和第二接地触点之间的至少一个第一鳍和至少一个第二鳍上的第一和第二栅极图案;第一和第二栅极图案之间的至少一个第一鳍上的第三和第四栅极图案;第一和第二栅极图案之间的至少一个第二鳍上的第五和第六栅极图案;分别在第一、第三和第五栅极图案上的第一、第二和第三触点;在第三和第四栅极图案之间的至少一个第一鳍上的第四触点;在第五和第六栅极图案之间的至少一个第二鳍上的第五触点;以及分别在第四、第六和第二栅极图案上的第六、第七和第八触点。
  • 包括三态反相器触发器
  • [发明专利]时钟信号生成电路、电荷泵锁相环电路、芯片与终端设备-CN202310833344.X在审
  • 陆维立;罗冬哲;张航 - 深圳市思远半导体有限公司
  • 2023-03-24 - 2023-10-13 - H03K3/037
  • 本申请公开了一种时钟信号生成电路、电荷泵锁相环电路、芯片与终端设备,时钟信号生成电路包括计时单元、逻辑单元、电压变换单元、振荡单元。计时单元用于接收时钟信号,并响应于时钟信号而执行至少一次计时操作。其中,每次计时操作的时长为第一预设时长,并且在计时单元执行计时操作时输出计时信号。逻辑单元基于计时信号确定第一预设时长,以及基于时钟信号处于第一电平的第一时长与第一预设时长输出控制信号。电压变换单元用于接收控制信号以输出电压信号,并基于控制信号调节电压信号。振荡单元用于接收电压信号以输出时钟信号,并基于电压信号调节时钟信号的频率。通过上述方式,能够提高时钟信号的稳定性。
  • 时钟信号生成电路电荷泵锁相环芯片终端设备
  • [发明专利]环形振荡器及测试方法-CN202210273250.7在审
  • 陈婵;邱安平 - 长鑫存储技术有限公司
  • 2022-03-18 - 2023-09-22 - H03K3/03
  • 本公开提供了一种环形振荡器及测试方法,属于可靠性测试技术领域。该环形振荡器包括第一逻辑门、第二逻辑门、开关电路。其中,第一逻辑门配置为接收测试信号。第二逻辑门包括依次连接的第一与非门和第一或非门。其中,第二逻辑门的输出端连接第一逻辑门的输入端,且第二逻辑门配置为接收第一逻辑门的输入以形成回路。开关电路包括第一开关电路和第二开关电路。第一开关电路可以配置为控制第一与非门的供电端和第一或非门的接地端的通断。第二开关电路配置为控制第一与非门的接地端的通断。在对器件进行NBTI测试时,由于与非门和或非门对器件的NBTI效应更为明显,这样能够提高对器件NBTI效应测试的准确性,从而能够准确的预测器件的使用寿命。
  • 环形振荡器测试方法
  • [发明专利]定时序列生成电路-CN202310236778.1在审
  • T·茹阿诺 - 意法半导体 (ALPS) 有限公司
  • 2023-03-13 - 2023-09-15 - H03K3/03
  • 本公开涉及定时序列生成电路。根据一个实施例,一种定时序列生成电路包括:环形振荡器,其具有多个时钟信号输出,所述多个时钟信号输出被配置为提供在时间上相对于彼此延迟的时钟信号;第一移位寄存器,包括触发器,所述触发器具有耦合到所述第一移位寄存器的时钟信号输入的时钟输入和耦合到所述第一移位寄存器的输出的输出;以及第一电路,其被配置为:从所述时钟信号中选择一个时钟信号;以及将所选择的时钟信号传送到第一移位寄存器的时钟信号输入。
  • 定时序列生成电路
  • [发明专利]环形振荡器电路、芯片及电子设备-CN202310716092.2在审
  • 朱文毅;李征;王文根 - 海光信息技术股份有限公司
  • 2023-06-15 - 2023-09-08 - H03K3/03
  • 本申请实施例提供一种环形振荡器电路、芯片及电子设备,所述环形振荡器电路包括:直接支路,包括n个主反相器依次编号为INV1~INVn,串行连接形成环路,INV1~INVn的输入端分别对应节点1~节点n;第一前馈支路,包括n个第一前馈反相器依次编号为INV1_1~INV1_n,任一第一前馈反相器INV1_i的输入端连接节点i,输出端当i大于或等于3时连接节点i‑2,当i小于3时连接节点i‑2+n;第二前馈支路,包括n个第二前馈反相器依次编号为INV2_1~INV2_n,任一第二前馈反相器INV2_i的输入端连接节点i,输出端当i小于或等于n‑2时连接节点i+2,当i大于n‑2时连接节点i+2‑n,n为偶数。本申请实施例能够实现环形振荡器振荡频率范围可调。
  • 环形振荡器电路芯片电子设备
  • [发明专利]一种高速多相时钟产生电路及模数转换器-CN202310591725.1在审
  • 王伟威 - 韬润半导体(无锡)有限公司
  • 2023-05-24 - 2023-08-29 - H03K3/03
  • 本发明公开了一种高速多相时钟产生电路及模数转换器,其中高速多相时钟产生电路包括依次连接的时钟缓冲器、环形振荡器模块;时钟缓冲器,一输入端接第一时钟输入信号,另一输入端接第二时钟输入信号,用于放大第一时钟输入信号与第二时钟输入信号;环形振荡器模块,包括耦合单元和和至少两个预设偶数相的环形振荡器;用于当环形振荡器模块与时钟输入信号发生注入锁定时,利用耦合单元将相邻的预设偶数相的环形振荡器耦合连接,基于第一时钟输入信号、第二时钟输入信号,以固定振荡频率产生高速多相时钟信号。本发明通过耦合单元将多个预设偶数相的环形振荡器耦合在一起,产生多相时钟的同时提高了整体多相时钟的振荡频率。
  • 一种高速多相时钟产生电路转换器
  • [发明专利]一种带复位且延时少的时钟锁存器电路及芯片-CN202110672593.6有效
  • 蒋丁;吴彤彤;王振彪;高益;温靖康 - 芯天下技术股份有限公司
  • 2021-06-17 - 2023-08-29 - H03K3/037
  • 本发明公开了一种带复位且延时少的时钟锁存器电路及芯片,当所述时钟锁存器电路上电复位时,复位模块导通使所述时钟锁存器电路即时复位到需要的状态,避免因电路的输出状态不确定导致的时间和电流的消耗;当所述时钟锁存器电路上电复位后,复位模块关闭,若所述时钟锁存器电路处于数据传输状态时,传输门模块导通,数据锁存通路关闭,所述时钟锁存器电路的输出状态等于输入状态,避免电路因数据锁存通路导通导致存在打架的通路,减小电流的消耗和加快电路不同状态的切换速度;若所述时钟锁存器电路处于数据锁存状态时,传输门模块关闭,数据锁存通路连通,所述时钟锁存器电路的输出状态保持不变。
  • 一种复位延时时钟锁存器电路芯片
  • [发明专利]一种应用于时间数字转换器的门控环形振荡器-CN202310526545.5在审
  • 刘阳;李临杰;胡进;马瑞;王夏宇;朱樟明 - 西安电子科技大学
  • 2023-05-10 - 2023-08-22 - H03K3/03
  • 本发明公开了一种应用于时间数字转换器的门控环形振荡器,包括级联的多级延时单元,每级延时单元包括门控使能模块、交叉耦合反相器模块、复位模块和输入输出模块,其中,门控使能模块用于控制门控环形振荡器的起振与停振;交叉耦合反相器模块用于在门控使能模块的使能信号EN为低电平时储存整个门控环形振荡器的输出节点信息,在使能信号EN为高电平时加快输出节点VOUT与输出节点VOUT_N的波形翻转速度;复位模块用于将当前延时单元的输出节点VOUT的电平恢复至高电平,输出节点VOUT_N的电平恢复至低电平;输入输出模块用于将上一级延时单元的信号输入当前延时单元并反向输出。本发明电路结构简单、功耗低,能够实现门控、暂时储存数据、复位的功能。
  • 一种应用于时间数字转换器门控环形振荡器
  • [发明专利]环形振荡器-CN202210125871.0在审
  • 陈婵;邱安平 - 长鑫存储技术有限公司
  • 2022-02-10 - 2023-08-22 - H03K3/03
  • 本公开提供一种环形振荡器,具有第一延时环路和第二延时环路,第一延时环路的输出端连接第一节点,第二延时环路的输出端连接第二节点,包括:振荡模块,位于第一延时环路和第二延时环路中,包括第一数量个串联的锁存器,具有两个输入端和两个输出端,两个输入端分别连接第一节点和第二节点;第一延时模块,位于第一延时环路,输入端连接振荡模块的第一输出端,输出端连接第一节点,包括第二数量个串联的反相器,第二数量为偶数;第二延时模块,位于第二延时环路,输入端连接振荡模块的第二输出端,输出端连接第二节点,包括第二数量个串联的反相器。本公开实施例可以提高延时振荡器的测量准确度。
  • 环形振荡器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top