[发明专利]基于FPGA的窄脉冲输出系统及方法有效

专利信息
申请号: 201711453508.7 申请日: 2017-12-27
公开(公告)号: CN109981084B 公开(公告)日: 2023-06-30
发明(设计)人: 李楚元 申请(专利权)人: 一诺仪器(中国)有限公司
主分类号: H03K5/05 分类号: H03K5/05;H03K5/06;H03K5/135
代理公司: 上海汉声知识产权代理有限公司 31236 代理人: 王叶娟;胡晶
地址: 264207 山东*** 国省代码: 山东;37
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明提出一种基于FPGA的窄脉冲输出系统及方法,该系统包括:信号发生模块,作为信号发生源而生成并输出定宽窄脉冲信号,或,作为接口接收外部输入的定宽窄脉冲信号并输出;及信号处理模块,接收定宽窄脉冲信号,将定宽窄脉冲信号输入至第一可变延时模块和第二可变延时模块,并对经过第一可变延时模块的定宽窄脉冲信号进行取反,将第一可变延时模块和第二可变延时模块输出的两路定宽窄脉冲信号相与,生成第一窄脉冲信号并输出;其中,所述第一可变延时模块和第二可变延时模块被约束为位置固定,所述第一可变延时模块与所述第二可变延时模块之间具有一定时延差。本发明能克服随机延时带来的影响,输出更稳定的窄脉冲。
搜索关键词: 基于 fpga 脉冲 输出 系统 方法
【主权项】:
1.一种基于FPGA的窄脉冲输出系统,其特征在于,包括:信号发生模块,作为信号发生源而生成并输出定宽窄脉冲信号,或,作为接口接收外部输入的定宽窄脉冲信号并输出;及信号处理模块,接收定宽窄脉冲信号,将定宽窄脉冲信号输入至第一可变延时模块和第二可变延时模块,并对经过第一可变延时模块的定宽窄脉冲信号进行取反,将第一可变延时模块和第二可变延时模块输出的两路定宽窄脉冲信号相与,生成第一窄脉冲信号并输出;其中,所述第一可变延时模块和第二可变延时模块被约束为位置固定,所述第一可变延时模块与所述第二可变延时模块之间具有一定时延差。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于一诺仪器(中国)有限公司,未经一诺仪器(中国)有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201711453508.7/,转载请声明来源钻瓜专利网。

×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top