[发明专利]频率调制器和具有频率调制器的磁共振断层造影仪有效

专利信息
申请号: 201310265528.7 申请日: 2013-06-28
公开(公告)号: CN103532547B 公开(公告)日: 2018-02-09
发明(设计)人: R.奥佩尔特 申请(专利权)人: 西门子公司
主分类号: H03L7/06 分类号: H03L7/06
代理公司: 北京市柳沈律师事务所11105 代理人: 谢强
地址: 德国*** 国省代码: 暂无信息
权利要求书: 查看更多 说明书: 查看更多
摘要: 发明涉及频率调制器和具有频率调制器的磁共振断层造影仪。要呈现一种在具有直流能力的频率调制器(1)中如何能够无需大的开销而抑制共模干扰的解决方案。按照本发明的频率调制器(1)除了采用具有两个电容二极管(6,7)的第一二极管对之外,与之平行地还采用了具有另外两个电容二极管(16,17)的第二二极管对,并且除了用于接收第一调制信号的第一调制器输入端(2)之外,附加还提供了用于接收对称的第二调制信号(UM2)的第二调制器输入端(18)。两个二极管对耦接到振荡器单元(10)。
搜索关键词: 频率 调制器 具有 磁共振 断层 造影
【主权项】:
一种用于提供频率调制的通信信号(UK)的频率调制器(1),包括:‑用于第一调制信号(UM1)的第一调制器输入端(2),用于规定对于通信信号(UK)的频率调制,‑与第一调制器输入端(2)耦接的振荡器单元(10),其构造为根据第一调制信号(UM1)在振荡器输出端(11)上产生频率调制的通信信号(UK),和‑具有两个互相串联的电容元件(6,7)的第一容性元件对,第一容性元件对的第一元件耦接到振荡器单元(10),第一容性元件对的第二元件与参考电势(8)耦接,其中,位于电容元件(6,7)之间的第一节点(5)与第一调制器输入端(2)耦接,从而在该第一节点(5)上可以提供第一调制信号(UM1),其特征在于,所述频率调制器(1)具有用于接收与第一调制信号(UM1)对称的第二调制信号(UM2)的第二调制器输入端(18)以及与第一容性元件对并联的、具有两个互相串联的电容元件(16,17)的第二容性元件对,其中,位于所述第二容性元件对的电容元件(16,17)之间的第二节点(20)与第二调制器输入端(18)耦接,从而在第二节点(20)上能够提供第二调制信号(UM2),其中第二容性元件对的第一元件耦接到振荡器单元(10),第二容性元件对的第二元件与参考电势(8)耦接。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于西门子公司,未经西门子公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/201310265528.7/,转载请声明来源钻瓜专利网。

同类专利
  • 一种晶体振荡器的频率自调整电路-201920219101.6
  • 宋文磊;陈浩;陈淑娜;郑辉 - 深圳市安美通科技有限公司
  • 2019-02-21 - 2019-08-20 - H03L7/06
  • 本实用新型公开了一种晶体振荡器的频率自调整电路,包括RFIC,所述RFIC的XTAL1引脚连接C1,C1的一端接地,RFIC的XTAL2引脚连接C2,C2的一端连接MCU的P0口,C1和C2之间连接有Y1,MCU的P1口、P2口、P3口分别对应连接C3、C4、C5,且C3、C4、C5的一端均连接Y1。该晶体振荡器的频率自调整电路,无需通过人工调整电容的方式,通过内部软件对IO口进行设置,可调晶振电路的匹配电容值,以此达到频率调整的目的。
  • 具有次谐波锁定阻止功能的锁相环-201480083867.6
  • 罗可欣;芮妍;卢绍永;尹睿;沈煜 - 美国莱迪思半导体公司
  • 2014-10-23 - 2019-06-25 - H03L7/06
  • 实施例涉及I型PLL,其通过控制PLL中的一个或多个电容器的充电或放电的定时而不在参考时钟信号的次谐波频率处锁定。I型PLL的相位频率检测器(PFD)可以通过生成清除输出信号来阻止次谐波锁定,以使PLL的回路滤波器的采样电容器仅在采样电容器未被充电的时间段期间放电。例如,PFD可以包括门控元件以控制在其间生成清除输出信号的时间。通过确保采样电容器在其被充电的时间段期间不放电,PLL的压控振荡器被控制为以预期频率而不是以预期频率的次谐波振荡。
  • 共享公共参考的多时钟系统中的采样率转换-201480065527.0
  • R·威诺托 - 马维尔国际贸易有限公司
  • 2014-10-23 - 2019-04-16 - H03L7/06
  • 一种方法,包括:基于第一锁相环(PLL)的第一分频比和第二PLL的第二分频比确定参考比,并且基于参考比的倍数的序列将第一离散序列转换成第二离散序列。第一PLL和第二PLL在锁定条件下操作并且共享公共的参考震荡器。一种装置,包括时钟生成器和采样率转换器,时钟生成器包括第一锁相环(PLL)和第二锁相环(PLL)并且被配置成分别生成第一时钟信号和第二时钟信号,采样率转换器被配置成基于参考比的倍数的序列将第一离散序列转换器第二离散序列。参考比基于第一PLL的第一分频比和第二PLL的第二分频比来确定。
  • 一种高线性度的数控相位插值器-201610345922.5
  • 廖怀林;杨帆;王润华;郭航燕;刘军华 - 北京大学
  • 2016-05-23 - 2019-01-25 - H03L7/06
  • 本发明提供一种高线性度的数控相位插值器,包括:多个相互并联的相位插值单元,接收多相位时钟信号,每一相位插值单元包括三条电路支路;每一所述电路支路接收一时钟信号,或一时钟信号及其差分信号,三个所述时钟信号为一时钟信号和相位差为的两个时钟信号;以及接收同一相位插值电流,并按一定比例输出、合成为一路总电流;一电流偏置阵列,包括一译码器,接收数字控制码并转化为控制信号;该电流偏置阵列连接于所述多个相位插值单元的输入端,通过该控制信号控制产生与所述多个相位插值单元相对应的多个相位插值电流;一负载网络,连接于所述多个相位插值单元的输出端,将每一路总电流加和并转化为一电压信号。
  • 一种量程可调的数字模拟锁相放大系统-201810817661.1
  • 唐清茂;钟杰 - 成都意科科技有限责任公司
  • 2018-07-24 - 2018-11-06 - H03L7/06
  • 本发明涉及一种量程可调的数字模拟锁相放大系统,包括顺次连接的斩波稳零放大器、程控放大器组、模拟开关、低通滤波器及模数转换器,所述模拟开关还连接有高速比较器,高速比较器连接有移相放大器;该系统还包括控制器,模拟开关、模数转换器及程控放大器组均与所述控制器连接,所述控制器还连接有电脑端。本发明通过设置同相和反相的程控放大器,进行信号正反相增大,利用其放大倍率改变待测信号量程,提高了系统整体的普适性,实用性更强。通过设置移相放大器,提高了系统整体的香味分辨率。通过设置模拟开关,从而减少了系统整体计算量,从而缩短了系统计算时间。
  • 多相位延迟锁定回路-201410603484.9
  • 李天健;郑又文 - 天钰科技股份有限公司
  • 2014-10-31 - 2018-11-02 - H03L7/06
  • 一种多相位延迟锁定回路,包括第一延迟锁定回路、时脉边缘合成电路、第二延迟锁定回路、复制延迟电路以及逻辑选择电路。该第一延迟锁定回路将一输入的具有一第一时脉周期的第一时脉信号切分成N个相位延迟单元。时脉边缘合成电路将第一时脉信号当前时脉周期的第一个相位与下一时脉周期的第二个相位之间的信号合成为一第二时脉信号。该第二延迟锁定回路将第二时脉信号的第二时脉周期切分为N个相位延迟单元。逻辑选择电路选择第一延迟锁定回路以及复制延迟电路的时间延迟量。第一延迟锁定回路以第一延迟单元对第一时脉信号进行相应的相位延迟,及该复制延迟电路复制第二延迟单元对第一延迟锁定回路输出的第一时脉信号进行相应的相位延迟。
  • 一种量程可调的数字模拟锁相放大系统-201821173050.X
  • 唐清茂;钟杰 - 成都意科科技有限责任公司
  • 2018-07-24 - 2018-10-26 - H03L7/06
  • 本实用新型涉及一种量程可调的数字模拟锁相放大系统,包括顺次连接的斩波稳零放大器、程控放大器组、模拟开关、低通滤波器及模数转换器,所述模拟开关还连接有高速比较器,高速比较器连接有移相放大器;该系统还包括控制器,模拟开关、模数转换器及程控放大器组均与所述控制器连接,所述控制器还连接有电脑端。本实用新型通过设置同相和反相的程控放大器,进行信号正反相增大,利用其放大倍率改变待测信号量程,提高了系统整体的普适性,实用性更强。通过设置移相放大器,提高了系统整体的香味分辨率。通过设置模拟开关,从而减少了系统整体计算量,从而缩短了系统计算时间。
  • 使用FIR滤波器对固定模式抖动的抑制-201480037938.9
  • 马丁·A·马林森 - ESS技术有限公司
  • 2014-07-01 - 2018-10-19 - H03L7/06
  • 公开了用于补偿固定模式抖动的FIR滤波器和构建FIR滤波器的方法。在一个实施方式中,FIR滤波器利用FIR滤波器的系数对具有期望频率分量1的信号进行滤波,该FIR滤波器被选择使得滤波器等效于以下两个组合的FIR滤波器:一个FIR滤波器在滤波器的输出峰频率处具有期望频率;以及第二FIR滤波器,在该第二FIR滤波器中信号被延迟了一段时间,该时间等于期望从输出信号中去除的不同频率的周期的一半。
  • 时脉信号处理系统及其方法-201710149395.5
  • 苏明堂 - 芯籁半导体股份有限公司
  • 2017-03-14 - 2018-09-25 - H03L7/06
  • 一种时脉信号处理系统及其方法,应用于通用串行总线USB音频同步模式(synchronous mode)声音时脉重建的环境中,利用本发明的时脉信号处理系统以进行时脉信号处理方法时,首先,利用第一级锁相回路PLL(Phase‑Locked Loops)将所输入的通用串行总线USB信息帧起始位SOF(SOF,Start Of Frame)频率予以提升,提供时脉同步,并输出至第二级锁相回路;接着,利用第二级锁相回路PLL降低第一级锁相回路的输出的时脉抖动(Timing Jitter)并将其时脉抖动予以降低到20ps以下。
  • 相位同步电路、RF前端电路、无线收发电路、便携式无线通信终端装置-201680073757.0
  • 森荣真一 - RF电子回路股份有限公司
  • 2016-12-15 - 2018-08-21 - H03L7/06
  • 本发明提供一种在输入信号的频率变得不稳定的情况下也能够使它稳定化的相位同步电路。一种相位同步电路(12),对振荡器的输出信号(LSraw)的频率和预先规定的目标频率的误差进行修正,其特征在于具备:ADC(121),进行输出信号(LSraw)的A/D转换;基准频率输出机构(123),输出基准频率信号(Sref);误差频率检测机构(122a),接收经A/D转换的输出信号(LSraw)和基准频率信号(Sref)的输入,并算出输出信号(LSraw)的频率和所述目标频率的误差;修正用信号生成机构(122b),基于所述误差,生成误差修正用信号(LSerr);DAC(124),进行误差修正用信号(LSerr)的D/A转换;以及乘法器(125),将输出信号(LSraw)和经D/A转换的误差修正用信号(LSerr)相乘。
  • 发射器的频率校准-201480079305.4
  • 马歇尔·王;谢妙星 - 赛普拉斯半导体公司
  • 2014-12-18 - 2018-06-05 - H03L7/06
  • 公开了用于实现频率校准电路的系统、方法和设备。设备可包括数据源,其被配置为基于第一数据值生成第一数据信号和基于第二数据值生成第二数据信号。设备可包括增益控制电路,其被配置为接收来自数据源的第一数据信号和第二数据信号,并且该设备生成第一修改的数据信号和第二修改的数据信号。设备可包括振荡器电路,其被配置为至少部分地基于第一修改的数据信号和第二修改的数据信号生成第一输出信号和第二输出信号。设备可包括校准电路,其被配置为基于第一输出信号和第二输出信号确定调整值,并且还被配置为基于所确定的调整值改变增益控制电路的增益。
  • 频率调制器和具有频率调制器的磁共振断层造影仪-201310265528.7
  • R.奥佩尔特 - 西门子公司
  • 2013-06-28 - 2018-02-09 - H03L7/06
  • 本发明涉及频率调制器和具有频率调制器的磁共振断层造影仪。要呈现一种在具有直流能力的频率调制器(1)中如何能够无需大的开销而抑制共模干扰的解决方案。按照本发明的频率调制器(1)除了采用具有两个电容二极管(6,7)的第一二极管对之外,与之平行地还采用了具有另外两个电容二极管(16,17)的第二二极管对,并且除了用于接收第一调制信号的第一调制器输入端(2)之外,附加还提供了用于接收对称的第二调制信号(UM2)的第二调制器输入端(18)。两个二极管对耦接到振荡器单元(10)。
  • 直接频率合成毫米波中频调制系统-201720104340.8
  • 何涛 - 成都杰联祺业电子有限责任公司
  • 2017-01-25 - 2017-08-22 - H03L7/06
  • 本实用新型公开了一种直接频率合成毫米波中频调制系统,包括相位累加电路、加法器、ROM查表电路、模数转换电路、低通滤波电路、时钟电路、调制控制信号产生电路和原始数据处理电路,所述原始数据处理电路与所述调制控制信号产生电路连接,所述调制控制信号产生电路再分别与所述相位累加电路和所述加法器连接,所述时钟电路也与所述相位累加电路连接,所述相位累加电路再与所述加法器连接。本实用新型采用直接频率合成DDS,可实现多种调制方式,灵活性好,且频率转换时间短,频率分辨率高,输出相位连续,相位噪声小,可在通信和雷达领域进行广泛应用。
  • 一种铁氧体移相器的驱动控制系统及相移量控制方法-201410377133.0
  • 杨青慧;王明;许玥;张怀武;贾利军;廖宇龙;文岐业 - 电子科技大学
  • 2014-08-01 - 2017-05-10 - H03L7/06
  • 本发明提供了一种铁氧体移相器的驱动控制系统及相移量的控制方法,属于微波器件测控领域。该驱动控制系统包括第一耦合器、第二耦合器、鉴相器、滤波器、保持器、相位解调器、MCU、驱动电路、铁氧体移相器,第一和第二耦合器将功率大小为2~10dBm的微波信号耦合分离,输出至鉴相器,鉴相器对微波信号进行鉴相,输出至滤波器,滤波器选择出所需要的相位差信号,输出至保持器,保持器对保留的信号进行放大或衰减,输出至相位解调器,相位解调器对信号进行相位解调,输出至MCU,MCU对解调出的信号进行判断分析,控制驱动电路。本发明驱动控制系统克服了温度对铁氧体移相器的影响及磁化脉冲信号非理想问题,实现了对相移量的精确控制。
  • 时脉产生电路与时脉产生方法-201010190098.3
  • 颜仕杰 - 晨星软件研发(深圳)有限公司;晨星半导体股份有限公司
  • 2010-05-20 - 2017-04-19 - H03L7/06
  • 本发明是一种时脉产生电路与时脉产生方法,该时脉产生电路包含有一相位检测器用来检测一第一时脉和一第二时脉之间的一相位差,以产生一检测结果;一第一滤波装置用来对该检测结果进行滤波操作;一电荷泵用来依据滤波后的该检测结果来产生一控制信号;一第二滤波装置用来对该控制信号进行滤波操作;以及一可控制振荡器用来依据滤波后的该控制信号来产生一输出时脉,其中该输出时脉用来产生该第二时脉。
  • 用于电气隔离和时钟同步的电路及多通道信号发生装置-201010606976.5
  • 王悦;王铁军;李维森 - 北京普源精电科技有限公司
  • 2010-12-24 - 2017-04-12 - H03L7/06
  • 本发明实施例提供了一种用于电气隔离和时钟同步的电路及多通道信号发生装置,所述电路包括时钟源,用于产生时钟信号;平衡不平衡转换器,用于将所述时钟信号分配至多个输出路径,使所述多个输出路径获得的时钟信号的频率、相位和相位噪声分别与所述时钟源产生的时钟信号的频率、相位和相位噪声一致,并电气隔离所述多个输出路径。本发明实施例实现了多输出路径相互完全电气隔离的情况下,各个输出路径的频率、相位和相位噪声完全一致的效果。
  • 因子控制电路,分数分频装置,频率合成器及其方法-201580013454.5
  • 吴敏洁 - 联发科技(新加坡)私人有限公司
  • 2015-03-12 - 2017-03-22 - H03L7/06
  • 本发明申请提供一种允许分频器具有分数因子的因子控制电路。该因子控制电路包括多工器,被设置为根据选择信号选择第一时钟信号和第二时钟信号其中之一作为多路复用信号,并提供相应的所述多路复用信号给所述分频器,其中所述第一时钟信号和所述第二时钟信号之间存在相位差;以及选择信号产生电路,耦接于所述多工器,被设置为根据由所述分频器输出的分频信号来产生所述选择信号;其中所述多工器在所述分频信号的周期期间交替地选择所述第一时钟信号或所述第二时钟信号作为所述多路复用信号。
  • 一种GNSS高精度授时/守时装置-201620484818.X
  • 章东湖;徐靖林;张思静 - 北京中电华大电子设计有限责任公司
  • 2016-05-26 - 2017-02-08 - H03L7/06
  • 本实用新型公开了一种GNSS高精度授时/守时装置,该装置包括GNSS接收机、时钟处理电路、OCXO电路、ARM处理器电路、时间同步输出电路和电源电路。所述GNSS接收机输出1PPS信号给时钟处理电路;所述OCXO电路输出本地高精度高频时钟给时钟处理电路;所述时钟处理电路分别输出1PPS信号给ARM处理器电路和时间同步输出电路;所述GNSS接收机输出定位和时间报文信息给ARM处理器电路;所述的ARM处理器电路输出时间报文信息给时间同步输出电路,同时输出控制信号连接到OCXO电路;所述电源电路产生本装置所需要的各种电压源。
  • 一种时钟相位校正电路-201310713946.8
  • 宋阳;赵鹏;周栋梁;刘艳娇 - 深圳市国微电子有限公司
  • 2013-12-20 - 2015-06-24 - H03L7/06
  • 本发明属于时钟校正技术领域,提供了一种时钟相位校正电路。该电路是由译码电路对目标相位的数字表达信号进行编译,得到相应的数字控制信号,该数字控制信号控制电流合成电路输出相应的偏置电压,相位合成电路接收参考时钟,并在偏置电压的调控下合成所需的时钟相位。由于是采用数字控制信号实现时钟校正,从而可方便及任意角度调节校正采样时钟,并构建各种数据时钟恢复方案,简化了系统设计复杂度,相对于现有技术,避免了采用锁相环的模拟器件,提高了时钟提取或补偿的精确度,从而可提高通信信号的传输质量和传输速度,特别适用于高速串行通信系统中对时钟信号的提取或校正。
  • 一种基于三维陶瓷基板的六位数字延迟线-201420802185.3
  • 刘琨;陈文彬 - 成都集思科技有限公司
  • 2014-12-18 - 2015-04-22 - H03L7/06
  • 本实用新型公开了基于三维陶瓷基板的六位数字延迟线,包括依次相连的发射/接收输入隔离开关、六位延迟线单元和发射/接收输出隔离开关;每位延迟线开关的相位延迟线均设置于陶瓷基板上,并且由多位延迟线单元相位延迟线通过设置于陶瓷基板和接地层上的通孔连接;该六位数字延迟线具有更小的体积,陶瓷的高介电常数使得延迟线的体积进一步减小;陶瓷工艺的成熟使得该延迟线具有很高的加工精度,具备更好的性能;并且利用1λ、2λ、4λ、8λ、16λ、32λ延迟单元的合理布局,实现了六位数字延迟线的集成。
  • 一种动态控制频率范围的方法及电路装置-201410777087.3
  • 陈思迪;刘蕊丽 - 大唐微电子技术有限公司
  • 2014-12-15 - 2015-03-04 - H03L7/06
  • 本发明提供一种动态控制频率范围的方法及电路装置,上述方法包括以下步骤:控制模块根据得到的基准频率索引值,获取基准频率并将所述基准频率发送至结果比较模块,同时通过结果比较模块触发定时器开始定时和计数器开始计数;定时时间到达时,计数器停止计数并将计数值发送至所述结果比较模块;所述结果比较模块根据获得的基准频率和计数值,获得调整后的晶振频率值并将所述调整后的晶振频率值分别与预设的晶振频率最高值、预设的晶振频率最低值进行比较并根据比较结果,按照预设处理策略,进行相应处理。本发明实现了晶振频率范围可变,灵活性得到很大的提升,更好地实现了功耗与性能的平衡。
  • 六位数字延迟线-201420140703.X
  • 刘琨;林世明 - 成都集思科技有限公司
  • 2014-03-27 - 2014-10-22 - H03L7/06
  • 本实用新型公开了六位数字延迟线;该延迟线包括依次相连的发射/接收输入隔离开关、六位延迟线单元和发射/接收输出隔离开关;每位延迟线单元均由依次相连的相应的延迟线单元输入选择开关、延迟线单元相位延迟线、延迟线单元相位参考线和延迟线单元输出选择开关组成;延迟线单元相位延迟线由陶瓷基片组成;由于采用陶瓷基片作为新的延迟线单元相位延迟线,使得延迟线单元体积降低,只需单层电路即可实现六位数字延迟线。
  • 使用前馈、时钟放大和串联峰值电感器的高性能分频器-201280054536.0
  • 赞·徐 - 张量通讯公司
  • 2012-09-21 - 2014-09-17 - H03L7/06
  • 锁相环(PLL)是无线系统中的一个重要部件。CMOS技术提供了以60GHz操作的压控振荡器设计。一个难题是使用常规的CMOS将高频时钟下分频成一个可管理的时钟频率。尽管注入锁定分频器可以对此时钟频率进行下分频,但这些分频器具有限制。提出了一种使用若干种技术的2分频电路;前馈、时钟放大和串联峰值电感器来克服这些限制。
  • 用于生成时钟信号的装置-201320318498.7
  • 杰弗里·L·商塔格 - 硅谷实验室公司
  • 2013-06-04 - 2014-03-19 - H03L7/06
  • 本申请公开了一种用于生成时钟信号的装置。该装置可以包括:微机电系统(MEMS)振荡器,该MEMS振荡器包括MEMS共振器和MEMS振荡器维持电路,所述MEMS振荡器提供MEMS振荡器输出信号;以及数字锁定回路,被耦联以接收所述MEMS振荡器输出信号和期望的频率比,以及提供数字锁定回路输出信号,其中所述数字锁定回路输出信号的频率对应于MEMS振荡器输出信号与数字锁定回路输出信号之间的期望的频率比。
  • 一种同步振荡器电路-201310306227.4
  • 周泽坤;张庆岭;张其营;薛晓满;崔佳男;石跃;明鑫;王卓;张波 - 电子科技大学
  • 2013-07-19 - 2013-11-20 - H03L7/06
  • 本发明涉及一种根据外部输入同步信号强制同步的同步振荡器电路。本发明为了消除电路的电磁干扰和开关噪声等与频率相关的问题和提高电路时钟信号稳定性问题,公开了一种同步振荡器电路。本发明的技术方案为:一种同步振荡器电路,包括第一比较器、第二比较器、第三比较器、同步控制电路、SR锁存器、NMOS管、电阻、电容。本发明用外部周期信号控制电路内部频率的工作方式,具有稳定性高的特点,能够有效地解决电路中电磁干扰和开关噪声等与频率相关的问题。本发明电路具有结构简单,易于移植,外部频率可调的特点,可广泛应用于各类功能电路中,特别是用于开关电源可以减少开关电源工作在一定频率时对电路的干扰。
  • 电子电路-201320165465.3
  • 约恩·奥普里斯;S·李 - 快捷半导体(苏州)有限公司;快捷半导体公司
  • 2013-04-03 - 2013-11-20 - H03L7/06
  • 一种电子电路包括用于MEMS传感器的驱动信号电路。该驱动信号电路包括:输入端,其被配置成接收表示电压信号,所述电压信号由MEMS传感器所产生的电荷;相移电路,其电耦合到该输入端,并且被配置成将输入信号相移大体上90度;以及具有滞后的比较器电路。比较器的输入端电耦合到相移电路的输出端,并且比较器电路的输出端电耦合到驱动信号电路的输出端。反馈回路从驱动信号电路的输出端延伸到相移电路的输入端,并且被配置成在驱动信号电路的输出端处产生自振荡信号。由驱动信号电路所产生的输出信号被施加到MEMS传感器的驱动输入端。
  • 准确的90度相位移相器-201310115550.3
  • 约恩·奥普里斯;S·李 - 快捷半导体(苏州)有限公司;快捷半导体公司
  • 2013-04-03 - 2013-10-23 - H03L7/06
  • 一种电子电路包括用于MEMS传感器的驱动信号电路。该驱动信号电路包括:输入端,其被配置成接收表示电压信号,所述电压信号由MEMS传感器所产生的电荷;相移电路,其电耦合到该输入端,并且被配置成将输入信号相移大体上90度;以及具有滞后的比较器电路。比较器的输入端电耦合到相移电路的输出端,并且比较器电路的输出端电耦合到驱动信号电路的输出端。反馈回路从驱动信号电路的输出端延伸到相移电路的输入端,并且被配置成在驱动信号电路的输出端处产生自振荡信号。由驱动信号电路所产生的输出信号被施加到MEMS传感器的驱动输入端。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top