[发明专利]绝热锁存器及其在无绝热门的绝热CMOS时序电路中的应用无效

专利信息
申请号: 200610139089.5 申请日: 2006-10-08
公开(公告)号: CN101087128A 公开(公告)日: 2007-12-12
发明(设计)人: 刘莹;方倩;方振贤 申请(专利权)人: 黑龙江大学;方倩;刘莹
主分类号: H03K3/037 分类号: H03K3/037;H03K19/0948;H03K19/00
代理公司: 哈尔滨东方专利事务所 代理人: 陈晓光
地址: 150080黑龙*** 国省代码: 黑龙江;23
权利要求书: 查看更多 说明书: 查看更多
摘要: 绝热锁存器及其在无绝热门的绝热CMOS时序电路中的应用,目前的绝热时序电路是由绝热触发器和绝热门组成,本发明将“绝热组合电路”和“绝热存储电路”二大部分融合为一整体,使信息存储功能和组合逻辑功能在空间上不可分割,任意绝热时序电路全部由绝热锁存器构成,不再加绝热门,不是按绝热触发器为单元传统方式组成的,是符合绝热时序电路特点的现实的方法,本发明绝热锁存器一共有三级绝热锁存器:基本绝热锁存器、次级激励绝热锁存器和初级激励绝热锁存器,所述的绝热锁存器由三管绝热反相器内核和二个控制门组成,每一级绝热锁存器包含一级绝热组合电路实现,用于低功耗超大规模数字集成电路。
搜索关键词: 绝热 锁存器 及其 cmos 时序电路 中的 应用
【主权项】:
1.一种绝热锁存器,一共有三级绝热锁存器:基本绝热锁存器、次级激励绝热锁存器和初级激励绝热锁存器,其特征是:每一级绝热锁存器包含一级绝热组合电路实现,所述的绝热锁存器由三管绝热反相器内核和二个控制门组成;所述的三管绝热反相器内核:三管中一个PMOS管p1的源极接地即0电位,二个NMOS管n1和n2的源极接时钟cp即负交变电位,p1的漏极和n1的漏极以及n2的栅极共同接到Qr输出端,p1的栅极和n1的栅极以及n2的漏极共同接到输出端,Qr和地之间接控制管p3即最简单的S控制门,p3的栅极接控制信号和地之间接控制管p2即最简单的R控制门,p2的栅极接控制信号满足RS=0,即满足p2和p3二管不同时导通,S=1时p3管导通,R=1时p2管导通,一般情况下控制管p2和p3改为多个PMOS控制管的串并联组合,即改为控制门,p3改为S控制门,p2改为R控制门,满足RS=0就是满足S控制门和R控制门不同时导通,按S逻辑式和R逻辑式各自连接S控制门和R控制门的串并联结构,其中逻辑加+接为并联,逻辑乘·为接串联,且按变量取反接输入控制信号,即因PMOS控制管低电平有效,有相差为120°的三个时钟cp0、cp1和cp2,初级激励绝热锁存器接时钟cp0,次级激励绝热锁存器接时钟cp1,基本绝热锁存器接时钟cp2,三级绝热锁存器电路结构相同,所述的控制门为按绝热时序电路要求的控制门。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。

该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于黑龙江大学;方倩;刘莹,未经黑龙江大学;方倩;刘莹许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服

本文链接:http://www.vipzhuanli.com/patent/200610139089.5/,转载请声明来源钻瓜专利网。

同类专利
  • 时钟信号极性控制电路-201780097778.0
  • 约阿基姆·哈林;奥洛夫·哈帕拉赫蒂 - 瑞典爱立信有限公司
  • 2017-12-18 - 2023-10-20 - H03K3/037
  • 一种时钟信号极性控制电路(100),包括第一锁存器(110),第一锁存器(110)包括时钟输入(clk)、数据输入(D)和输出(Q)。数据输入(D)耦合到时钟信号发生器(120)的输出(121),时钟输入(clk)耦合到参考时钟信号(Ref‑clk)。时钟信号极性控制电路(100)还包括第二锁存器(130),第二锁存器(130)包括时钟输入(clk)、数据输入(D)和输出(Q)。数据输入(D)耦合到第一锁存器(110)的输出,时钟输入(clk)耦合到参考时钟信号(Ref‑clk)。时钟信号极性控制电路(100)还包括异或电路(140),异或电路(140)包括第一输入和第二输入(141,142)以及输出(Out)。第一输入和第二输入(141,142)分别耦合到第二锁存器(130)的输出和时钟信号发生器(120)的输出(121),并且在异或电路(140)的输出处生成具有由参考时钟信号(Ref‑clk)控制的极性的时钟信号。
  • 包括三态反相器的触发器-202310728280.7
  • 金夏永;李达熙;吴炯锡;李根昊;宋泰中;赵成伟 - 三星电子株式会社
  • 2017-07-14 - 2023-10-13 - H03K3/037
  • 一种触发器包括至少一个第一鳍;与至少一个第一鳍平行的至少一个第二鳍;至少一个第一鳍上的第一和第二电力触点;至少一个第二鳍上的第一和第二接地触点;第一和第二电力触点之间以及第一和第二接地触点之间的至少一个第一鳍和至少一个第二鳍上的第一和第二栅极图案;第一和第二栅极图案之间的至少一个第一鳍上的第三和第四栅极图案;第一和第二栅极图案之间的至少一个第二鳍上的第五和第六栅极图案;分别在第一、第三和第五栅极图案上的第一、第二和第三触点;在第三和第四栅极图案之间的至少一个第一鳍上的第四触点;在第五和第六栅极图案之间的至少一个第二鳍上的第五触点;以及分别在第四、第六和第二栅极图案上的第六、第七和第八触点。
  • 时钟信号生成电路、电荷泵锁相环电路、芯片与终端设备-202310833344.X
  • 陆维立;罗冬哲;张航 - 深圳市思远半导体有限公司
  • 2023-03-24 - 2023-10-13 - H03K3/037
  • 本申请公开了一种时钟信号生成电路、电荷泵锁相环电路、芯片与终端设备,时钟信号生成电路包括计时单元、逻辑单元、电压变换单元、振荡单元。计时单元用于接收时钟信号,并响应于时钟信号而执行至少一次计时操作。其中,每次计时操作的时长为第一预设时长,并且在计时单元执行计时操作时输出计时信号。逻辑单元基于计时信号确定第一预设时长,以及基于时钟信号处于第一电平的第一时长与第一预设时长输出控制信号。电压变换单元用于接收控制信号以输出电压信号,并基于控制信号调节电压信号。振荡单元用于接收电压信号以输出时钟信号,并基于电压信号调节时钟信号的频率。通过上述方式,能够提高时钟信号的稳定性。
  • 一种信号锁存电路、电池管理系统、电池系统及用电设备-202310799299.0
  • 雷雨;高明;付子越;李梦 - 厦门新能达科技有限公司
  • 2023-06-30 - 2023-10-03 - H03K3/037
  • 本申请涉及一种信号锁存电路、电池管理系统、电池系统及用电设备,属于电子电路领域。该信号锁存电路包括:锁存器和自锁电路,锁存器的输出引脚连接于自锁电路。锁存器包括清零引脚,该清零引脚被上拉为高电平。自锁电路包括控制单元、输出端和自锁单元,该控制单元连接于自锁单元,自锁单元连接于所述输出端以及所述锁存器的输出引脚。所述自锁电路被配置为响应于所述控制单元接收控制信号且所述输出引脚输出高电平,所述自锁电路导通,并在所述输出端输出第一信号。
  • 一种带复位且延时少的时钟锁存器电路及芯片-202110672593.6
  • 蒋丁;吴彤彤;王振彪;高益;温靖康 - 芯天下技术股份有限公司
  • 2021-06-17 - 2023-08-29 - H03K3/037
  • 本发明公开了一种带复位且延时少的时钟锁存器电路及芯片,当所述时钟锁存器电路上电复位时,复位模块导通使所述时钟锁存器电路即时复位到需要的状态,避免因电路的输出状态不确定导致的时间和电流的消耗;当所述时钟锁存器电路上电复位后,复位模块关闭,若所述时钟锁存器电路处于数据传输状态时,传输门模块导通,数据锁存通路关闭,所述时钟锁存器电路的输出状态等于输入状态,避免电路因数据锁存通路导通导致存在打架的通路,减小电流的消耗和加快电路不同状态的切换速度;若所述时钟锁存器电路处于数据锁存状态时,传输门模块关闭,数据锁存通路连通,所述时钟锁存器电路的输出状态保持不变。
  • 触发器电路-201911289509.1
  • 赵慧 - 海光信息技术股份有限公司
  • 2019-12-13 - 2023-07-28 - H03K3/037
  • 本申请提供一种触发器电路,包括主锁存器、从锁存器、第一逻辑电路,主锁存器包括第一传输门、第一反相器、第二传输门、第二反相器,从锁存器包括第三传输门、第三反相器、第四传输门、第四反相器;第一逻辑电路包括第一开关、第二开关、第三开关,第一开关的连通端与电源连接,第一开关的控制端受时钟信号的反向信号控制;第二开关的控制端受从锁存器的节点电压控制;第三开关的控制端与主锁存器的第一反相器的一端连接,第三开关的远离第二开关的连通端与第一反相器的另一端连接。主锁存器节点的锁存状态受透明状态的从锁存器的节点电压的影响,利用透明状态下的从锁存器增强主锁存器的节点的锁存状态,更好地维持主锁存器的节点状态。
  • 锁存器以及包括锁存器的处理器和计算装置-202210455757.4
  • 龚川;田文博;范志军;杨作兴;郭海丰 - 深圳比特微电子科技有限公司
  • 2022-04-28 - 2023-07-25 - H03K3/037
  • 本公开涉及锁存器以及包括锁存器的处理器和计算装置。提供了一种反相输出的锁存器,包括:输入级,用于接收锁存器输入;输出级,用于输出锁存器输出;中间节点,设置于所述输入级的输出和所述输出级的输入之间,其中,所述输出级接收所述中间节点处的信号作为输入;以及反馈级,接收所述锁存器输出,并提供反馈到所述中间节点,其中,所述反馈级具有逻辑高状态、逻辑低状态和高阻状态,其中,所述锁存器输出与所述锁存器输入反相。
  • D触发器以及包括D触发器的处理器和计算装置-202210455795.X
  • 田文博;龚川;范志军;杨作兴;郭海丰 - 深圳比特微电子科技有限公司
  • 2022-04-28 - 2023-07-25 - H03K3/037
  • 本公开涉及D触发器以及包括D触发器的处理器和计算装置。提供了一种D触发器,包括:输入级,用于接收触发器输入;输出级,用于输出触发器输出;中间节点,设置于所述输入级的输出和所述输出级的输入之间,所述输出级接收所述中间节点处的信号作为输入;中间级,接收所述输入级的输出并提供输出到所述中间节点;以及反馈级,接收所述触发器输出,并提供反馈到所述中间节点,其中,所述反馈级具有逻辑高状态、逻辑低状态和高阻状态。
  • 具有低泄漏晶体管的触发器电路-201780073464.7
  • C·奥古斯丁;R·里奥斯;S·保罗;M·M·哈拉 - 英特尔公司
  • 2017-11-28 - 2023-07-25 - H03K3/037
  • 实施例包括用于具有低泄漏晶体管的触发器电路的装置、方法和系统。所述触发器电路可以耦接到集成电路的逻辑电路以在所述逻辑电路处于睡眠状态时存储所述逻辑电路的数据。所述触发器电路可以沿信号路径传递所述逻辑电路的数据信号。电容器可以耦接在所述信号路径与接地之间以在所述逻辑电路处于所述睡眠状态时存储所述数据信号的值。诸如IGZO晶体管的低泄漏晶体管可以耦接在所述电容器与所述信号路径之间,并且可以在所述逻辑电路从所述活动状态转变到所述睡眠状态时选择性地导通以将所述数据信号的值存储在所述电容器中。可以描述和要求保护其他实施例。
  • 时钟信号生成电路、电荷泵锁相环电路、芯片与终端设备-202310293209.0
  • 陆维立;罗冬哲;张航 - 深圳市思远半导体有限公司
  • 2023-03-24 - 2023-07-21 - H03K3/037
  • 本申请公开了一种时钟信号生成电路、电荷泵锁相环电路、芯片与终端设备,时钟信号生成电路包括计时单元、逻辑单元、电压变换单元、振荡单元。计时单元用于接收时钟信号,并响应于时钟信号而执行至少一次计时操作。其中,每次计时操作的时长为第一预设时长,并且在计时单元执行计时操作时输出计时信号。逻辑单元基于计时信号确定第一预设时长,以及基于时钟信号处于第一电平的第一时长与第一预设时长输出控制信号。电压变换单元用于接收控制信号以输出电压信号,并基于控制信号调节电压信号。振荡单元用于接收电压信号以输出时钟信号,并基于电压信号调节时钟信号的频率。通过上述方式,能够提高时钟信号的稳定性。
  • 一种上升沿触发器-202310300836.2
  • 吴振宇;刘必慰;陈建军;宋睿强;罗登;梁斌;郭阳;唐茜茜;宋芳芳;李航 - 中国人民解放军国防科技大学
  • 2023-03-24 - 2023-07-04 - H03K3/037
  • 本申请属于触发器技术领域,涉及一种上升沿触发器,包括:主锁存器单元、从锁存器单元、第一级时钟反相器单元以及第二级时钟反相器单元;主锁存器单元与从锁存器单元相连,主锁存器单元和从锁存器单元还分别与输入端和输出端相连;第一级时钟反相器单元与第二级时钟反相器单元相连且均与主锁存器单元相连,第一级时钟反相器单元和第二级时钟反相器单元还分别与时钟端和从锁存器单元相连;第一级时钟反相器单元包括第一晶体管和第二晶体管,第二级时钟反相器单元包括第三晶体管和第四晶体管,第一晶体管和第三晶体管的尺寸分别小于第二晶体管和第四晶体管。本申请能够提升触发器的性能并降低触发器的功耗。
  • 锁存器电路、集成电路和电子设备-202310252245.2
  • 唐超;孔剑平;胡楠;王琪 - 浙江毫微米科技有限公司
  • 2023-03-09 - 2023-06-30 - H03K3/037
  • 本发明提供一种锁存器电路、集成电路和电子设备,该锁存器电路包括:第一触发器、第二触发器、第一锁存器和第二锁存器;第一触发器通过第一锁存器和第二锁存器与第二触发器的输入端连接,第一锁存器通过一非关键路径与第二锁存器连接,第二锁存器通过一关键路径与第一锁存器连接;各第一锁存器的使能端和各第二锁存器的使能端用于接收时钟信号,时钟信号被设置为高电平的持续时间与低电平的持续时间相异。采用高电平开启和低电平开启的锁存器交叉排列,使得关键路径和非关键路径交替出现的电路中可以采用时钟借用,缩小电路时钟周期,提高时钟频率。通过锁存器替换触发器,有效降低时序逻辑资源开销。
  • 一种下降沿触发器-202310311509.7
  • 吴振宇;刘必慰;池雅庆;宋睿强;黄东昌;梁斌;郭阳;杨益斌;吕灵慧;张沛 - 中国人民解放军国防科技大学
  • 2023-03-24 - 2023-06-23 - H03K3/037
  • 本申请属于触发器技术领域,涉及一种下降沿触发器,包括:主锁存器单元、从锁存器单元、第一级时钟反相器单元以及第二级时钟反相器单元;主锁存器单元与从锁存器单元相连,主锁存器单元和从锁存器单元还分别与输入端和输出端相连;第一级时钟反相器单元与第二级时钟反相器单元相连且均与主锁存器单元相连,第一级时钟反相器单元和第二级时钟反相器单元还分别与时钟端和从锁存器单元相连;第一级时钟反相器单元包括第一晶体管和第二晶体管,第二级时钟反相器单元包括第三晶体管和第四晶体管,第一晶体管和第三晶体管的尺寸分别小于第二晶体管和第四晶体管。本申请能够提升触发器的性能并降低触发器的功耗。
  • 一种应用于电源管理转换装置由主控制环路产生的振荡器-202310074683.4
  • 周罡 - 西安华泰半导体科技有限公司
  • 2023-02-04 - 2023-06-23 - H03K3/037
  • 本发明公开了一种应用于电源管理转换装置由主控制环路产生的环形振荡器,该振荡器主要包括电流源Ib0、电流源Ib1、电流源Ib2、开关管MP0、开关管MP1、开关管MN1、电阻R0、电阻R1、电阻Rvol、电容C0、电容C1、电容C2、RS触发器以及比较器CMP。本发明采用受环路控制的振荡器,采用功率管的驱动信号以及零电流检测模块输出信号来控制振荡器的运行及其频率大小。采用功率管的驱动信号控制使得振荡器和电感充放电同步工作,使得系统工作更加高效,采用零电流检测模块输出信号控制使得在非连续导通模式下振荡器的频率随输出负载变化,使得系统工作更加稳定。
  • 包括触发器和控制元件的电路-202010493864.7
  • 柳濑慈郎;下田雅通;野中义弘 - 天马日本株式会社;武汉天马微电子有限公司
  • 2020-06-03 - 2023-06-20 - H03K3/037
  • 本发明涉及一种包括触发器和控制元件的电路。该电路包括:触发器,其被包括在多级移位寄存器中;以及控制元件。该触发器包括:输出场效应晶体管;第一场效应晶体管,其被配置为操作成将高电位和低电位中的一个电位提供给该输出场效应晶体管的栅极;以及第二场效应晶体管,其被配置为操作成将该高电位和该低电位中的另一个电位提供给该输出场效应晶体管的栅极。该控制元件被配置为操作成在该第一场效应晶体管和该第二场效应晶体管截止的时间段中,使电流沿与来自该第一场效应晶体管和该第二场效应晶体管中的至少任一者的截止漏电流相反的方向在该栅极与电源之间流动。
  • 信号锁存电路、方法、电池管理系统、电池系统-202310256770.1
  • 柳奇凡;杜晓佳;苏志高 - 厦门新能达科技有限公司
  • 2023-03-16 - 2023-06-13 - H03K3/037
  • 本申请涉及一种信号锁存电路、方法、电池管理系统、电池系统,本申请属于电子电路领域。该信号锁存电路包括:控制器、锁存器和第一复位装置。所述控制器分别与所述锁存器和所述第一复位装置电连接,所述锁存器被配置为与充电路径和/或放电路径上的开关电连接。所述控制器被配置为向所述锁存器发送第一信号,以及向所述第一复位装置发送第二信号;其中,所述第一信号用于控制所述开关执行导通,所述第二信号用于指示所述控制器处于工作状态。所述第一复位装置,被配置为响应于在第一持续时间内未收到所述第二信号,向所述控制器发送复位信号。所述锁存器,被配置为响应于在所述控制器复位期间锁存所述第一信号。
  • 触发器-201710515662.6
  • 黄铉澈;金雅凛;金珉修 - 三星电子株式会社
  • 2017-06-29 - 2023-05-23 - H03K3/037
  • 一种触发器,使用在所述触发器内部生成的信号生成第一反馈信号。所述触发器包含第一级电路、第二级电路和第三级电路。所述第一级电路接收第一数据信号和时钟信号并且通过第一节点生成第一内部信号。所述第二级电路接收所述第一内部信号、所述时钟信号和所述第一反馈信号,并且通过第二节点生成第二内部信号。所述第三级电路在时钟信号处于第一电平时使用第二内部信号和时钟信号通过锁存第二内部信号而生成第二数据信号。所述第二级电路在时钟信号处于第二电平时基于第一反馈信号切断第二节点与电源之间的至少一个第一电流路径。所述触发器能够在根据时钟信号锁存输入数据信号时减少功率消耗。
  • 一种D触发器跳变沿毛刺误触发抑制电路-202222977388.3
  • 张军;吴智鑫 - 安速康医疗(苏州)有限公司
  • 2022-11-09 - 2023-05-09 - H03K3/037
  • 本实用新型公开了一种D触发器跳变沿毛刺误触发抑制电路,电路包括D触发器、信号锁存控制器件和低通滤波器,D触发器的时钟输入管脚、信号锁存控制器件的控制端均被配置为与一信号发生器连接,低通滤波器设置在信号锁存控制器件与信号发生器之间的通路上;信号锁存控制器件具有导通状态和断开状态,D触发器的一信号输出端与信号锁存控制器件的信号输入端连接,信号锁存控制器的信号输出端与D触发器的信号输入端连接;信号锁存控制器件在信号发生器的触发下由断开状态转换为导通状态,导通状态下的信号锁存控制器件对D触发器的信号输入端的信号进行锁存。本实用新型的电路既能够实现信号发生器时钟分频,同时又避免时钟跳变沿的毛刺造成误触发。
  • 一种张弛振荡器电路-202210381885.9
  • 邢晓萍;邢巍;何有志 - 深圳市赛元微电子股份有限公司
  • 2022-04-12 - 2023-03-28 - H03K3/037
  • 本发明提供一种张弛振荡器电路,包括:第一振荡支路和第二振荡支路,用于交替产生半振荡周期信号作为第一输出信号和第二输出信号,第一输出信号和第二输出信号具有峰值;第一比较器和第二比较器,分别接收第一输出信号和第二输出信号,与设定信号比较后,输出第一比较信号和第二比较信号;触发器模块,用于接收第一比较信号和第二比较信号,并根据比较信号生成第一控制信号和第二控制信号,以控制振荡支路的通断;消延电路,用于在张弛振荡器电路上电后至稳态的过程中调节第一输出信号和第二输出信号的峰值至预设值,以消除比较器和触发器模块对张弛振荡器电路的振荡周期的延迟,并在张弛振荡器电路稳态运行时,保持峰值处于预设值。
  • 用于定时器的信号产生控制电路-202211277326.X
  • 张跃玲;万海军;束克留;韩兴成 - 苏州聚元微电子股份有限公司
  • 2022-10-19 - 2023-03-24 - H03K3/037
  • 本发明公开了一种用于定时器的信号产生控制电路,包括:第一输入触发电路、第二输入触发电路、第三输入触发电路、选择器、触发控制器以及编码器。根据本发明实施例的用于定时器的信号产生控制电路,可作为需要通过寄存器配置产生的定时器的计数时钟的产生,而且可以有多种时钟源模式选择。除软件配置定时器工作的使能开启、复位初始化等,还可以触发特性模式下在外部输入事件时硬件触发电路使能、复位特性。并且内部设计低通滤波器可以编程配置对外部信号选择低通滤波处理的特性。
  • 一种上电复位电路、集成电路及芯片-202211451664.0
  • 王志刚;邵志刚 - 成都本原聚能科技有限公司
  • 2022-11-21 - 2023-03-21 - H03K3/037
  • 本发明的一种上电复位电路、集成电路及芯片,包括,电源输入端、具有第一输出端与第二输出端的信号输出端;初级复位电路、起振电路与整形电路;边沿触发器;其中,所述电源输入端用于接入电源Vcc;本发明通过整形电路使起振电路的输出端输出有效时钟信号,可以实现有效时钟信号输出的稳定性,初始电路复位完成后,通过边沿触发器接收到更加稳定的有效时钟信号,从而触发边沿触发器输出复位信号,从而保证芯片的准确运行,本发明可以很大程度的缓解系统复位时时钟信号不稳定的情况。
  • 一种同步信号发生电路-202011353735.4
  • 余心舒;彭志辉 - 温州大学
  • 2020-11-27 - 2023-03-14 - H03K3/037
  • 本发明提供一种同步信号发生电路,包括:PWM模块、定时器、上电延时电路、D触发器U1、D触发器U2、三态门G1、与门G2和同步信号Syn的接线端子J。本发明提出的同步信号发生电路具有很强的抗干扰能力、可靠性和支持系统进行热插拔。相较于现有的主从同步方案和通信总线同步方案,本发明只需很少的常用元件及导线连接即可实现系统同步信号的产生,具有结构简单,成本低、速度快、抗干扰能力强、可靠性高和实用性好等特点。
  • 电源电路切换装置-201780072415.1
  • L·古洛特;T·萨托;E·莫劳 - 埃克斯甘公司
  • 2017-11-22 - 2023-03-10 - H03K3/037
  • 本发明涉及一种电源电路切换装置(1),其包括:两个切换端子(2a、2b);串联布置在所述两个切换端子(2a、2b)之间的高压耗尽型晶体管(5)和低压增强型晶体管(6);控制电路(8),其具有接收切换信号的第一输入端(9)以及接收激活装置(1)的激活信号的第二输入端(10),该控制电路(8)被配置为将切换装置(1)置于非激活状态或激活状态;驱动电路(4),其将切换信号施加到高压晶体管(5)的栅极,该驱动电路(4)被提供来自第一电压源(VDR+)的第一电压和来自第二电压源(VDR‑)的第二电压,该第一电压和第二电压分别高于和低于高压晶体管(5)的阈值电压;以及与驱动电路(4)关联的至少一个编程模块,被配置为对高压晶体管(5)的栅极处注入的输入电流以及从所述栅极汲取的输出电流进行编程;编程模块能够连接到第一无源组件和第二无源组件,以分别对输入电流和输出电流进行编程。
  • 触发器电路、及异步接收电路-202210156618.1
  • 小原弘治 - 铠侠股份有限公司
  • 2022-02-21 - 2023-03-03 - H03K3/037
  • 本发明的实施方式涉及一种触发器电路及异步接收电路。实施方式的触发器电路具备:第1锁存器,具有逻辑阈值为电源电压的1/2以下的第1反转逻辑元件、及与第1反转逻辑元件反并联连接,逻辑阈值超过电源电压的1/2的第2反转逻辑元件;及第2锁存器,具有连接于第1锁存器,逻辑阈值为电源电压的1/2以下的第3反转逻辑元件、及与第3反转逻辑元件反并联连接,逻辑阈值超过电源电压的1/2的第4反转逻辑元件。
  • 一种脉冲锁存器和扫描链测试电路-202222505497.5
  • 侯卫华;宗霄;余璐 - 世芯电子科技(广州)有限公司
  • 2022-09-21 - 2023-02-21 - H03K3/037
  • 本实用新型涉及锁存器技术领域,公开了一种脉冲锁存器和扫描链测试电路,脉冲锁存器包括第一锁存器、第二锁存器和多路选择器;第一锁存器的输出端与多路选择器的第一输入端电连接,多数选择器的第二输入端被配置于输入功能数据,多路选择器的切换端被配置于输入切换信号;多路选择器的输出端与第二锁存器的数据输入端电连接;在实际使用时,通过本实用新型的脉冲锁存器可以替代现有芯片设计中用到的寄存器,既能传输功能数据,也能传输测试数据,在没有改动锁存器的数据结构的情况下能够降低芯片使用过程中的动态功耗,另外其通用性较好,能够适用现有的EDA工具。
  • 用于异步数据传输的电路-202222690789.0
  • 石锐 - 上海泗爻微电子技术有限公司
  • 2022-10-12 - 2023-02-21 - H03K3/037
  • 本申请提供一种用于异步数据传输的电路,包括:数据输入端,用于输入数据;第一时钟域电路,所述第一时钟域电路包括第一时钟,或门,第一触发器以及第一边沿检测电路;第二时钟域电路,包括第二时钟,第二触发器,第三触发器,第四触发器以及第二边沿检测电路;数据输出端,用于接收所述第二时钟域电路的第二边沿检测电路输出的数据。本申请的异步数据传输的电路不仅可以有效的防止亚稳态,还可以有效的防止过采、漏采。
专利分类
×

专利文献下载

说明:

1、专利原文基于中国国家知识产权局专利说明书;

2、支持发明专利 、实用新型专利、外观设计专利(升级中);

3、专利数据每周两次同步更新,支持Adobe PDF格式;

4、内容包括专利技术的结构示意图流程工艺图技术构造图

5、已全新升级为极速版,下载速度显著提升!欢迎使用!

请您登陆后,进行下载,点击【登陆】 【注册】

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top