专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果45个,建议您升级VIP下载更多相关专利
  • [发明专利]一种增量快照行情数据一致性判定的方法-CN202210081439.6有效
  • 温士魁;杨海钢;贾一平;涂开辉 - 北京中科胜芯科技有限公司
  • 2022-01-24 - 2023-03-24 - G06F16/11
  • 本发明涉及一种增量快照行情数据一致性判定的方法,属于数据处理技术领域。该方法执行如下步骤,1)接收行情数据;若其中的快照类型返回值为1,则将所述行情数据输出给DDR;若其中的快照类型返回值为2,则跳至步骤2);2)根据所述行情数据中的操作符判断;3)读取DDR中相应证券代码的所有字段数值,依次判所述价格、所述申买量、所述总委托笔数与DDR中是否一致;若上述判断均一致,则直接将DDR中已有数据输出,若上述判断有不一致处,则对DDR中已有数据进行更新。本发明通过三个数值完成判断,即确定前后数据的一致性,其过程仅3个时钟周期。而三个数据的处理流程一致,仅需一套程序,即可实现解码,减少逻辑资源。
  • 一种增量快照行情数据一致性判定方法
  • [发明专利]一种具有回读功能的寄存器-CN202211124370.7在审
  • 高丽江;贾一平;杨海钢 - 北京中科胜芯科技有限公司
  • 2022-09-15 - 2022-12-13 - G11C7/10
  • 本发明涉及一种具有回读功能的寄存器,属于集成电路技术领域。该寄存器的输入端到输出端依次为第一反相器、第二反相器和第三反相器;第二反相器的输入端和输出端分别连接两个或非门的一输出端,或非门的另一输出端均与第四反相器的输出端相连;与非门的输出端分别连接传输管mn1的栅极和传输管mn2的栅极,传输管mn1和传输管mn2的源极接低电平,传输管mn1的漏极、第五反相器的输入端、第六反相器的输出端及传输管m3的源极/漏极视为一点,传输管mn2的漏极、第五反相器的输出端、第六反相器的输入端及传输管m4的源极/漏极视为一点。本发明将寄存器的回读功能通过SRAM来实现,简化了寄存器回读所需的额外电路。
  • 一种具有功能寄存器
  • [发明专利]一种用于评估FPGA芯片面积的方法-CN202211121191.8在审
  • 高丽江;贾一平;杨海钢 - 北京中科胜芯科技有限公司
  • 2022-09-15 - 2022-11-29 - G06F30/347
  • 本发明涉及一种用于评估FPGA芯片面积的方法,属于FPGA芯片设计技术领域。该方法执行以下步骤,1)确定当前设计中基本单元的版图高度;2)以步骤1)为约束条件,确定各基本单元的最小宽度;3)设定每增加一个finger后,所述基本单元的宽度增加值;4)根据步骤2)和步骤3)确定当前设计中各单元最终宽度值,并以向上取整的方式以w的整数倍表示,从而确定各单元的最小等效单元的面积,并根据各单元中最小等效单元个数得到各单元的总面积;5)计算面积占用率a,并进行评估;本发明可预估芯片面积,并通过占用率进行快速评估,本发明以基于固定单元高度的面积估计的方式对于FPGA进行面积估计。
  • 一种用于评估fpga芯片面积方法
  • [发明专利]一种集成电路版图隐藏标签的方法-CN202211121124.6在审
  • 刘学刚;高丽江;贾一平 - 山东芯慧微电子科技有限公司
  • 2022-09-15 - 2022-11-15 - G06F21/10
  • 本发明涉及一种集成电路版图隐藏标签的方法,属于集成芯片电路设计技术领域。一种集成电路版图隐藏标签的方法,执行如下步骤:1)通过EAD工具选择设置标签的模块;2)在所述模块的常用图层下创建标签;所述标签为长度或高度属性为0的信息;3)保存编辑后的文件。本专利所发明的给版图(layout)创建标签的方法,其标签内容无法直接显示在版图中,有利于标签信息的隐蔽性;本专利所发明的给版图(layout)创建标签的方法,其标签内容无法在版图操作界面被选中、编辑以及删除,可以更安全的保存数据。
  • 一种集成电路版图隐藏标签方法
  • [发明专利]一种基于多粒度查找表结构的可编程逻辑块-CN202111264797.2有效
  • 王彦林;高丽江;刘学刚;秋小强;贾一平;杨海钢 - 山东芯慧微电子科技有限公司
  • 2021-10-28 - 2022-08-09 - G06F15/78
  • 本发明公开了一种基于多粒度查找表结构的可编程逻辑块,可编程逻辑块的每个基本逻辑单元包含两个完全相同相互独立的PLML(Programmable Logic Module‑Logic);每个PLML包括LUT模块、逻辑运算模块、触发器模块和多路选择器模块;每个PLML包含三种粒度的双输出LUT共4个(4‑LUT 2个、5‑LUT 1个、6‑LUT 1个),4个加法器和4个触发器以及若干个多路选择器等资源;每个PLML通过内部同种或不同种资源组合,可以实现功能更强的LUT、加法器和MUX功能,且均能实现寄存输出。本发明所提出的结构与传统CLB结构相比,具有多种输入的查找表结构,可以根据功能需求映射到对应的LUT上,避免资源浪费。与自适应查找表相比,可以实现更多独立的功能函数,同时配置起来也比较简单,没有共享端口配置时的诸多限制条件。
  • 一种基于粒度查找结构可编程逻辑
  • [发明专利]一种基于改进型查找表结构的可编程逻辑块-CN202111265159.2在审
  • 王彦林;高丽江;刘学刚;秋小强;贾一平;杨海钢 - 山东芯慧微电子科技有限公司
  • 2021-10-28 - 2022-01-25 - G06F15/78
  • 本发明公开了一种基于改进型查找表结构的可编程逻辑块,可编程逻辑块的每个基本逻辑单元包含两个完全相同相互独立的PLML(Programmable Logic Module‑Logic),拥有独立的输入输出以及进位链结构和移位寄存链结构;每个PLML包括改进型LUT模块、逻辑运算模块、触发器模块、多路选择器模块和移位寄存模块;每个PLML包含三种粒度的改进型双输出LUT共4个,4个加法器和4个触发器以及若干个多路选择器等资源;每个PLML通过内部同种或不同种资源组合,可以实现功能更强的LUT功能,时序逻辑功能、逻辑运算功能、多路选择器功能和移位寄存功能,且均能实现寄存输出。本发明具有多种输入的查找表结构,可以根据功能需求映射到对应的LUT上,避免资源浪费,可以实现更多独立的功能函数同时配置简单。
  • 一种基于改进型查找结构可编程逻辑

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top