专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果818个,建议您升级VIP下载更多相关专利
  • [发明专利]延迟控制装置和可调延迟装置-CN202011077721.4在审
  • 周彦佑 - 华邦电子股份有限公司
  • 2020-10-10 - 2022-02-18 - H03K5/133
  • 本申请提供一种延迟控制装置和可调延迟装置,所述延迟控制装置,用于控制一延迟电路,并包括:一振荡器、一计数器,以及一输出控制电路。振荡器是根据一外部时脉信号来产生一内部时脉信号。计数器是根据内部时脉信号来产生一累计信号,其中计数器是由外部时脉信号来选择性地进行重设。输出控制电路是根据累计信号来产生一延迟指示信号,其中延迟电路的一延迟时间是根据延迟指示信号来进行调整。本申请可避免PVT变异的影响与对不同位置处的电路所产生的不同延迟时间进行补偿。
  • 延迟控制装置可调
  • [发明专利]一种相位插值电路-CN202110366687.0有效
  • 马锡昆;谢宜政 - 无锡中微亿芯有限公司;中国电子科技集团公司第五十八研究所
  • 2021-04-06 - 2022-02-18 - H03K5/13
  • 本发明公开了一种相位插值电路,涉及相位插值电路领域,该相位插值电路中各个相位插值单元的对应于各自的目标输出权重,各个相位插值单元的目标输出权重通过迭代确定且使得该相位插值电路的所有输出时钟信号之间的相位差异度最小;该相位插值电路通过各个相位插值单元的电路参数来人为加入非线性,以补偿MOS管本身存在的非线性,可以有效提升相位插值电路的线性度,实现方式简单,避免了复杂补偿技术的实现难度,不需要增加相位插值长度,不牺牲面积和功耗。
  • 一种相位电路
  • [发明专利]一种时钟切换电路-CN202111320632.2在审
  • 宗霄;侯卫华 - 世芯电子(上海)有限公司
  • 2021-11-09 - 2022-02-11 - H03K5/13
  • 本发明涉及时钟切换技术领域,公开了一种时钟切换电路,包括第一时钟输入端、第二时钟输入端、切换信号输入端、控制单元、第一反馈单元、第二反馈单元和时钟选择单元;第一时钟输入端分别与第一反馈单元和时钟选择单元电连接,第二时钟输入端分别与第二反馈单元和时钟选择单元电连接;切换信号输入端与控制单元电连接,需要切换时钟时,第一反馈单元或者第二反馈单元能在时钟信号的当前周期内的两个连续的电平转换时刻停止当前时钟信号的发送和让本发明开始准备发送待切换的时钟信号,需要发送待切换的时钟信号时,以待切换的时钟信号的电平转换时刻作为发送起始点,确保本发明在切换时钟时当前发送时钟信号的完整性,不会有毛刺。
  • 一种时钟切换电路
  • [发明专利]信号延迟电路、复位装置及电子设备-CN202210012382.4在审
  • 梅德来 - 南京易科腾信息技术有限公司
  • 2022-01-07 - 2022-02-08 - H03K5/134
  • 本发明提供一种信号延迟电路、复位装置及电子设备,所述电路包括:滤波电路模块,与信号输入端电连接,用于对输入信号进行滤波;充放电电路模块,分别与所述滤波电路模块和信号输出端电连接,用于通过实施充电操作以使得所述输入信号为低电平时,经过第一延迟时间后以低电平输出;并用于通过实施放电操作以使得所述输入信号为高电平时,经过第二延迟时间后以高电平输出;其中,所述第一延迟时间和所述第二延迟时间是输出信号相对于输入信号的延迟时间。本发明可实现对输入信号进行延迟输出。
  • 信号延迟电路复位装置电子设备
  • [发明专利]电路调整方法、装置、电子设备、存储介质及电路-CN202111275866.X在审
  • 梁新理 - 上海阵量智能科技有限公司
  • 2021-10-29 - 2022-01-28 - H03K5/135
  • 本公开提供了一种电路调整方法、装置、电子设备、存储介质及电路,该方法包括:确定集成电路中的第一数据通路电路;其中,所述第一数据通路电路中的不同寄存器之间存在目标通路;基于所述第一数据通路电路中目标通路包括的电子元器件的器件延时,在所述第一数据通路电路中插入选取的缓冲器,得到第二数据通路电路,其中,所述第二数据通路电路中的各条目标通路的延时一致;对所述第二数据通路电路进行元器件调整操作,得到调整后的第三数据通路电路;其中,所述第三数据通路电路对应的第一时钟周期小于所述第二数据通路电路对应的第二时钟周期,并且所述第三数据通路电路中,不同输入信号到达同一逻辑器的延时相差第一时钟周期的整数倍。
  • 电路调整方法装置电子设备存储介质
  • [发明专利]用于随机数据的自参考无时钟延迟自适应的方法及设备-CN202110718031.0在审
  • A·马尼安;S·T·戈拉孔达;R·古普塔 - 德州仪器公司
  • 2021-06-28 - 2022-01-14 - H03K5/133
  • 本发明涉及一种用于随机数据的自参考无时钟延迟自适应的方法及设备。经配置以自适应于随机数据的无时钟延迟自适应环路(200)包含第一及第二延迟线(210、220)、自相关器(230)及控制器。所述自相关器接收用于所述延迟自适应环路的输入信号(205)及来自所述第一延迟线的输出(215),且包含经配置以输出第一自相关(240)的第一逻辑电路(235)及经配置以输出第二自相关(250)的第二逻辑电路(245)。所述控制器经配置以基于所述第一及第二自相关来产生用于所述第一及第二延迟线中的一者的控制信号(280)。在一些实例中,所述第一逻辑电路是XNOR门,且所述第二逻辑电路是OR门。在一些实例中,所述OR门可具有是所述XNOR门的增益的两倍的增益。在一些实例中,具有所述XNOR门的所述增益的两倍的放大器耦合到所述OR门。
  • 用于随机数据参考时钟延迟自适应方法设备
  • [发明专利]一种延时电路以及芯片-CN202110977076.X在审
  • 杨健;赵建华 - 广东赛微微电子股份有限公司
  • 2021-08-24 - 2022-01-07 - H03K5/13
  • 本申请公开了一种延时电路以及芯片,该延时电路包括:电源、片内电路和片外电阻,电源与片内电路连接,用于为片内电路提供第一电压,片外电阻的一端连接片内电路,片外电阻的另一端接地,片外电阻用于调整片内电路的延迟时间。通过上述方式,本申请能够提供一种延时电路,在片内电路工作的过程中,通过增加不同片外电阻,实现片内电路的延迟时间调整,从而灵活设定延迟时间。
  • 一种延时电路以及芯片
  • [发明专利]一种延时电路-CN202111173923.3在审
  • 孙海 - 无锡裕芯电子科技有限公司
  • 2021-10-09 - 2022-01-07 - H03K5/13
  • 一种延时电路,包括电流源、输入与初始化模块、电容C0、电流镜模块和判断输出模块;电流镜模块的第一电流回路从电压端Vcp到电压端Vss,电流镜模块的第二电流回路从电压端Vcn到电压端Vss;当输入与初始化模块的输入电压IN为第一控制电平时,第一电流回路的电流I2和第二电流回路的电流I4之比为m:1;一旦电压端Vcp的电压大于参考电压Vref时,判断输出模块输出第二控制电平,第二控制电平与第一控制电平相同的相位,延迟时间Tdelay为第一控制电平的启动点和第二控制电平的启动点之间的时间差。因此,本发明通过增加电流镜模块,减小了实际对电容C0的充电电流,从而增大延时Tdelay,且使形成电路的芯片面积比传统电路芯片面积小很多。
  • 一种延时电路
  • [发明专利]脉冲信号处理方法及装置-CN201911394385.3有效
  • 胡婷婷;魏龙;帅磊;李道武;杨曜;魏存峰;章志明;王培林;周魏;丰宝桐;李晓辉;童腾 - 中国科学院高能物理研究所
  • 2019-12-30 - 2021-12-24 - H03K5/135
  • 本申请公开了一种脉冲信号处理方法及装置,所述方法包括:根据理想波形模型对脉冲信号进行幅值归一化处理;将归一化后的脉冲信号分为至少两段,其中,第一段脉冲信号为从脉冲信号产生至峰值的脉冲信号,第二段脉冲信号为脉冲信号中除第一段脉冲信号外剩余的脉冲信号;计算第一段脉冲信号对应的第一平方差异值和第二段脉冲信号对应的第二平方差异值;判断第一平方差异值是否小于第一阈值;如果是,根据第二平方差异值与第二阈值的大小,判断第二段脉冲信号的波形是否需要进行波形恢复。本发明对堆积不严重的信号进行了保留,并进行了恢复处理。从而使得设备在一定域度下在高剂量环境下可以探测成像。
  • 脉冲信号处理方法装置
  • [发明专利]差动信号偏斜检测电路-CN201610837531.5有效
  • 闵绍恩 - 瑞昱半导体股份有限公司
  • 2016-09-21 - 2021-12-14 - H03K5/135
  • 本发明公开了一种差动信号偏斜检测电路,用来检测一差动信号的偏斜,该电路的一实施例包含:一共模电压输出电路,用来依据一差动信号输出一共模参考电压以及一共模偏斜电压;以及一偏斜检测电路,用来依据一时脉信号检测该共模参考电压与该共模偏斜电压,从而输出一偏斜检测值,其中当该偏斜检测电路检测到该差动信号的偏斜时,该偏斜检测值为一第一值;当该偏斜检测电路未检测到该差动信号的偏斜时,该偏斜检测值为一第二值。
  • 差动信号偏斜检测电路
  • [发明专利]时钟补偿电路-CN202110062320.X在审
  • 洪基汶;黄奎栋 - 爱思开海力士有限公司
  • 2021-01-18 - 2021-12-03 - H03K5/135
  • 时钟补偿电路包括:延迟电路,其被配置为通过将多个第一时钟信号延迟来产生多个第二时钟信号;电压转换电路,其被配置为将多个第二时钟信号之间的相位差转换为电压,并将所转换的电压输出为多个相位差电压;以及比较电路,其被配置为通过将多个相位差电压与参考电压进行比较来产生多个相位差检测信号。时钟补偿电路还包括:相位误差控制电路,其被配置为根据多个第二时钟信号中的任意一个和多个相位差检测信号来产生用于控制延迟电路、电压转换电路和比较电路的多个控制信号。
  • 时钟补偿电路

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top