专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果367118个,建议您升级VIP下载更多相关专利
  • [发明专利]复位方法和复位装置-CN202110384115.5在审
  • 金科;梁宏民 - 华为技术有限公司
  • 2021-04-09 - 2022-10-18 - G06F1/24
  • 本申请提供了一种复位方法和复位装置。该方法应用于包括多个逻辑器件的设备,通过多个逻辑器件中的第一逻辑器件和第二逻辑器件分别产生复位信号,该复位信号用于将上述多个逻辑器件的内部程序复位成初始状态;将上述第二逻辑器件产生的复位信号从第二逻辑器件传输至上述第一逻辑器件;在上述第一逻辑器件的内部程序未按照该第一逻辑器件产生的复位信号进行复位的情况下,基于上述第二逻辑器件产生的复位信号,将该第一逻辑器件的内部程序复位成初始状态。上述复位方法和复位装置能够在一定程度上减少物料的成本,同时有利于提高系统复位的可靠性。
  • 复位方法装置
  • [发明专利]复位系统及复位方法-CN200710079471.6有效
  • 杨存永 - 威盛电子股份有限公司
  • 2007-03-28 - 2007-08-22 - G06F1/24
  • 本发明提供一种复位系统及复位方法,特别涉及一种用于完成集成电路芯片的复位操作的复位系统,包括:一延迟模块,接收一复位源信号及一参考时钟信号,以产生一系统复位信号及一同步信号;一时钟控制信号产生模块,接收系统复位信号本发明通过控制发送到集成电路芯片的系统时钟信号的输出来实现异步复位的同步化操作,因而不需要在电路连接路径中添加延迟缓冲器,进而可降低电路设计的复杂度,同时减少芯片的面积。
  • 复位系统方法
  • [发明专利]复位电路和复位方法-CN200510003605.7有效
  • 上野司 - 日本电气株式会社
  • 2005-01-11 - 2005-07-20 - H04L12/12
  • 提供一种复位电路和复位方法,以便操作安装在不易接近地方如遥远地方或者高海拔地方的通信装置主体的电源开关,和在远距离位置安装的通信装置固件与软件发生问题的情况下通过软件来执行复位。在通信装置的复位电路中,该装置是利用指出物理层是与外部接口连接还是断开的链接信息复位的。
  • 复位电路方法
  • [发明专利]复位装置及复位方法-CN201810651177.6有效
  • 王宏兵 - 迈普通信技术股份有限公司
  • 2018-06-22 - 2023-03-21 - G06F11/14
  • 本申请提供一种复位装置及复位方法。所述复位装置包括电性连接的CPU及DRAM,其中,所述CPU包括一DRAM控制器。所述DRAM控制器用于基于在第一时刻接收的软件复位信号向所述DRAM发送自刷新命令,以使所述DRAM通过执行所述自刷新命令进入自刷新模式。所述CPU用于基于在第二时刻接收的硬件复位信号进行硬件复位,其中,所述第一时刻在所述第二时刻之前。由此可以让DRAM进入自刷新模式,从而保证在CPU复位期间DRAM中保存的数据不会丢失,并且,还可以解决因复位不彻底导致的CPU工作不稳定的问题。
  • 复位装置方法
  • [实用新型]复位电路及复位系统-CN202020737648.8有效
  • 黄海清;文微;熊志飞;石智熔 - 深圳市理邦精密仪器股份有限公司
  • 2020-05-07 - 2021-01-29 - H03K17/22
  • 本实用新型涉及复位技术领域,具体涉及复位电路及复位系统,其中复位电路包括看门狗电路,具有与目标控制器的第一信号输出端连接的第一信号输入端;电源管理电路,具有与目标控制器的第二信号输出端连接的第二信号输入端;逻辑电路,所述逻辑电路的输入端分别与看门狗电路的输出端以及电源管理电路的输出端连接;逻辑电路的输出端与目标控制器的复位端连接。该复位电路采用双电路复位的方式,提高了对目标控制器复位操作的可靠性,同时该复位电路对目标控制器进行复位操作所需的时间比采用电源管理电路与看门狗电路级联的方式所需的时间更短,在加快了整个复位过程的时间的基础下,使得具有该复位电路的电路系统的启动时间较短。
  • 复位电路系统
  • [发明专利]存储芯片复位方法、复位装置及复位系统-CN201780001508.5有效
  • 吴宏照;杨言安;王波;段维虎;毛宏程 - 广州众诺电子技术有限公司
  • 2017-11-08 - 2021-09-03 - B41J2/175
  • 一种存储芯片复位方法、复位装置(100)及复位系统,所述复位方法包括如下步骤:断开成像设备与待复位芯片(300)的通信,接通成像设备与功能芯片(200),使得功能芯片(200)能与成像设备进行通信(步骤判断所述指令是否为写耗材消耗量的数据的指令(步骤S3);若是则在耗材消耗量的数据被写入功能芯片(200)之前断开成像设备与功能芯片(200)的通信(步骤S4);向成像设备发送写入失败的指令(步骤S5);接通成像设备与待复位芯片(300),通过成像设备对待复位芯片(300)进行复位(步骤S6)。所述方法在复位的过程中无需知道待复位芯片的加密算法情况下即可对待复位芯片进行复位,且复位的效率高。
  • 存储芯片复位方法装置系统
  • [发明专利]复位电路及电路复位方法-CN201410461058.6有效
  • 廖裕民 - 福州瑞芯微电子有限公司
  • 2014-09-11 - 2014-12-24 - H03K17/22
  • 本发明提供一种复位电路及电路复位方法,其中,该电路复位方法包括:输入门控开关信号和复位信号;接收门控开关信号和复位信号,并对所述门控开关信号和所述复位信号进行逻辑“或”运算以输出相应的信号;将所述输出的信号进行延迟后再输出利用本发明,使复位电路在撤销复位信号的阶段关断输出的时钟,降低同步复位时序收敛难度,并且对电路的改变简单、工作量小、风险小。
  • 复位电路方法
  • [发明专利]复位方法及复位控制装置-CN201010167811.2有效
  • 邓志吉 - 北京星网锐捷网络技术有限公司
  • 2010-04-30 - 2010-09-22 - G06F1/24
  • 本发明提供一种复位方法及复位控制装置,其中方法包括:接收到复位信号后,指示CPU执行信息收集操作及数据保存操作,并启用一级硬件定时器;当CPU执行信息收集操作及数据保存操作的延迟时间使一级硬件定时器超时时执行信息收集操作及数据保存操作时发生的延迟次数使二级硬件定时器超时时,指示CPU停止执行信息收集操作但继续执行数据保存操作,并启用三级硬件定时器;当CPU执行数据保存操作时发生的延时次数使三级硬件定时器超时时,发出整机复位指示信号,指示电子设备进行整机复位。本发明在尽量避免用户数据丢失的同时,完成了整机复位操作,具有更高的可靠性和稳定性。
  • 复位方法控制装置
  • [发明专利]脊椎复位仪和脊椎复位系统-CN201910068522.8有效
  • 托马斯·霍索祖;阿莱斯·贝佐克 - 蛇牌股份公司
  • 2019-01-24 - 2021-08-10 - A61B17/70
  • 公开一种脊椎复位仪,所述脊椎复位仪包括:第一联接本体,所述第一联接本体用于直接或间接联接到椎弓根螺钉;和第二联接本体,所述第二联接本体用于直接或间接联接到另一椎弓根螺钉,其中所述脊椎复位仪被配置成执行第一移动和独立于所述第一移动的第二移动;在所述第一移动下,所述联接本体执行围绕第一轴线的剪刀式枢转;而在所述第二移动下,所述联接本体围绕相应第二轴线以相反方向旋转,其中所述第二轴线在所述第二移动下相对固定,所述脊椎复位仪还包括同步传动装置,
  • 脊椎复位系统
  • [发明专利]一种DFT复位电路、复位装置以及复位方法-CN202210745102.0在审
  • 不公告发明人 - 成都爱旗科技有限公司
  • 2022-06-27 - 2022-09-23 - G01R31/28
  • 本发明公开一种DFT复位电路、复位装置以及复位方法,涉及数字电路技术领域,以在DFT测试中对待测逻辑单元进行复位管理时,减少占用芯片上的功能管脚。所述DFT复位电路包括:扫描信号提供单元以及复位信号提供单元。扫描信号提供单元的输出端通过复位信号提供单元与待测逻辑单元的扫描输入端电连接,复位信号提供单元的输出端与待测逻辑单元的复位端电连接。扫描信号提供单元包括扫描管脚,扫描信号提供单元用于根据扫描管脚提供的扫描输入信号,向复位信号提供单元提供第一扫描输出信号。复位信号提供单元用于根据第一扫描输出信号分别向待测逻辑单元的扫描输入端提供第二扫描输出信号,以及向待测逻辑单元的复位端提供第一复位信号。
  • 一种dft复位电路装置以及方法
  • [发明专利]模块复位电路、复位模组和片上系统芯片复位架构-CN202210964157.0在审
  • 陈志凯 - 北京特纳飞电子技术有限公司
  • 2022-08-11 - 2022-11-08 - G06F1/24
  • 本公开提供了一种模块复位电路、复位模组和片上系统芯片复位架构,涉及芯片技术领域。其中,模块复位电路包括:信号接收单元,用于输出对应的触发信号;第一信号生成单元,与信号接收单元电连接,用于基于触发信号生成空闲Idle信号,Idle信号用于配置出关闭信号,以关闭异常时序器件的时钟信号以及与异常时序器件的时钟信号处于同一个时钟域内的其它时钟信号;第二信号生成单元,用于基于触发信号生成复位使能信号;运算单元,用于基于复位使能信号生成基于功能模块的复位信号,以对异常时序器件进行复位。通过本公开的技术方案,在异常处理时能够减少复位模块的数量,并较精确的复位出现异常的模块,进而有利于降低复位操作对SOC芯片性能的影响。
  • 模块复位电路模组系统芯片架构

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top