[发明专利]确定性延迟的图形处理器操作调度在审
| 申请号: | 202080014422.8 | 申请日: | 2020-03-14 |
| 公开(公告)号: | CN113508362A | 公开(公告)日: | 2021-10-15 |
| 发明(设计)人: | J·雷;S·帕内尔;S·坦格里;B·阿什博;S·贾纳斯;A·阿普;V·乔治;R·伊耶;N·贾殷;P·科;A·科克;M·麦克弗森;J·马斯特罗纳尔德;E·乌尔德-艾哈迈德-瓦勒;J·P·艾斯;E·萨姆森 | 申请(专利权)人: | 英特尔公司 |
| 主分类号: | G06F9/38 | 分类号: | G06F9/38;G06F12/0862;G06F9/30;G06F12/06 |
| 代理公司: | 永新专利商标代理有限公司 72002 | 代理人: | 刘瑜 |
| 地址: | 美国加*** | 国省代码: | 暂无信息 |
| 权利要求书: | 查看更多 | 说明书: | 查看更多 |
| 摘要: | |||
| 搜索关键词: | 确定性 延迟 图形 处理器 操作 调度 | ||
1.一种通用图形处理器,包括:
存储器存取管线,其被配置为存取所述通用图形处理器本地的第一存储器设备和远离所述通用图形处理器的第二存储器设备,所述存储器存取管线包括用于促进存取第一物理存储器页面和第二物理存储器页面的硬件,所述第一物理存储器页面存储在所述第一存储器设备上,并且所述第二物理存储器页面存储在所述第二存储器设备上。
2.根据权利要求1所述的通用图形处理器,其中,所述第一物理存储器页面和所述第二物理存储器页面在物理存储器地址的连续范围内相关联。
3.根据权利要求2所述的通用图形处理器,其中,所述存储器存取管线包括硬件,其用于:
确定物理存储器地址将跨包括所述第一存储器设备和所述第二存储器设备的多个存储器设备进行交错;
将多个连续的物理存储器页面映射到所述多个存储器设备;以及
满足来自所述多个存储器设备的针对所述多个连续物理存储器页面的存储器存取请求。
4.根据权利要求3所述的通用图形处理器,其中,所述存储器存取管线的硬件包括存储器管理和映射单元,其用于将所述多个连续的物理存储器页面映射到多个存储器设备。
5.根据权利要求4所述的通用图形处理器,其中,所述存储器管理和映射单元的硬件包含于以下中的一个或多个中:存储器控制器、存储器管理单元或地址生成单元。
6.根据权利要求1所述的通用图形处理器,还包括用于与附加通用图形处理器通信地耦合的点对点互连,其中,所述第二存储器设备用于与所述附加通用图形处理器物理地耦合。
7.根据权利要求6所述的通用图形处理器,其中,对存储在所述第二存储器设备上的第二物理存储器页面的存取是要遍历所述点对点互连。
8.根据权利要求7所述的通用图形处理器,其中,对所述第一存储器设备的存取延迟低于对所述第二存储器设备的存取延迟。
9.一种方法,包括:
在具有多个通用图形处理单元(GPGPU)的图形处理系统上:
初始化针对所述多个GPGPU中的两个或更多个的存储器管理系统;
确定针对所述多个GPGPU中的两个或更多个的物理存储器地址将跨多个存储器设备进行交错;
跨所述多个存储器设备映射针对所述物理存储器地址的物理存储器页面;以及
满足来自所述多个存储器设备的针对多个连续物理存储器页面的存取请求。
10.根据权利要求9所述的方法,其中,确定针对所述多个GPGPU中的两个或更多个的物理存储器地址将跨多个存储器设备进行交错包括读取与所述多个存储器设备相关联的配置寄存器的集合。
11.根据权利要求9所述的方法,其中,确定针对所述多个GPGPU中的两个或更多个的物理存储器地址将跨多个存储器设备进行交错包括确定针对第一GPGPU的物理存储器地址将跨与所述第一GPGPU耦合的第一存储器设备和与第二GPGPU耦合的第二存储器设备进行交错。
12.根据权利要求11所述的方法,其中,跨所述多个存储器设备映射针对所述物理存储器地址的物理存储器页面包括将针对所述第一GPGPU的第一存储器页面映射到所述第一存储器设备,并且将针对所述第一GPGPU的第二连续物理存储器页面映射到所述第二存储器设备。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于英特尔公司,未经英特尔公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/202080014422.8/1.html,转载请声明来源钻瓜专利网。





