专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果8687310个,建议您升级VIP下载更多相关专利
  • [发明专利]相位内插装置及多相位时钟产生装置-CN202111502644.7在审
  • 蔡宗翰;林鹏飞;纪国伟 - 瑞昱半导体股份有限公司
  • 2021-12-10 - 2023-06-13 - H03K5/135
  • 本发明公开一种相位内插装置及多相位时钟产生装置。相位内插装置包括数字控制以及相位内插相位内插包括电容和多个电路分支,这些电路分支受控于数字控制,以在输出节点上产生内插于第一输入时钟与第二输入时钟间的N个相位时钟中的第n个相位时钟。当数字控制控制这些电路分支产生第n个相位时钟时,数字控制响应于第一输入时钟的上升沿,控制这些电路分支利用(N‑n+1)×M个第一电流源对电容进行充电,并且响应于第二输入时钟的上升沿,控制这些电路分支利用
  • 相位内插装置多相时钟产生
  • [发明专利]相位内插及时脉与数据恢复电路-CN201510381152.5有效
  • 简廷旭;李易霖;王铷杰 - 创意电子股份有限公司;台湾积体电路制造股份有限公司
  • 2015-07-02 - 2019-08-09 - H03K5/135
  • 本发明提供一种相位内插及时脉与数据恢复电路,包含相位内插电路、多个低通滤波通道,以及多工电路。相位内插电路接收第一与第二时脉信号,并据以执行内插操作以产生输出时脉信号。所述多个低通滤波通道分别具有输入端与输出端,所述输入端耦接相位内插电路以接收输出时脉信号。各个低通滤波通道包括开关以及电容。开关与电容耦接于共同节点作为输出端。多工电路根据选择信号选择从低通滤波通道其中的接收到的输入信号作为相位内插信号。从而可在不需降低相位内插的最高操作速度的前提下,获得较广的操作频率范围,提供具有较高线性度与较低抖动的相位内插信号。
  • 相位内插及时数据恢复电路
  • [发明专利]相位调整电路、控制方法与测量方法-CN202110191723.4在审
  • 陈建文 - 瑞昱半导体股份有限公司
  • 2016-11-11 - 2021-06-22 - H03L7/16
  • 相位调整电路、控制方法与测量方法,其中控制方法,适用于相位内插相位内插器用以基于电流分配比例产生输出信号。控制方法包含:自相位内插选择第一输入对以及第二输入对;使关联于电流分配比例的多个电流按序地自流经该第一输入对被切换至流经该第二输入对,以调整输出信号的相位对应至第一相位区间;以及在所述多个电流皆流经第二输入对后,自相位内插选择第二输入对与第三输入对,再调整电流分配比例以调整输出信号的相位对应至第二相位区间。
  • 相位调整电路控制方法测量方法
  • [发明专利]相位调整电路、控制方法与测量方法-CN201610996946.7有效
  • 陈建文 - 瑞昱半导体股份有限公司
  • 2016-11-11 - 2021-07-20 - H03L7/16
  • 相位调整电路、控制方法与测量方法,其中控制方法,适用于相位内插相位内插器用以基于电流分配比例产生输出信号。控制方法包含:自相位内插选择第一输入对以及第二输入对;使关联于电流分配比例的多个电流按序地自流经该第一输入对被切换至流经该第二输入对,以调整输出信号的相位对应至第一相位区间;以及在所述多个电流皆流经第二输入对后,自相位内插选择第二输入对与第三输入对,再调整电流分配比例以调整输出信号的相位对应至第二相位区间。
  • 相位调整电路控制方法测量方法
  • [发明专利]位级模式重定时-CN202210677397.2在审
  • 林有为;林益生;陈南渊 - 达尔科技股份有限公司
  • 2022-06-15 - 2023-04-21 - H04L7/00
  • 本发明公开重定时电路系统、系统及方法的一些实例。在一些实施方案中,时钟数据恢复电路系统耦合在接收与发射之间。所述时钟数据恢复电路系统经配置以:从与所述接收相关联的输入数据信号提取数据分量,将所述数据分量提供到所述发射,及产生相位控制信号。相位内插电路系统与所述时钟数据恢复电路系统耦合。所述相位内插电路系统包含相位内插,所述相位内插经配置以:接收所述相位控制信号,基于所述相位控制信号产生输出时钟信号,及将所述输出时钟信号提供到所述发射以跟踪所述数据分量的数据分组。
  • 模式定时器
  • [发明专利]延迟线电路及其相位内插模块-CN201210201757.8有效
  • 许人寿 - 晶豪科技股份有限公司
  • 2012-06-15 - 2014-01-15 - H03K5/14
  • 本发明揭示一种延迟线电路及其相位内插模块。在本发明一实施例中,该相位内插模块包含第一、第二和第三相位内插单元。这些第一、第二和第三相位内插单元中的每一个包含一第一反相、一第二反相、一第三反相、一第一电阻和一第二电阻。该第一电组耦接于该第一反相的一输出端和该第三反相的一输入端之间。该第二电阻耦接于该第二反相的一输出端和该第三反相的该输入端之间。该第一相位内插单元中的这些第一和第二反相接收一第一信号,该第三相位内插单元中的这些第一和第二反相接收一第二信号,而该第二相位内插单元中的这些第一和第二反相个别接收该第一信号和该第二信号。
  • 延迟线电路及其相位内插模块
  • [发明专利]用于数字-时间转换(DTC)的数控边沿内插(DCEI)-CN201410375938.1有效
  • O.德加尼;R.班恩;A.拉维 - 英特尔公司
  • 2014-08-01 - 2018-10-26 - H04L27/20
  • 用于数字极性发射机(DPT)的数字‑时间转换(DTC)包括粗略延迟/相位段和精细延迟/相位段。粗略延迟/相位段生成偶数延迟/相位信号和奇数延迟/相位信号。精细/相位延迟段接收偶数粗略相位信号和奇数粗略相位信号,并且响应精细延迟/相位控制信号以生成作为偶数延迟/相位信号和奇数延迟/相位信号的内插的精细延迟/相位输出信号。在一个示范实施例中,精细延迟/相位控制信号包括具有2N个值的二进制信号,并且精细延迟/相位段包括2N内插。各内插耦合到偶数和奇数粗略相位信号,并且由精细延迟/相位控制信号来控制以基于精细延迟/相位控制信号的值来响应偶数粗略相位信号或者奇数粗略相位信号。
  • 用于数字时间转换器dtc数控边沿内插dcei
  • [发明专利]全数字接收机符号定时同步装置-CN200810039561.7无效
  • 戴文怡;杨峰;钱良;翁志远;韩书平 - 上海交通大学
  • 2008-06-26 - 2008-11-05 - H04L7/00
  • 一种数字通信系统技术领域的全数字接收机符号定时同步装置,包括:包括:内插、采样时钟频率误差估计模块、环路滤波内插控制、采样时钟相位误差计算模块、采样相位选择控制,系统过采样的样值作为内插的输入;内插输出的调整后的样值结果作为采样时钟相位误差计算模块的输入,用以找到正确的采样点位置;采样相位选择控制发出指令控制下采样,使其在最佳时刻完成抽样;下采样输出的结果作为采样时钟频率误差估计模块的输入,用以计算采样钟频偏;内插控制根据环路滤波馈入的采样钟频偏值控制内插的工作过程,实现对采样值的正确修正。
  • 数字接收机符号定时同步装置

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top