[发明专利]改善半导体器件良率的方法有效
申请号: | 201310222267.0 | 申请日: | 2013-06-04 |
公开(公告)号: | CN103346124A | 公开(公告)日: | 2013-10-09 |
发明(设计)人: | 俞宏俊;周飞;徐莹 | 申请(专利权)人: | 上海华力微电子有限公司 |
主分类号: | H01L21/8238 | 分类号: | H01L21/8238;H01L21/285 |
代理公司: | 上海申新律师事务所 31272 | 代理人: | 竺路玲 |
地址: | 201210 上海市浦*** | 国省代码: | 上海;31 |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | 本发明公开了一种改善半导体器件良率的方法,通过在NMOS栅极离子注入工艺完成后,先沉积一PEOX膜,再沉积一LTO膜,克服了现有技术中由于进行热退火工艺,使得注入NMOS上的栅极结构中的离子扩散至PMOS的栅极结构中,从而影响PMOS电学性能的问题;也克服了由于PEOX膜非常疏松,导致注入NMOS的栅极中的离子聚团析出在栅极表面,从而在后续的刻蚀工艺完成后,损伤NMOS有源区的问题;同时又克服了由于LTO膜张应力大,对下层膜敏感,会受到表面原子扩散速率的影响,而导致NMOS和PMOS上所沉积的LTO膜的厚度不同,影响后续的刻蚀工艺,导致半导体器件良率的降低的问题,从而提高了半导体器件的良率。 | ||
搜索关键词: | 改善 半导体器件 方法 | ||
【主权项】:
一种改善半导体器件良率的方法,应用于在一衬底上制备栅极的工艺中,所述衬底包括第一阱区和第二阱区,其特征在于,包括以下步骤:于所述衬底的上表面沉积一共用栅极层,并对位于所述第一阱区上方的共用栅极层进行离子注入工艺;沉积一PEOX膜覆盖所述共用栅极层的上表面;继续沉积一LTO膜覆盖所述PEOX膜的上表面;利用光刻、刻蚀工艺,并去除剩余的PEOX膜和LTO膜,形成第一类型栅极结构和第二类型栅极结构;其中,PEOX膜为等离子增强氧化膜。
下载完整专利技术内容需要扣除积分,VIP会员可以免费下载。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于上海华力微电子有限公司,未经上海华力微电子有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/patent/201310222267.0/,转载请声明来源钻瓜专利网。
- 上一篇:一种包裹金刚石高温烧结体的拉丝模及其制备方法
- 下一篇:单自由度折叠变形机构
- 同类专利
- 专利分类
H01 基本电气元件
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造
H01L 半导体器件;其他类目中不包括的电固体器件
H01L21-00 专门适用于制造或处理半导体或固体器件或其部件的方法或设备
H01L21-02 .半导体器件或其部件的制造或处理
H01L21-64 .非专门适用于包含在H01L 31/00至H01L 51/00各组的单个器件所使用的除半导体器件之外的固体器件或其部件的制造或处理
H01L21-66 .在制造或处理过程中的测试或测量
H01L21-67 .专门适用于在制造或处理过程中处理半导体或电固体器件的装置;专门适合于在半导体或电固体器件或部件的制造或处理过程中处理晶片的装置
H01L21-70 .由在一共用基片内或其上形成的多个固态组件或集成电路组成的器件或其部件的制造或处理;集成电路器件或其特殊部件的制造