[发明专利]存储器接口电路、存储器接口方法和电子设备有效
申请号: | 201110402723.0 | 申请日: | 2011-11-30 |
公开(公告)号: | CN102592653A | 公开(公告)日: | 2012-07-18 |
发明(设计)人: | 加藤好治 | 申请(专利权)人: | 富士通半导体股份有限公司 |
主分类号: | G11C7/10 | 分类号: | G11C7/10 |
代理公司: | 北京东方亿思知识产权代理有限责任公司 11258 | 代理人: | 宋鹤 |
地址: | 日本神*** | 国省代码: | 日本;JP |
权利要求书: | 查看更多 | 说明书: | 查看更多 |
摘要: | |||
搜索关键词: | 存储器 接口 电路 方法 电子设备 | ||
1.一种存储器接口电路,包括:
门控电路,该门控电路根据数据读取命令来开始检测数据选通信号的逻辑电平;
钳位电路,该钳位电路在所述数据读取命令被发出之后将所述数据选通信号钳位到第一逻辑电平;以及
检测电路,该检测电路根据所述数据读取命令来检测被存储器驱动的所述数据选通信号的逻辑电平。
2.根据权利要求1所述的存储器接口电路,还包括:
定时电路,该定时电路测量从在训练时段中所述数据读取命令被发出时到所述数据选通信号从所述第一逻辑电平转变为第二逻辑电平时的时间;以及
延迟电路,该延迟电路保存延迟时间,所述延迟时间比由所述定时电路测得的所述时间短给定的时间,其中
所述定时电路和所述延迟电路响应于在所述训练时段中发出的所述数据读取命令而操作,以及
当所述门控电路根据所述数据读取命令执行数据读取操作时,所述门控电路根据所述延迟时间来开始检测所述数据选通信号的逻辑电平。
3.根据权利要求2所述的存储器接口电路,其中,所述给定的时间比在所述数据选通信号在所述数据读取操作中被切换的时段之前所述数据选通信号被驱动为所述第一逻辑电平的时段短。
4.根据权利要求1至3中任一项所述的存储器接口电路,其中,所述钳位电路根据所述数据读取命令来开始钳位操作。
5.根据权利要求4所述的存储器接口电路,其中,所述门控电路在所述钳位电路开始钳位操作之后开始检测所述数据选通信号的逻辑电平。
6.根据权利要求5所述的存储器接口电路,其中,所述钳位电路响应于检测到所述数据选通信号从所述第一逻辑电平转变为第二逻辑电平而取消所述钳位操作。
7.根据权利要求1至3中任一项所述的存储器接口电路,其中,所述钳位电路包括开关,该开关响应于所述数据读取命令将所述数据选通信号钳位到所述第一逻辑电平。
8.根据权利要求1至3中任一项所述的存储器接口电路,其中
所述门控电路包括接收所述数据读取命令的第一输入端子和接收所述数据选通信号的第二输入端子,以及
所述钳位电路被耦接到所述门控电路的所述第二输入端子以将所述数据选通信号钳位到所述第一逻辑电平。
9.根据权利要求2所述的存储器接口电路,其中,所述定时电路在所述训练时段中通过训练使能信号被使能并且在所述数据读取操作中通过所述训练使能信号被禁用。
10.根据权利要求2所述的存储器接口电路,其中
所述定时电路包括
定时电路,该定时电路从所述数据读取命令生成第一使能信号和第二使能信号,以及
时钟计数器电路,该时钟计数器电路基于所述第二使能信号和时钟信号来测量所述延迟时间,其中
所述钳位电路根据所述第一使能信号将所述选通信号钳位到所述第一逻辑电平。
11.根据权利要求10所述的存储器接口电路,其中,所述第二使能信号被从所述第一使能信号起延迟所述给定的时间。
12.一种存储器接口方法,包括:
在数据读取命令被发出之后将数据选通信号钳位到第一逻辑电平;以及
根据所述数据读取命令来开始检测被存储器驱动的所述数据选通信号的逻辑电平。
13.根据权利要求12所述的存储器接口方法,还包括:
测量从在训练时段中所述数据读取命令被发出时到所述数据选通信号从所述第一逻辑电平转变为第二逻辑电平时的时间;
存储延迟时间,所述延迟时间比所测得时间短给定的时间;以及
当根据所述数据读取命令执行数据读取操作时,根据所述延迟时间来开始检测所述数据选通信号的逻辑电平。
该专利技术资料仅供研究查看技术是否侵权等信息,商用须获得专利权人授权。该专利全部权利属于富士通半导体股份有限公司,未经富士通半导体股份有限公司许可,擅自商用是侵权行为。如果您想购买此专利、获得商业授权和技术合作,请联系【客服】
本文链接:http://www.vipzhuanli.com/pat/books/201110402723.0/1.html,转载请声明来源钻瓜专利网。
- 上一篇:数控钻孔切割组合机
- 下一篇:一种低温下咪唑类离子液体吸收CO2气体的方法