专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果8821791个,建议您升级VIP下载更多相关专利
  • [发明专利]一种扩展寄存堆的方法及装置-CN201810718793.9有效
  • 王永文;雷国庆;王俊辉;郭维;郑重;孙彩霞;隋兵才;黄立波 - 中国人民解放军国防科技大学
  • 2018-07-03 - 2021-04-27 - G06F9/30
  • 本发明公开了一种扩展寄存堆的方法及装置,本发明的实施例方法包括进入扩展模式:写寄存堆扩展模式控制寄存,置位寄存堆扩展控制位,并设置相应的寄存堆扩展索引;使用扩展寄存堆:指令译码时判断当前模式,如果在寄存堆扩展模式下,则合并寄存堆扩展索引和指令编码中的寄存索引,形成一个完整的寄存索引,然后读取原寄存堆或扩展寄存堆,并执行指令;退出扩展模式:写寄存堆扩展模式控制寄存,清除寄存堆扩展控制位;装置包括寄存堆扩展控制寄存寄存索引合并、扩展寄存堆、寄存数据多路选择。本发明能够增加指令可访问的寄存数量,具有硬件开销小、面积开销小、性价比高的优点。
  • 一种扩展寄存器方法装置
  • [发明专利]一种交替访问寄存的装置及其方法-CN201110155004.3有效
  • 何虎;白无 - 清华大学
  • 2011-06-10 - 2011-11-02 - G06F9/30
  • 一种交替访问寄存的装置及其方法,包括同译码单元相通信连接的寄存访问模式控制单元和内部寄存数量大于指令中寄存寻址字段的最大寻址范围的寄存堆,所述的寄存堆包括能被处理设置寄存数量大小的寄存堆第一模式访问区域、寄存堆第二模式访问区域、…、寄存堆第n模式访问区域,寄存堆第一模式访问区域、寄存堆第二模式访问区域、…、以及寄存堆第n模式访问区域两两之间存在重叠区域寄存堆重叠区域,有着节省编码字段的优点,还增大了可用寄存数目,还可以根据实际应用灵活配置重叠区域大小,可以进一步提升处理的性能。
  • 一种交替访问寄存器装置及其方法
  • [发明专利]数据传输电路、方法及存储装置-CN202111256983.1在审
  • 张志强 - 长鑫存储技术有限公司
  • 2021-10-27 - 2023-04-28 - G11C7/10
  • 本公开涉及一种数据传输电路、方法及存储装置,其中,模式寄存译码模块用于根据接收的模式寄存地址信息、模式寄存读控制信号或模式寄存写控制信号生成模式寄存未选中使能信号、模式寄存读使能信号或模式寄存写使能信号;模式寄存读写模块用于在写入状态下根据模式寄存写使能信号将所述数据线上的数据缓存,还用于在读出状态下根据模式寄存读使能信号及模式寄存未选中使能信号将被选中的数据输出及将未被选中的数据置零后输出;逻辑门模块用于计算各模式寄存读写模块在读出状态下输出数据的或值并输出计算结果。
  • 数据传输电路方法存储装置
  • [发明专利]具有自动备份和还原寄存内数据的系统和方法-CN200410080522.3有效
  • 黄英哲;宋裕文 - 黄英哲
  • 2004-09-30 - 2006-04-05 - G06F9/46
  • 本发明涉及一种具有自动备份和还原寄存内数据的系统,其包括:一普通寄存堆、一备份寄存堆、至少一个备份模式信号和至少一个输入选择控制。该普通寄存堆具有复数个普通寄存。该备份寄存堆具有复数个备份寄存。利用本发明的系统,当一异常中断事件发生时,依据该异常中断事件,决定一备份模式;再依据该备份模式,自动拷贝至少一个普通寄存内的内容至相对应的至少一个备份寄存。当该异常中断事件结束时,依据该备份模式,利用至少一个控制,从备份寄存还原相对应的普通寄存的内容。因此,本发明的系统,在异常中断事件发生时,除可具有减少存储寄存之间的数据搬移动作的功效外,因为本发明的系统是以单一模式操作,所以并不需如常规技术般利用选择模式位以决定不同操作模式下可存取的寄存。因此本发明的系统不需选择模式位,可减少存取寄存时间。
  • 具有自动备份还原寄存器数据系统方法
  • [实用新型]一种光模块-CN202122818340.3有效
  • 董淑芬 - 青岛海信宽带多媒体技术有限公司
  • 2021-11-17 - 2022-04-08 - H04B10/40
  • MCU内设有第一寄存。数据处理芯片内设有微处理单元和第二寄存。第一寄存用于存储不同的第一寄存值。第二寄存用于存储不同的第二寄存值。不同的第二寄存值对应不同的工作模式。第二寄存值与第一寄存值一一对应。微处理单元用于根据第二寄存值使数据处理芯片处于对应的工作模式。本申请中,只需在第一寄存中重新写入新第一寄存值,MCU根据新第一寄存值写入新第二寄存值,微处理单元根据新第二寄存值使数据处理芯片处于新工作模式,由于每种工作模式对应不同速率的信号传输,无需更换光模块即可实现信号的速率切换
  • 一种模块
  • [发明专利]一种多模帧差的获取方法及多模手机-CN200610169575.1有效
  • 贺超 - 北京天碁科技有限公司
  • 2006-12-22 - 2007-07-11 - H04Q7/32
  • 本发明公开了一种多模帧差的获取方法及多模手机,其中,方法包括:从多种通讯模式中选出一种作为基准模式,其余为非基准模式;针对每种非基准模式,都分别配置第一寄存和第二寄存;在基准模式的帧起始时刻,利用第一寄存锁存基准模式与该第一寄存对应的非基准模式之间的帧差;在每种非基准模式的帧起始时刻,利用对应该非基准模式的第二寄存锁存对应该非基准模式的第一寄存中的帧差;通过访问第一寄存来获取对应所述基准模式起始时刻的帧差,通过访问所述第二寄存获取在非基准模式起始时刻锁存在所述第一寄存中的帧差的备份本发明使不同模式帧间能够准确定位,CPU可在不同模式下的中断服务程序中灵活使用帧差值。
  • 一种多模帧差获取方法手机
  • [发明专利]微型计算机和中断控制方法-CN201110094387.8有效
  • 松山英树 - 瑞萨电子株式会社
  • 2011-04-12 - 2011-10-12 - G06F9/30
  • 其中微型计算机包括:多个寄存列表,其分别具有多个寄存模式,其中,多个寄存模式的每一个指定将其数据保存在数据存储中的寄存;取指令控制电路,其用来响应于基于中断因素的出现而发出的中断请求,从指令存储提取指令代码;以及寄存数据保存控制电路,其用来响应于中断请求,从多个寄存列表的一个获取一种寄存模式,并且响应于中断请求,发出基于所获取的寄存模式的微指令。指令执行部被配置成先于提取的指令代码而执行微指令,以将基于由获取的寄存模式指定的寄存的数据保存在数据存储中。
  • 微型计算机中断控制方法
  • [发明专利]仿真-CN201210362746.8在审
  • 许国泰 - 上海华虹集成电路有限责任公司
  • 2012-09-25 - 2014-03-26 - G06F9/455
  • 本发明公开了一种仿真,包括一仿真芯片,所述仿真芯片包括仿真逻辑模块、寄存组和镜像寄存组;在用户模式下,所述仿真逻辑模块控制所述镜像寄存组的内容与寄存组的内容实时保持一致;从用户模式进入监控模式后,所述仿真逻辑模块控制所述镜像寄存组的内容不再变化,其中的数值就是退出用户模式时的数值;从监控模式进入用户模式后,所述仿真逻辑模块控制所述寄存组的内容改写成所述镜像寄存组中的内容,此时所述寄存组中的数值恢复成了退出用户模式时的数值
  • 仿真器
  • [发明专利]支持9种工作模式的ARM寄存堆结构设计实现方法-CN202210224320.X在审
  • 章复嘉;谢澄扬;崔炳煜;高顶冲;陈安馨 - 章复嘉
  • 2022-03-09 - 2022-06-10 - G06F9/30
  • 本发明公开了支持9种工作模式的ARM寄存堆结构设计实现方法,具体包括以下步骤:步骤一、构建通用寄存堆:分配器将要写入的数据分配给指定模式下的寄存,选择输出指定模式下的寄存的读数;步骤二、读访问;步骤三、写访问,本发明涉及寄存技术领域。该支持9种工作模式的ARM寄存堆结构设计实现方法,通过将通用寄存堆设计成3个读端口和1个写端口,可以同时读出三个寄存的值,写入一个寄存,同时考虑到PC寄存的特殊性,单独设计PC寄存的读写逻辑控制,保证数据有效的写入到PC寄存中,从而能够支持类似ARMv7这样的多工作模式切换和基于其上的中断优先级等更为高阶和复杂的系统级底层设计实验。
  • 支持工作模式arm寄存器结构设计实现方法
  • [发明专利]用于利用寄存组来测试半导体芯片的方法-CN200510128579.0无效
  • U·哈特曼;J·卡尔朔伊尔;P·施特拉克 - 因芬尼昂技术股份公司
  • 2005-11-29 - 2006-07-19 - G11C29/12
  • 本发明涉及用于测试半导体芯片、尤其是存储芯片的方法,其中在要测试的具有测试逻辑单元的芯片中设置至少一个测试模式,在芯片中执行测试模式并从芯片中输出测试结果或测试模式的状态,该方法包括:提供具有n个不同寄存组的芯片,每个寄存组具有m个不同寄存,且寄存被分成各具有n个寄存的m个寄存群,每个寄存群分别只具有一个寄存组的单个寄存,且能用m个报头唯一地标识m个寄存群,n和m是大于或等于1的自然数;通过用m个第一位串填充m个寄存群来对其编程,可将每个位串分别分配给n个测试模式的状态;为选择寄存群和n个测试模式的状态,传输至少一个报头;利用串行第二位串读出测试结果或测试模式的状态。
  • 用于利用寄存器测试半导体芯片方法

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top