专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果142958个,建议您升级VIP下载更多相关专利
  • [发明专利]时钟抖动仿真-CN201611037596.8有效
  • L·M·拉朱 - 美商新思科技有限公司
  • 2016-11-23 - 2020-04-10 - G06F30/34
  • 本申请涉及时钟抖动仿真。仿真DUT的仿真器仿真用于生成具有抖动的DUT的时钟信号的时钟发生器。作为生成时钟信号的部分,仿真器针对每个时钟信号生成抖动时钟值。为了生成时钟信号的抖动时钟值,仿真器识别针对时钟信号存储的时钟参数,并对时钟参数和从时钟信号的抖动范围随机选择的抖动值求和。当系统快速时钟循环开始时,仿真器从生成的抖动时钟值确定最低值。仿真器输出具有最低抖动时钟值的时钟信号上的边沿。仿真器针对每个时钟信号生成新的抖动时钟值,并且该过程在下一系统快速时钟循环期间重复。
  • 时钟抖动仿真
  • [发明专利]一种超高速时域交织模数转换器的宽频时钟校准方法-CN202010917286.5有效
  • 丁瑞雪;党力;刘术彬;朱樟明;杨银堂 - 西安电子科技大学
  • 2020-09-03 - 2023-03-14 - H03M1/10
  • 本发明公开了一种超高速时域交织模数转换器的宽频时钟校准方法,包括:获取每个通道的时钟抖动范围;基于所获取的时钟抖动范围,对各个通道执行至少一轮时钟检测,得到至少一组时钟抖动值;在每轮时钟检测中,针对每个通道,基于时钟抖动范围,以两个相邻通道作为参考通道,利用二分法搜索最小时钟抖动误差对应的时钟抖动值;基于至少一组时钟抖动值,确定待校准的时钟抖动值;根据待校准的时钟抖动值对量化码进行补偿;其中,各轮时钟检测中对通道的检测顺序不同;每个通道的时钟抖动误差为:该通道的两个相邻通道各自与该通道的自相关函数值之差。本发明可以进一步提高对超高速模数转换器的时钟校准精度,降低校准误差。
  • 一种超高速时域交织转换器宽频时钟校准方法
  • [发明专利]基于相位插值的时钟抖动产生装置及其方法-CN202210039798.5有效
  • 庞玉帛;刘德良;欧阳翔 - 南京沁恒微电子股份有限公司
  • 2022-01-14 - 2022-05-03 - H03K5/13
  • 本发明公开了基于相位插值的时钟抖动产生装置及其方法,时钟抖动产生装置包括抖动相位输入单元、可编程时钟产生单元、相位译码器、相位选择器及相位插值器;抖动相位输入单元提供抖动相位值,连接相位译码器;可编程时钟产生单元,产生四相正交时钟信号,连接相位选择器;相位选择器根据相位译码器的输出值从四相正交时钟信号中选择两相正交时钟信号;相位译码器与相位选择器均连接相位插值器;相位插值器根据抖动相位值对所选择的两相正交时钟信号进行插值,输出时钟抖动信号。本发明时钟抖动的可控范围内,并且任意相位可调,灵活性极强,产生的杂散和抖动较低,误差小,精度高,精度不受抖动相位的影响,且与基准时钟源同步。
  • 基于相位时钟抖动产生装置及其方法
  • [发明专利]分数N锁相环路中的Δ-Σ调制器时钟抖动-CN200980106190.2无效
  • 徐阳;张刚;普拉萨德·S·古德曼 - 高通股份有限公司
  • 2009-02-26 - 2011-01-19 - H03L7/197
  • 彼供应至分数N锁相环路中的Δ-∑调制器的时钟信号经抖动。在一个实例中,所述PLL包括新颖的可编程时钟抖动电路。所述可编程时钟抖动电路可经由串行总线来控制从而以若干种方式中的选定方式来抖动所述时钟信号的相位。如果以第一方式(伪随机相位抖动)来抖动所述时钟信号,那么由所述Δ-∑调制器产生的数字噪声的功率散布于一频带上,借此降低所述噪声干扰其它电路的程度。如果以第二方式(旋转相位抖动)来抖动所述时钟信号,那么频移数字噪声的功率,使得所述噪声干扰其它电路的程度降低。可以其它方式来控制所述可编程时钟抖动电路。举例而言,可以可编程方式停用抖动
  • 分数环路中的调制器时钟抖动
  • [发明专利]估计电路时钟树的抖动并合成抖动意识和偏差意识时钟-CN200610088599.4有效
  • 拉耶瓦·穆尔加;威廉·W·沃克 - 富士通株式会社
  • 2006-06-06 - 2006-12-20 - G06F17/50
  • 估计电路时钟树的抖动并合成抖动意识和偏差意识时钟树。在一个实施例中,一种计算时钟树中的抖动的方法包括将时钟树分为多个段,并且根据与所述时钟树相关的电路的至少一部分的模型,计算一个或更多个段中的抖动。所述模型包括所述电路中的各抖动源的表示。该方法还包括为了计算与所述时钟树中的路径或路径对相关的抖动,统计地将所述时钟树中该路径或该对路径的每一段中的抖动彼此组合。在一个实施例中,为有效计算抖动,并实现零时钟偏差,一种方法合成电路中的对称树,在所述对称树中,在从时钟树的根到时钟树的汇点的所有路径的对应段表现出彼此相似的电当量。
  • 估计电路时钟抖动合成意识偏差
  • [发明专利]一种基于门控的低抖动时钟分频电路及控制方法-CN202210618103.9有效
  • 潘明方;熊海峰 - 上海泰矽微电子有限公司
  • 2022-06-02 - 2022-08-23 - H03L7/18
  • 本发明公开了一种基于门控的低抖动时钟分频电路及控制方法,其中,所述控制方法的步骤包括:分频系数预判逻辑单元通过分别加载分频系数分母控制信号和分频系数分子控制信号,首先预判加载的分频系数用原始输入时钟clk进行分频时,输出时钟抖动是否会增加:当预判逻辑单元判断使用原始时钟分频不会增加分频输出时钟抖动时,不使能倍频器,使用原始输入时钟进行分频;当预判逻辑单元判断使用原始输入时钟分频会增加分频输出时钟抖动时,使能打开倍频器,使用倍频时钟信号进行分频;本发明通过预判逻辑动态打开或关闭倍频器,可以减小倍频输出时钟抖动,实现了对分数或者小数的时钟分频,减少了分频输出时钟上的抖动
  • 一种基于门控抖动时钟分频电路控制方法
  • [发明专利]半导体装置-CN202110557359.9在审
  • 平工泰之 - 瑞萨电子株式会社
  • 2021-05-21 - 2021-11-26 - G01R31/28
  • 该半导体装置包括时钟生成电路和抖动测量电路。时钟生成电路被输入用于改变时钟生成电路的时钟周期的控制值。抖动测量电路具有第一逻辑电路和第一延迟元件,第一逻辑电路使用时钟生成电路的输出时钟作为输入来进行操作,并且该抖动测量电路被配置为输出时钟生成电路的抖动的存在/不存在。
  • 半导体装置

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top