专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果105898个,建议您升级VIP下载更多相关专利
  • [发明专利]一种时钟占空比调整电路及多相位时钟产生器-CN201410129747.7在审
  • 陈中盟 - 中兴通讯股份有限公司
  • 2014-04-01 - 2015-10-14 - H03K3/017
  • 本发明公开了一种时钟占空比调整电路及多相位时钟产生器。本发明的时钟占空比调整电路,包括:时钟延时处理模块和时钟调整模块;所述时钟延时处理模块用于对所述时钟占空比调整电路的输入时钟信号进行延时得到延时时钟信号,以及获取所述时钟占空比调整电路的输出时钟信号,根据所述输出时钟信号的占空比调整所述输入时钟信号与所述延时时钟信号之间的延时;所述时钟调整模块用于根据所述延时时钟信号对所述输入时钟信号的占空比进行调节得到所述输出时钟信号;本发明的时钟占空比调整电路能够对时钟信号的占空比调整,并且可以节省动态功耗和提高时钟占空比的调整精度。
  • 一种时钟调整电路多相产生器
  • [实用新型]提高输入时钟占空比免疫力的电路及DRAM存储器-CN201520911615.X有效
  • 亚历山大 - 西安紫光国芯半导体有限公司
  • 2015-11-16 - 2016-04-20 - G11C11/4063
  • 本实用新型涉及提高输入时钟占空比免疫力的电路及DRAM存储器,包括增加占空比电路、减小占空比电路以及判断电路,增加占空比电路用于对所需时钟Clk_G进行占空比增加处理,得到增加占空比时钟Clk_G+;所述减小占空比电路用于对所需时钟Clk_G进行占空比减小处理,得到减小占空比时钟Clk_G-;判断电路用于判断所需时钟Clk_G、增加占空比时钟Clk_G+、减小占空比时钟Clk_G-是否有丢失,并根据判断结果调节输入时钟接收器。本实用新型解决了现有的时钟路径存在时钟丢失或控制电路功能异常的技术问题,本实用新型能够极大的提高对输入时钟占空比的免疫力。
  • 提高输入时钟免疫力电路dram存储器
  • [发明专利]时钟占空比校准电路-CN202110260713.1在审
  • 李芹;车大志 - 苏州芯捷联电子有限公司
  • 2021-03-10 - 2021-06-22 - H03K5/156
  • 本申请涉及一种时钟占空比校准电路,其中,该时钟占空比校准电路包括:占空比调整电路,用于基于数字控制逻辑电路确定的控制字调整输入时钟信号的占空比占空比检测电路,与所述占空比调整电路的输出端相连接,用于检测调整完的时钟占空比的大小;所述数字控制逻辑电路,分别与所述占空比检测电路以及所述占空比调整电路相连接,用于根据所述调整完的时钟占空比的大小确定控制字,其中,所述控制字用于指示所述占空比调整电路调整所述输入时钟信号的占空比。通过本申请,解决了有关技术中时钟占空比校准电路的精度较低,校准范围较窄的问题,实现了提高时钟占空比校准电路的精度,加大时钟占空比校准电路的校准范围的效果。
  • 时钟校准电路
  • [发明专利]时钟占空比稳定电路和装置-CN202310961426.2在审
  • 刘煦;赵庆中 - 上海联影微电子科技有限公司
  • 2023-08-01 - 2023-10-20 - H03K5/05
  • 本申请涉及一种时钟占空比稳定电路和装置,其中,该电路包括:时钟信号生成模块和占空比检测模块,占空比检测模块包括积分运算放大单元;积分运算放大单元的反相输入端连接时钟信号生成模块的输出端,积分运算放大单元的同相输入端用于连接电压可调的电压源,积分运算放大单元的输出端与时钟信号生成模块的反馈输入端耦合;积分运算放大单元用于检测时钟信号生成模块输出的时钟信号的占空比,并输出占空比反馈信号;时钟信号生成模块被配置为基于占空比反馈信号调整时钟信号的占空比本申请提供了一种可以调整占空比稳定值的时钟信号占空比稳定电路,解决了目前的时钟信号占空比稳定器,无法对调整时钟信号占空比的稳定值的问题。
  • 时钟稳定电路装置
  • [发明专利]一种时钟校正电路和存储器-CN202311006147.7在审
  • 秦彬瑜;赵高伟 - 浙江力积存储科技有限公司
  • 2023-08-10 - 2023-09-12 - G11C11/4074
  • 本公开的实施例提供一种时钟校正电路和存储器,包括:延迟锁相环电路和占空比校正电路;其中,延迟锁相环电路,接收外部时钟信号和反馈时钟信号,并根据外部时钟信号和反馈时钟信号的相位差,调节延迟锁相环电路中的第一可调延迟电路,以使反馈时钟信号与所述外部时钟信号在每个时钟周期的初始相位相同,以及输出内部时钟信号至占空比校正电路;占空比校正电路,根据接收的延迟锁相环电路输出的内部时钟信号,确定内部时钟信号对应的占空比,并根据占空比调整占空比校正电路中的第二可调延迟电路,以使内部时钟信号的占空比为预设占空比;其中,相位差和占空比均为数字信号,以实现对相位和占空比的快速调节。
  • 一种时钟校正电路存储器
  • [发明专利]一种高速时钟校准电路-CN201911125519.1有效
  • 马新;朱敏 - 芯创智(北京)微电子有限公司
  • 2019-11-18 - 2023-05-30 - H03K7/08
  • 本发明公开了一种高速时钟校准电路,电路包括:占空比检测模块、电压比较模块,时钟调节模块和两个时钟通路;时钟通路仅用于增强时钟的驱动能力,占空比检测模块用于对输入的差分时钟占空比进行检测,将差分时钟占空比转换成相应的电压值;电压比较模块用于对占空比检测模块输出的电压值进行比较;时钟调节模块用于根据电压比较模块的比较结果对输入的原始差分时钟占空比进行调节。本发明通过占空比检测模块实现了对输入时钟占空比的检测,检测后对输出电压进行比较,根据比较结果对时钟占空比进行调节,最终实现差分时钟占空比均在50%左右,从而实现更好的采样,降低并转串转换过程中数据错误的概率
  • 一种高速时钟校准电路
  • [发明专利]参考时钟占空比校准电路-CN201880094456.5有效
  • 杨祎;闵卿;陈东海 - 华为技术有限公司
  • 2018-06-15 - 2023-07-11 - H03K5/156
  • 本发明公开了一种参考时钟占空比校准电路,该电路包括低噪声低压差稳压器、振荡电路、占空比调节电路和占空比校准电路。参考时钟占空比校准电路的占空比检测电路检测占空比调节电路输出的参考时钟信号的占空比,当确定该参考时钟信号的占空比偏离预设占空比时,上述占空比检测电路调整其输出信号的幅值,通过数模转换电路的输出电压和低噪声低压差稳压器的输出电压以调节占空比调节电路输出的参考时钟信号的占空比采用本发明的参考时钟占空比校准电路能够有效改善参考时钟的噪声,提高通信性能。
  • 参考时钟校准电路
  • [发明专利]时钟占空比调整电路-CN201811144174.X有效
  • 赵锋;邵博闻 - 上海华虹宏力半导体制造有限公司
  • 2018-09-29 - 2022-03-08 - H03K5/04
  • 本发明公开了一种时钟占空比调整电路,占空比调整电路,对输入的待调整时钟CKIN进行调整,生成调整后的时钟CKT;所述二分频电路,将待调整时钟信号CKIN生成为50%占空比时钟,作为参考时钟CKR;占空比‑电压转换电路,对调整后的时钟CKT进行转换,生成待调整时钟占空比积分电压VCT;对参考时钟CKR进行转换,生成参考时钟占空比积分电压VCR;模拟电压比较器,对输入的电压VCT和VCR进行比较,并输出比较结果CMPO;控制逻辑电路,根据比较结果CMPO生成N比特的占空比调整开关量,控制占空比调整电路内电子开关达到调整目标。本发明能自动调整时钟占空比为50%。
  • 时钟调整电路
  • [发明专利]相位时钟校正的设备与方法-CN202010235418.6在审
  • M·布罗克斯;M·库兹民科 - 美光科技公司
  • 2020-03-30 - 2020-10-20 - G11C7/22
  • 本申请涉及相位时钟校正的设备与方法。在一些实例中,时钟校正可包含两个阶段的占空比调节。在第一阶段中,可调节多个时钟信号的占空比。这些时钟信号可基于输入时钟信号及其反信号。在此阶段期间提供给时钟信号的占空比调节可基于调节前的时钟信号的占空比与另一时钟信号的占空比之间的差异。在第二阶段中,可调节输入时钟信号及其反信号的占空比。提供给输入时钟信号和/或其反信号的占空比调节可基于在其占空比已被调节之后从所述多个时钟信号产生的时钟信号。
  • 相位时钟校正设备方法
  • [发明专利]输出反馈时钟占空比调节装置、方法及系统-CN201910088934.8有效
  • 刘军;万贤杰;王友华;付东兵;丁一;徐鸣远 - 中国电子科技集团公司第二十四研究所
  • 2019-01-30 - 2023-03-07 - H03M1/06
  • 本发明提供一种输出反馈时钟占空比调节装置、方法及系统,该装置包括:时钟接收器,用于接收并放大差分时钟信号,还用于调节差分时钟信号的占空比时钟缓冲电路,用于增大时钟接收器放大差分时钟信号的驱动能力;模拟同步电路,用于根据差分时钟信号对数模转换器中的数据进行同步生成差分数据;模拟DAC核电路,用于将数字信号转换成相应的模拟信号;占空比检测电路,用于提取模拟信号的占空比信息,其中,模拟信号波形与时钟占空比正相关;占空比调节电路,用于根据提取的占空比信息生成关于时钟接收器内差分时钟信号的占空比调节控制信号。本发明减小了时钟在数模转换中受到的非理想因素对占空比的影响,提高了占空比调整的速度与精确度。
  • 输出反馈时钟调节装置方法系统

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top