专利名称
主分类
A 农业
B 作业;运输
C 化学;冶金
D 纺织;造纸
E 固定建筑物
F 机械工程、照明、加热
G 物理
H 电学
专利下载VIP
公布日期
2023-10-24 公布专利
2023-10-20 公布专利
2023-10-17 公布专利
2023-10-13 公布专利
2023-10-10 公布专利
2023-10-03 公布专利
2023-09-29 公布专利
2023-09-26 公布专利
2023-09-22 公布专利
2023-09-19 公布专利
更多 »
专利权人
国家电网公司
华为技术有限公司
浙江大学
中兴通讯股份有限公司
三星电子株式会社
中国石油化工股份有限公司
清华大学
鸿海精密工业股份有限公司
松下电器产业株式会社
上海交通大学
更多 »
钻瓜专利网为您找到相关结果977726个,建议您升级VIP下载更多相关专利
  • [实用新型]时钟生成-CN202221250198.5有效
  • 不公告发明人 - 北京源启先进微电子有限公司
  • 2022-05-23 - 2022-10-21 - H03K3/017
  • 一种时钟生成,其特征在于,包括:输入单元,第一功能单元,第二功能单元以及反馈延迟选择单元;输入单元根据接收到的时钟源信号生成反相时钟源信号;第一功能单元根据接收到的延时信号和反相时钟源信号生成第一输出信号,当延时信号为低电平信号时,第一输出信号为高电平信号,当延时信号为高电平信号时,第一输出信号为反相时钟源信号;第二功能单元根据接收到的时钟源信号的上升沿和第一输出信号的下降沿生成第二输出信号,并通过所述第二功能单元的输出端输出第二输出信号;反馈延迟选择单元对第一输出信号预定延迟时间的延迟处理生成延时信号,从而使得生成的第二输出信号脉冲宽度可以调节,脉冲宽度较为稳定,可以有效满足实际使用的需求。
  • 时钟生成器
  • [发明专利]时钟树电路和基于时钟树电路的信号传输方法-CN202211172107.5在审
  • 徐红如;陶长来;严伟;罗许喜 - 南京英锐创电子科技有限公司
  • 2022-09-26 - 2022-12-02 - G01R31/3185
  • 本申请涉及一种时钟树电路和基于时钟树电路的信号传输方法。所述电路包括:扫描链测试模式时钟模块,扫描链测试模式时钟模块的输出端与时钟选择生成的输入端电连接;第一功能模式时钟模块组,第一功能模式时钟模块组的输出端与时钟选择生成的输入端电连接;时钟选择生成时钟选择生成的输入端分别与扫描链测试模式时钟模块的输出端和第一功能模式时钟模块组的输出端电连接,时钟选择生成的输出端与设备的输入端电连接;时钟选择生成用于选择并生成功能模式时钟和扫描链测试模式时钟;设备,设备的输入端与时钟选择生成的输出端电连接。
  • 时钟电路基于信号传输方法
  • [发明专利]栅极时钟生成以及显示装置-CN202110500774.0在审
  • 成始德;李大植;李相贤 - 三星显示有限公司
  • 2021-05-08 - 2022-01-14 - G09G3/3266
  • 本发明公开一种栅极时钟生成以及显示装置。显示装置的栅极时钟生成包括:进位时钟生成,基于进位导通以及截止时钟信号而依次生成N个进位时钟信号(N是2以上的整数);扫描时钟生成,基于扫描导通以及截止时钟信号而生成N个扫描时钟信号;以及感测时钟生成,基于感测导通以及截止时钟信号而生成N个感测时钟信号。在多时钟模式下,在第K进位时钟信号(K是1以上且N以下的整数)的导通区间期间,扫描时钟生成输出具有与扫描导通时钟信号的脉冲的数量相应的数量的脉冲的第K扫描时钟信号,感测时钟生成输出具有与感测导通时钟信号的脉冲的数量相应的数量的脉冲的第K感测时钟信号。
  • 栅极时钟生成器以及显示装置
  • [发明专利]可变PFC和并网总线电压控制-CN200980152586.0无效
  • A·琼雷斯 - 弗莱克斯电子有限责任公司
  • 2009-11-20 - 2011-11-30 - H02M5/00
  • 一种用于生成针对功率转换器的补偿信号的装置。该装置包括锁频时钟生成、总线电压数据生成、堆栈和补偿信号生成。锁频时钟耦合到功率转换器电压总线,该功率转换器电压总线包含AC线路频率的谐波。时钟生成频率锁定到AC线路频率的二次谐波并且创建用于在装置中的同步操作的系统时钟。总线电压数据生成输入1功率转换器定标总线电压、以由耦合的系统时钟确定的采样速率来生成总线电压数据。总线电压生成的输出是向堆栈的输入。堆栈的输出耦合到加法器以移除二次谐波波纹,并且由经修改的PID’滤波器用来生成补偿信号。
  • 可变pfc并网总线电压控制
  • [实用新型]PWM信号生成电路及相关集成电路-CN202022434184.6有效
  • D·特里波蒂;L·朱萨尼;S·L·达拉·斯泰拉 - 意法半导体股份有限公司
  • 2020-10-28 - 2021-06-29 - H03K7/08
  • 本公开的实施例涉及PWM信号生成电路及相关集成电路。一种PWM信号生成电路包括多相时钟生成时钟切换电路,该多相时钟生成生成多个n个相移时钟相位,该多个n个相移时钟相位具有相同时钟周期、并且相移了对应于时钟周期的分数1/n的时间。针对每个接通持续时间,PWM信号生成电路确定第一整数数目和第二整数数目,并且针对每个关断持续时间,确定第三整数数目和第四整数数目。在各种实施例中,PWM信号生成电路被配置为接收多个时钟相位φ0...φn,并且根据这些时钟相位φ0...φn生成PWM信号的上升边沿和下降边沿,从而以更高分辨率控制PWM占空比和PWM频率。
  • pwm信号生成器电路相关集成电路
  • [发明专利]多通道时钟发生装置-CN202010178019.0有效
  • 王飞;程知群;朱丹;尉倞浩;田刚 - 杭州电子科技大学
  • 2020-03-13 - 2021-02-05 - G06F1/08
  • 本发明公开了一种多通道时钟发生装置,至少包括配置单元、高频时钟生成、同步时钟发生器和多通道输出单元,其中,配置单元与高频时钟生成和同步时钟发生器相连接,用于接收配置指令以配置时钟发生装置的运行参数和工作模式;高频时钟生成用于产生高频时钟;同步时钟发生器用于根据高频时钟生成输出的高频时钟作为倍频源产生同步时钟;多通道输出单元用于将高频时钟和同步时钟进行通道扩展后输出给目标设备;高频时钟生成采用ADF4355芯片,同步时钟发生器采用LTC6952芯片。
  • 通道时钟发生装置
  • [发明专利]标识生成方法、装置、设备及存储介质-CN202010681542.5在审
  • 谢亚晋 - 深圳市腾讯网域计算机网络有限公司
  • 2020-07-15 - 2020-11-10 - H04L29/12
  • 本申请公开了一种标识生成方法、装置、设备及存储介质,属于计算机技术领域。所述方法包括:响应于标识生成请求,获取当前时间戳。根据生成上一个标识的历史时间戳与当前时间戳的时间先后关系,从至少两个标识生成中确定出目标标识生成。基于目标标识生成,根据当前时间戳、生成序号、设备标识以及自增序列号生成标识。当出现时钟回拨的情况时,标识生成进程会切换用于生成ID的目标标识生成,直至时钟恢复正常。生成序号为目标标识生成在至少两个标识生成中的序号,每个标识生成的序号不同。保证了切换目标标识生成时,生成的ID的唯一性。提升了生成ID的可靠性。
  • 标识生成方法装置设备存储介质
  • [发明专利]信号处理电路、图像扫描仪、以及图像形成设备-CN201210050019.8有效
  • 中泽政元 - 株式会社理光
  • 2012-02-29 - 2012-09-05 - H04N1/04
  • 一种信号处理电路,包括:生成、传输单元、控制单元、以及模式选择器。生成生成处理需要的信号。传输单元传输处理需要的信号到布置在传输单元之后的单元。控制单元向生成以及传输单元提供各自的控制信号。控制单元包括基准时钟生成,当操作该信号处理电路时该基准时钟生成恒常操作,用于生成基准时钟信号。模式选择器在第一模式与第二模式之间选择以及切换信号处理电路的操作模式。在第一模式,为了正常操作,从控制单元向生成以及传输单元提供各自的正常控制信号。在第二模式,向生成提供与正常控制信号不同的控制信号,以及向传输单元提供相同的正常控制信号。
  • 信号处理电路图像扫描仪以及形成设备
  • [发明专利]加速DFT时序收敛装置及方法-CN202310839973.3在审
  • 李湘锦;张鹏;李华东;徐军;周世超 - 苏州忆联信息系统有限公司
  • 2023-07-10 - 2023-09-19 - G06F30/396
  • 本发明公开了加速DFT时序收敛装置及方法,装置包括扫描模式时钟生成模块、时钟生成控制使能模块、扫描链模块、OCC控制模块以及时钟门控模块;扫描模式时钟生成模块用于产生控制时钟门控的控制信号;时钟生成控制使能模块用于在功能模式下控制icg使能,扫描链模块用于控制扫描操作中数据移位的时钟信号,OCC控制模块用于控制时钟信号;时钟门控模块用于驱动时钟信号的逻辑和功能操作。本发明去除了现有技术中“timing优化”的mux,有利于时钟质量,同时增加了扫描模式时钟生成模块,对于功能模式下的异步逻辑,不需要后端在stuck‑at测试下再次进行时序收敛,仅需要在前端设计的时候,调整DFT时钟设计,减轻了后端时序收敛的压力,加速了芯片设计的速度。
  • 加速dft时序收敛装置方法
  • [发明专利]具有可控概率分布的确定性抖动生成-CN202111429300.8在审
  • T·J·戈姆 - 美光科技公司
  • 2021-11-29 - 2022-09-20 - H03K3/017
  • 本申请涉及一种具有可控概率分布的确定性抖动生成。一种抖动生成可包含:占空比代码生成,其生成占空比控制信号;以及输入缓冲器,其基于其占空比而输出信号。所述输入缓冲器可耦合到所述占空比代码生成以及时钟信号的源。在接收所述时钟信号之后,所述输入缓冲器输出相对于从所述源接收的所述时钟信号具有抖动的所述时钟信号。可至少部分通过所述输入缓冲器的组件根据所述占空比使所述时钟信号的不同转换偏移来添加所述抖动。当所述占空比响应于所述占空比控制信号的改变而改变时,例如响应于所述占空比代码生成的数字生成电路系统更新其输出数字,响应于从控制器接收的模式改变等,可添加抖动。
  • 具有可控概率分布的确定性抖动生成器

关于我们 寻求报道 投稿须知 广告合作 版权声明 网站地图 友情链接 企业标识 联系我们

钻瓜专利网在线咨询

400-8765-105周一至周五 9:00-18:00

咨询在线客服咨询在线客服
tel code back_top